版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第6章MAX-PlusⅡ开发软件
6.1MAX-PlusⅡ开发软件简介
6.2MAX-PlusⅡ开发软件的基本操作
6.3MAX-PlusⅡ设计文件的输入
6.4
MAX-PlusⅡ设计项目的编译
6.5
MAX-PlusⅡ设计项目的校验
6.6
MAX-PlusⅡ的器件编程
1EDA技术与数字系统设计6.1MAX-PlusⅡ开发软件简介第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ是美国Altera公司自行设计的第三代可编程逻辑器件的EDA开发工具。该软件界面友好、集成化高、使用方便、功能全面,支持原理图、HDL语言和混合设计等多种输入方式,提供了一种与器件结构无关的集成设计环境,支持Altera公司的MAX、Classic、FLEX及ACEX系列的PLD器件,是一种非常受欢迎的大众化EDA开发平台。2EDA技术与数字系统设计
6.1.1MAX-PlusⅡ开发软件的特点
第6章MAX-PlusⅡ开发软件
(1)支持多种操作平台(2)提供开放性的界面(3)提供与PLD器件结构无关的设计环境(4)提供丰富的设计库(5)支持多种输入方式(6)具有高度集成化的开发环境(7)具有模块化的设计工具(8)提供Megacore(兆核)功能(9)具有开放性内核(OpenCore)特性3EDA技术与数字系统设计
6.1.2MAX-PlusⅡ开发软件的主要功能
第6章MAX-PlusⅡ开发软件
(1)支持的PLD器件
主要支持三大类近8个系列的PLD器件:
■
多阵列结构的MAX9000、MAX7000、MAX3000和Classic系列;
■
柔性阵列结构的FLEX10K、FLEX8000和FLEX6000系列;
■
先进阵列结构的ACEX1K系列。4EDA技术与数字系统设计
6.1.2MAX-PlusⅡ开发软件的主要功能
第6章MAX-PlusⅡ开发软件
(2)支持的设计输入方式
◆基于图形编辑器创建的原理图设计文件(.gdf文件);
◆基于文本编辑器创建的HDL文本文件;
◆基于波形编辑器创建的波形输入设计文件(.wdf文件);
◆基于其他常用的EDA工具产生的输入文件。
5EDA技术与数字系统设计
6.1.2MAX-PlusⅡ开发软件的主要功能
第6章MAX-PlusⅡ开发软件
(3)提供设计编译
通过编辑器可完成设计项目的规则检查、逻辑综合与自动适配、多器件划分、错误自动定位、定时驱动编辑和开放核环境等功能。
(4)提供设计验证
通过定时分析器能对设计项目进行功能仿真、时序仿真、波形分析、定时分析等验证。
(5)提供器件的编程和配置
提供操作灵活、使用方便的器件编程(Programming)和配置(Configuration)工具。6EDA技术与数字系统设计6.2MAX-PlusⅡ开发软件的基本操作
第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ开发软件是一个完全集成化、方便易学的EDA开发工具,几乎支持EDA设计的全过程,包括设计文件的输入、编译、仿真、综合和编程下载等功能。
7EDA技术与数字系统设计6.2.1
MAX-PlusⅡ开发软件的安装
第6章MAX-PlusⅡ开发软件
(1)软件系统的安装
双击8EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
注册文件设置的步骤如下:将光盘CRACK文件夹内的license_m_q.dat文件或申请到的license.dat注册文件,复制到MAX-PlusⅡ的安装目录\maxlius2下。
启动MAX-PlusⅡ开发软件,进入MAX-PlusⅡ的管理窗口。
(2)软件系统的设置
双击双击9EDA技术与数字系统设计6.2.1MAX-PlusⅡ工具按钮的使用
第6章MAX-PlusⅡ开发软件
(1)设计文件操作按钮
新建设计文件打开设计文件存盘设计文件打印设计文件剪切设计文件复制设计文件粘贴设计文件返回上步操作在线帮助10EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(2)设计项目处理操作按钮
存盘并检查存盘编译当前设计项目文件存盘仿真当前设计项目文件新建设计文件打开平面布置编辑器打开编译器打开仿真器打开定时分析器打开编程器指定设计项目文件名指定当前文件为设计项目文件打开设计项目顶层文件11EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(3)设计文件编辑操作按钮
打开VHDL模板增加缩进量减小缩进量查找字符查找字符并替换查找节点查找元件符号字体选择字体大小选择12EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(4)绘图操作按钮
选择工具文本编辑画正交线画直线画弧线画圆放大按钮缩小按钮窗口尺寸适配连接点断/通打开拖动功能关闭拖动功能(5)绘制波形操作按钮
选择工具文本编辑波形赋值放大波形缩小波形窗口尺寸适配赋低电平赋高电平赋不定值X赋高阻Z赋相反值时钟信号赋值周期信号赋值总线赋值状态机赋值13EDA技术与数字系统设计6.3MAX-PlusⅡ设计文件的输入第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ软件支持多种设计文件的输入,包括:
●原理图设计文件
●硬件描述语言设计文件
●波形图设计文件
●第三方EDA工具提供的EDIF文件
14EDA技术与数字系统设计6.3.1基于原理图设计文件的输入
第6章MAX-PlusⅡ开发软件
原理图设计是利用MAX-PlusⅡ软件提供的元件库和图形编辑器来绘制原理图,通过原理图来描述所设计的系统。设计实例:两位动态显示驱动电路。MUXYAD0D1MUXYAD0D1MUXYAD0D1MUXYAD0D1
abcdefgABCD1CLK1KA1B1A2B2A3B3A4B4LED2LED1abcdefg1个非门
4个2选1数据选择器1个七段显示译码器74157——1个7448
——
1个非门
——
1个741577448组成:元件:文件名:
display.gdf
15EDA技术与数字系统设计1.设计项目的建立
第6章MAX-PlusⅡ开发软件
建立设计项目的步骤如下:
①
在C:\max2work\下,建立一个“counter”文件夹。
②启动开发软件,进入MAX-PlusⅡ管理窗口。
双击display16EDA技术与数字系统设计2.原理图设计文件的建立
第6章MAX-PlusⅡ开发软件
17EDA技术与数字系统设计3.原理图设计文件的编辑
第6章MAX-PlusⅡ开发软件
①打开“EnterSymbol”对话框双击用户自定义库基本逻辑元件库
常用逻辑宏功能库
参数化的模块库
网表格式的元件库
18EDA技术与数字系统设计3.原理图设计文件的编辑
第6章MAX-PlusⅡ开发软件
②添加元件
双击双击19EDA技术与数字系统设计3.原理图设计文件的编辑
第6章MAX-PlusⅡ开发软件
③连线元件
20EDA技术与数字系统设计3.原理图设计文件的编辑
第6章MAX-PlusⅡ开发软件
④引脚和引线(节点)命名
PIN_NAMECLK1KA[4..1]B[4..1]LED2LED1abcdefg双击A[1]B[1]A[2]B[2]A[3]B[3]A[4]B[4]21EDA技术与数字系统设计4.存盘并检查
第6章MAX-PlusⅡ开发软件
CLK1KA[4..1]B[4..1]LED2LED1abcdefgA[1]B[1]A[2]B[2]A[3]B[3]A[4]B[4]22EDA技术与数字系统设计5.建立默认符号
第6章MAX-PlusⅡ开发软件
CLK1KA[4..1]B[4..1]LED2LED1abcdefgA[1]B[1]A[2]B[2]A[3]B[3]A[4]B[4]双击23EDA技术与数字系统设计6.3.2基于HDL设计文件的输入
第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ开发软件的文本编辑器支持AHDL、VHDL和VerilogHDL等多种硬件描述语言。
设计实例:用VHDL语言设计一个十位二进制计数器,用来实现1K分频。
要求:分频信号为50%占空比的方波。
文件名:counter1k.vhd
24EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
LIBRARYIEEE;
USEIEEE.STD_LOGIC_1164.ALL;
USEIEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITYcounter1kIS
PORT(
CLK
:INSTD_LOGIC;
Q
:OUTSTD_LOGIC);
ENDcounter1k;
ARCHITECTUREbehaveOFcounter1kIS
SIGNALCOUNT
:STD_LOGIC_VECTOR(9DOWNTO0);
BEGIN
PROCESS(CLK)
BEGIN
IFCLK'EVENTANDCLK=‘1'THEN
COUNT<=COUNT+1;
ENDIF;
ENDPROCESS;Q<=COUNT(9);
ENDbehave;
25EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(1)设计项目的建立
双击counter1k26EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(2)VHDL设计文件的建立
counter1k.vhd27EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(3)VHDL设计文件的编辑
28EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(4)存盘检查和建立默认符号
29EDA技术与数字系统设计6.3.3基于波形图设计文件的输入
第6章MAX-PlusⅡ开发软件
这种设计是在MAX-PlusⅡ开发软件提供的波形图编辑器中进行的,通过编辑输入和输出节点的波形来创建一个波形图设计文件,用波形图来描述所设计系统的逻辑功能。
设计实例:用波形图来描述一个十二进制计数器。
文件名:counter12
30EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.
设计项目和设计文件的建立
counter1231EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.
设计项目和设计文件的建立
32EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
①设定显示参数
设定显示时间15.5s33EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
①设定显示参数
设定网格宽度
0.25s34EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
①设定显示参数
设定显示网格
35EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
①设定显示参数
②输入/输出节点的建立
双击创建输入节点
CLK0
136EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
创建输入节点
创建隐含节点
双击STATEXCLK37EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
创建隐含节点
创建输出节点
双击Q[7..0]0CLK38EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
③编辑节点波形
239EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
③编辑节点波形
40EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
③编辑节点波形
XX41EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
③编辑节点波形
S0双击42EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
③编辑节点波形
ZZ43EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.波形图设计文件的编辑
②输入/输出节点的建立
④存盘检查
44EDA技术与数字系统设计6.3.4MAX-PlusⅡ的层次化设计
第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ的层次化设计可以采用“自底向上”的设计方法,即将一个大的设计项目分解为若干个子项目,通过多个层次来完成。设计时先从底层开始,然后在高层的设计中逐级调用低层的设计结果,直到系统电路的实现。
下面以前面介绍的三个设计文件作为底层,介绍层次化设计的过程。
底层设计文件:display.gdfcounter1k.vhdcounter12.wdf
顶层设计文件:counter.gdf45EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
顶层设计文件:counter.gdf
设计项目:counter(1)创建设计项目
底层设计文件:display.gdf
counter1k.vhdcounter12.wdf(2)底层文件的设计
在设计项目counter的管理环境下,设计三个底层文件。包括文件的编辑、编译、仿真和创建元件符号等。
46EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(3)顶层文件的设计
顶层文件采用原理图设计,包含有底层文件所形成的元件。
操作步骤如下:
①创建一个counter.gdf文件;
②打开图形编辑器,编辑顶层原理图文件;
③
编译counter.gdf设计文件。④
仿真验证,检查逻辑功能和时序关系的正确性。
47EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(4)设计文件的层次显示
48EDA技术与数字系统设计6.4MAX-PlusⅡ设计项目的编译
第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ开发软件为用户的设计提供了一个集成编译的环境,当设计文件输入完成后,可通过编译器对设计项目进行编译。
编译器的主要功能:
●
错误检查
●
网表提取
●
逻辑综合
●
器件适配●
生成仿真和定时分析文件●
生成编程配置文件49EDA技术与数字系统设计6.4.1编译选项设置
第6章MAX-PlusⅡ开发软件
编译器由多个功能模块组成:●
网表提取模块
●
数据库建库模块
●
逻辑综合模块
●
逻辑分割模块●
逻辑适配模块●
时序仿真网表生成模块
●
装配模块50EDA技术与数字系统设计6.4.1编译选项设置
第6章MAX-PlusⅡ开发软件
用于生成设计的网表文件用于建立描述整个设计的数据库用于对设计进行逻辑综合和优化用于对设计进行逻辑分割将已通过逻辑综合的设计映射到所选器件中生成用于时序仿真的各种文件网表提取模块数据库建库模块逻辑综合模块逻辑分割模块逻辑适配模块时序仿真网表生成模块装配模块生成用于器件编程下载的各种文件51EDA技术与数字系统设计6.4.1编译选项设置
第6章MAX-PlusⅡ开发软件
52EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.
器件的选择
53EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.
引脚的锁定
将设计文件中的输入、输出端口映射到所选器件指定引脚的过程称为引脚锁定。
两种锁定引脚的方法:
●
编译前锁定
●编译后锁定
是在设计文件编译前,通过引脚锁定对话框来实现引脚的锁定。
是在平面布局编辑器上通过编辑适配结果来修改引脚锁定。
54EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(1)打开引脚锁定对话框
55EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(1)打开引脚锁定对话框
(2)输入锁定的端口名
输入端口名56EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(2)输入锁定的端口名
(3)选择引脚号
57EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(3)选择引脚号
(4)锁定引脚
8358EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
(4)锁定引脚
(5)完成全部引脚锁定
59EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.
综合方式的设置
在编译的过程中,选择不同的逻辑综合方式,可以获得不同的优化目标。
当用户为编译器选择了一个综合方式后,编译器在编译的过程中,将在此种方式的指导下进行编译操作。
编译器默认的综合方式为NORMAL,它是一种以使用逻辑单元数量最少为目标的综合方式。
60EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.
综合方式的设置
快速方式标准方式WYS/WYC方式最优化选择优先考虑资源占有率优先考虑系统的速度综合考虑61EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.
综合方式的设置
多级综合方式选择自动配置选项快速I/O选项寄存器选项漏极开路选项EBA选项全局信号选择时钟信号选项复位信号选项置位信号选项输出使能选项全局信号选项62EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.
综合方式的设置
4.
定时要求的设置
传输延时时钟至输出的延时建立时间时钟频率切断延时路径选项63EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
4.
定时要求的设置
6.4.2设计项目的编译
(1)运行编译器
64EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
6.4.2设计项目的编译
(2)查阅输出文件
双击65EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
双击(2)查阅输出文件
66EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
双击(2)查阅输出文件
仿真起始时间仿真结束时间0.1
s0.20.30.40.50.60.70.80.91.01.11.21.31.41.51.61.71.81.92.02.12.22.32.42.52.62.72.82.93.03.13.23.33.43.53.63.73.83.94.04.14.24.34.44.54.64.74.84.95.05.15.25.35.45.55.65.75.85.96.06.16.26.36.46.56.66.76.86.97.07.17.27.37.47.57.67.77.87.98.08.18.28.38.48.58.68.78.88.99.09.19.29.39.49.59.69.79.89.910.010.110.210.310.410.510.610.710.810.911.011.111.211.311.411.511.611.711.811.912.012.112.212.312.412.512.612.712.812.913.013.113.213.313.413.513.613.713.813.914.014.114.214.314.414.514.614.714.814.915.015.115.215.315.415.515.615.715.815.916.016.116.216.316.416.516.616.716.816.917.017.117.217.317.417.517.617.717.817.918.018.118.218.318.418.518.618.718.818.919.019.119.219.319.419.519.619.719.819.920.067EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
双击(2)查阅输出文件
68EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
(3)观察适配结果
逻辑阵列视图
双击器件视图双击69EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
(3)观察适配结果
双击70EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
(3)观察适配结果
最后一次编译产生的视图当前适配的视图71EDA技术与数字系统设计6.4.2设计项目的编译第6章MAX-PlusⅡ开发软件
(4)编辑适配结果
72EDA技术与数字系统设计6.5MAX-PlusⅡ设计项目的校验第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ的设计校验主要用来验证设计是否满足设计要求,以及时间参数是否达到设计系统的速度指标。如果在设计校验过程中发现了设计错误,设计人员可以返回修改设计,直到满足设计要求和速度指标为止。
设计校验主要包括:
●设计仿真
●定时分析73EDA技术与数字系统设计6.5.1设计仿真
第6章MAX-PlusⅡ开发软件
设计仿真包括:●
功能仿真
●
时序仿真
又称前仿真,是在不考虑器件延时的情况下,所进行的仿真验证,主要验证设计项目的逻辑功能是否正确。
又称后仿真,是在考虑器件各种延时情况下的一种验证方法,它不仅可以验证逻辑功能,还可以测试目标器件最差情况下的时间关系。
74EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.创建仿真波形文件
75EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.创建仿真波形文件
76EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.创建仿真波形文件
2.编辑仿真波形文件
①显示参数的设定20.0s77EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
①显示参数的设定500.0us78EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
①显示参数的设定79EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
②输入、输出节点的建立80EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
②输入、输出节点的建立81EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
②输入、输出节点的建立82EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
②输入、输出节点的建立83EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
③输入节点的编辑2End:17.5s2.5s2.5sStart:20.0s84EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.编辑仿真波形文件
③输入节点的编辑85EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.设计项目的仿真
86EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.设计项目的仿真
20.0s0.1
s0.20.30.40.50.60.70.80.91.01.11.21.31.41.51.61.71.81.92.02.12.22.32.42.52.62.72.82.93.03.13.23.33.43.53.63.73.83.94.04.14.24.34.44.54.64.74.84.95.05.15.25.35.45.55.65.75.85.96.06.16.26.36.46.56.66.76.86.97.07.17.27.37.47.57.67.77.87.98.08.18.28.38.48.58.68.78.88.99.09.19.29.39.49.59.69.79.89.910.010.110.210.310.410.510.610.710.810.911.011.111.211.311.411.511.611.711.811.912.012.112.212.312.412.512.612.712.812.913.013.113.213.313.413.513.613.713.813.914.014.114.214.314.414.514.614.714.814.915.015.115.215.315.415.515.615.715.815.916.016.116.216.316.416.516.616.716.816.917.017.117.217.317.417.517.617.717.817.918.018.118.218.318.418.518.618.718.818.919.019.119.219.319.419.519.619.719.819.920.087EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
3.设计项目的仿真
88EDA技术与数字系统设计6.5.2定时分析
第6章MAX-PlusⅡ开发软件
MAX-PlusⅡ开发软件提供了三种分析模式:●
延时矩阵分析模式
●
时序逻辑性能分析模式●
建立/保持矩阵分析模式
用于分析多个源节点到目标节点之间的传输延时时间。
用于分析时序逻辑电路的性能,包括有限定值的延时、最小时钟周期和最高工作频率等。
用于计算从输入引脚到触发器、锁存器和异步RAM的信号输入所需的最小建立时间和保持时间。89EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.定时分析器的启动
90EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.定时分析器的启动
定时分析器91EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.定时分析器的启动
时序逻辑性能分析器92EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
1.定时分析器的启动
建立/保持矩阵分析器93EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.传输延时分析
94EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.传输延时分析
95EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.传输延时分析
96EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.传输延时分析
97EDA技术与数字系统设计第6章MAX-PlusⅡ开发软件
2.传输延时分析
98EDA技术与数字系统设计第6章MAX
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2023-2024学年广东省广州市海珠区九年级(上)期末英语试卷
- 2024年广东省深圳市龙华区中考英语二模试卷
- 人教版九年级语文上册教案
- 第四单元《三国两晋南北朝时期:政权分立与民族交融》-2024-2025学年七年级历史上册单元测试卷(统编版2024新教材)
- 消防检查要点二十条
- 职业学院机电一体化技术专业人才培养方案
- 半导体芯片制造设备市场需求与消费特点分析
- 搁物架家具市场需求与消费特点分析
- 外科用肩绷带市场需求与消费特点分析
- 人教版英语八年级上册写作专题训练
- 第2课 色彩的感染力 (5) 教案 初中美术人教版八年级上册(2021-2022)
- 幼儿园家园共育培训PPT课件
- 4.2《各种各样的土壤》教案公开课
- 学会面对陌生人PPT学习教案
- 水泥稳定碎石试验段施工方案
- 中国建筑抗震设计规范的发展和演变
- 地方课程五年级上册教案
- 航海学天文定位第四篇天文定位第3章
- 小巴掌童话阅读指导42页PPT课件
- 南京大学高等代数期末考试题及答案
- 食堂每日巡查记录表
评论
0/150
提交评论