实验三 几种逻辑功能描述电路设计_第1页
实验三 几种逻辑功能描述电路设计_第2页
实验三 几种逻辑功能描述电路设计_第3页
实验三 几种逻辑功能描述电路设计_第4页
实验三 几种逻辑功能描述电路设计_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

EDA课程实验三三种逻辑功能电路描述方法设计EDA课组一、实验目的:1、学习三种逻辑功能电路描述方法;2、学习典型电路设计;二、实验内容1、学习结构、数据流和行为描述语句的功能电路设计方法。2、学习数据选择器、加法器和编译码设计。三、实验原理1、结构描述方法调用软件平台内部的门元件,通过电路逻辑结构功能进行设计的方法。调用门元件的格式为:门元件名字<例化的门名字>(<端口列表>)其中普通门的端口列表按下面的顺序列出:(输出,输入1,输入2,输入3……);比如:与门格式and

a1(out,in1,in2,in3); //三输入与门非门not需注意的是:它们允许有多个输出,但只能有一个输入。比如:notN1(out1,out2,in); //1个输入in,2个输出out1,out2下面是一下逻辑门符号:Verilog的内置门元件如用基本逻辑门结构设计的4选1MUX原理图四选一in1in2in3in4outs0,s1S0,S1out0,0in10,1in21,0in3,1in4modulemux4_1a(out,in1,in2,in3,in4,s0,s1);inputin1,in2,in3,in4,s0,s1;outputout;wire

s0_n,s1_n,w,x,y,z;not(s0_n,s0),(s1_n,s1);and(w,in1,s0_n,s1_n),(x,in2,s0_n,s1), (y,in3,s0,s1_n),(z,in4,s0,s1);or(out,w,x,y,z);end

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论