存储器与总线实验课件_第1页
存储器与总线实验课件_第2页
存储器与总线实验课件_第3页
存储器与总线实验课件_第4页
存储器与总线实验课件_第5页
已阅读5页,还剩12页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理实验控制信号的字符串定义:S3-S0:表示运算器操作选择信号,以控制16种算术运算或罗晶晶运算的一种;S1,S0,M又是移位寄存器的控制信号。M:表示运算器方式选择信号,M=0执行算术运算操作;M=1执行逻辑运算操作;/CN:表示进位控制信号,/CN=0表示是进位为1的带进位运算;/CN=1LDCZY=0表示不带进位运算,/CN=1LDCZY=1表示带进位运算;/LOAD:当/LOAD=0表示装载PC值;/LOAD=1表示PC计数状态;/CE:表示主存(6116)的片选信号,低电平有效;WE:表示主存(6116)的读/写信号;当WE=1时,表示写;当WE=0时,表示读。实验基本知识:LDR0-LDR2:表示将数据总线内容打入到R0-R2中,高电平有效;LDDR1-LDDR2:表示将数据总线内容打入暂存器DR1-DR2中,高电平有效;LDIR:表示将数据总线内容打入指令寄存器IR中,高电平有效;LDPC:表示程序计数器PC计数控制信号,高电平有效,当LOAD=1,LDPC=1时,PC加1;LDAR:表示将数据总线内容打入到地址寄存器中,高电平有效;LDCZY:表示进位(CY),零(ZY)标志控制信号,高电平有效;实验基本知识:A9,A8:表示片选信号:A9A8选通00001111选通CS0选通CS1选通CS2选通CS3存储器和总线实验实验一实验目的:

熟悉存储器和总线组成的硬件电路实验要求:按照实验步骤完成实验项目,利用存储器和总线传输数据。实验步骤:完成上述连接,仔细检查无误后方可进入本实验。在闪动的“P.”状态下按动增址命令键,使LED显示器自左向右第一位显示提示符“H.”,表示本装置已进入手动单元实验状态。实验步骤:内部总线数据写入存储器给存储器的00、01、02、03、04地址单元中分别写入数据11、12、13、14、15,具体操作步骤如下:实验步骤:数据开关(00000000)三态门地址寄存器AR(00000000)存储器RAM(00010001)三态门数据开关(00010001)CBA=000CBA=001CE=1LDAR=1/CB=1按STEPCBA=000CBA=001LDAR=0LDAR=0/CE=0WE=1按STEP实验步骤:数据开关(00000000)三态门地址寄存器AR(00000000)CBA=000CBA=001CE=1存储器RAM(00010001)CBA=001/CE=1LDAR=1按STEPCBA=000/CE=0WE=0LDAR=0SRAM芯片HM6116

6116的工作方式/CE/OE/WE方式I/O引脚HXX未选中(待用)高阻LLH读出DoutLXL写入Din数据收发器74LS245

74LS245是一种三态输出的8总线收发器。该收发器有16个双向传送的数据端,即A1-A8,B1-B8,另有两个控制端-使能端,方向控制端DIR,该芯片的功能见表。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论