《数字电子技术基础》技能实训制作7_第1页
《数字电子技术基础》技能实训制作7_第2页
《数字电子技术基础》技能实训制作7_第3页
《数字电子技术基础》技能实训制作7_第4页
《数字电子技术基础》技能实训制作7_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、项目制作用可编程逻辑器件实现计数器一、项目制作目的掌握使用仿真软件调试可编程逻辑器件实现计数器的简单方法了解仿真软件中可编程逻辑器件的简单功能二、项目要求了解仿真软件中可编程逻辑器件的种类。能使用仿真软件调试可编程逻辑器件实现计数器功能。能实现60进制计数功能。三、项目步骤(一)电路设计分析60进制模块设计管脚分布脉冲输入端:CLK预置控制端:LOAD清零端:CLRN使能端:EN数据预置端:Da30、Db20输出端:Qa30、Qb20进位输出端:RC0=EN AND QaO AND Qa2 AND QbO AND Qb2真值表真值表如表7-5所示。表7-5模块真值表3.封装电路控制端十位预置个

2、位预置十位输出个位输出CLKCLRNLOADENDb2-0Da30Qb20Qa30X0XXXX0010XBABA110XXQ (不变)111XXQ=Q+1 (最高数到59)封装电路如图7-42所示。PLD2TOAD 匚:aQ Dal Ca-Z S3ENCKKDtol DbOTOAD 匚:aQ Dal Ca-Z S3ENCKKDtol DbO喝3QalQa2Qa3QbOQblQk2RCOcounter60_gcounter60_g图7-42模块电路图(二)元件选取及电路组成1.元件选取仿真电路所用元件及选取途径如下:首先选择Place菜单下的N ew PLD Subcircuit选项,如图7-4

3、3所示。S*.Suit Kia2j tb.U |4.曹D 3 # J 心* Um!r -CuV9,tlcwvaJ. 1 IIIw MJA XutICl t图 7-43 Place 菜单下的 New PLD Subcircuit 选项图 7-43 Place 菜单下的 New PLD Subcircuit 选项在弹出的对话框中选择Create empty PLD,点击Next,如图7-44所示图 7-44 New PLD Subcircuit 对话框在对话框中输入要建立的PLD器件的名称,在此输入clock_g,点击Finish,这样一个PLD器件就建好了,如图7-45和图7-46所示。PLD1

4、clock g图7-45建立名称为clock_g的PLD器件图7-46器件名称输入对话框下面双击该器件,出现如图7-47所示的界面。图7-47器件编辑对话框单击Edit HB/SC,进入PLD内部结构编辑界面,如图7-48所示图7-48 PLD内部结构编辑界面2.电路组成60进制计数器由于该模块由一个异步清零6进制计数器和一个10进制计数器共同组成, 进制计数器,选择Place菜单下的New subcircui选项,如图7-49所示。所以先做6图 7-49 Place 菜单下的 New subcircuit 选项在弹出的对话框中输入子电路的名称,这里命名为counter60_g,点击0K, 所

5、示。如图7-50Subcircuit NaAecounter60_g|QK I Cmel |图 7-50 New subcircuit 对话框于是在编辑界面出现一个模块,如图7-51所示。PLD2counter60_g图7-51建立的名为counter6_g模块双击该模块,进入子电路编辑界面,再次选择Place菜单下的New subcircuit选项, 新建一个名为counter6_g的子电路,打开其内部结构编辑界面,此时整个的界面如图7-52 所示。图7-52 counter6_g内部结构编辑界面左下角有四个任务栏,分别是:Designl, clock g (PLD1), counter60

6、 g (PLD2), counter6_g (PLD3),分别单击每个任务可以对其进行编辑。仿真分析将LOAD、EN、CLRN端置1, CLK端接一个频率为lOKHz的脉冲信号(便于观察),Hb等 预置端暂时不接,将QHb等输出端接到数码管上,如图7-53所示。LcacXHI;J_LTf10kHx三;聿1: 4 DCO HEXDCO HEXPU1图7-53用可编程逻辑器件实现计数器仿真电路仿真分析完全达到设计要求,实现60进制循环。四、注意事项本项目的仿真实现需要Multisim 11版本以上软件的支持。本项目仅仅是作为一个可编程逻辑器件简单应用的展示,因此未做更多复杂知识的 介绍,学习者只需体会可编程逻辑器件在使用中与传统数字电路芯片应用的不同点即可。五、项目考核项目:用可编程逻辑器件实现计数器班级姓名组号扣分记录得分项目配分考核要求评分细则建立PLD模块15分能正确建立PLD模块不能正确建立PLD模块 扣10分电路出现错误,每处扣 5分进入PLD 内部结构 编辑界面15分能正确进入PLD内部结构编辑界面不能进入PLD内部结构 编辑界面扣10分不能编辑电路,每处扣 5分构成60进制计数器60分能正确构成60进制计数器连接方法不正确,每处 扣5分不能编辑电路,每处扣5分3.出现问题,不能调

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论