电子秒表电路的设计_第1页
电子秒表电路的设计_第2页
电子秒表电路的设计_第3页
电子秒表电路的设计_第4页
电子秒表电路的设计_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子秒表电路的设计 实验原理 图11 1 为电子秒表的电原理图。按功能分成四个单元电路进行分析。 1、 基本RS 触发器:在电子秒表中的职能是启动和停止秒表的工作图11 1 中单元I 为用集成与非门构成的基本RS 触发器。属低电平直接触发的触发器,有直接置位、复位的功能 。 它的一路输出 作为单稳态触发器的输入,另一路输出Q 作为与非门5 的输入控制信号。 按动按钮开关K2 (接地),则门1 输出 1 ;门2 输出Q 0 ,K2 复位后Q 、 状态保持不变。再按动按钮开关K1 , 则Q 由0 变为1 ,门5 开启, 为计数器启动作好准备。 由1 变0 ,送出负脉冲,启动单稳态触发器工作。 2、

2、 单稳态触发器:在电子秒表中的职能是为计数器提供清零信号。 图11 1 中单元为用集成与非门构成的微分型单稳态触发器,图11 2 为各点波形图。 单稳态触发器的输入触发负脉冲信号vi 由基本RS 触发器 端提供,输出负脉冲vO 通过非门加到计数器的清除端R 。 静态时,门4 应处于截止状态,故电阻R 必须小于门的关门电阻ROff 。定时元件RC 取值不同,输出脉冲宽度也不同。当触发脉冲宽度小于输出脉冲宽度时,可以省去输入微分电路的RP 和CP 。 3、 时钟发生器 图11 1 中单元为用555 定时器构成的多谐振荡器,是一种性能较好的时钟源。 调节电位器 RW ,使在输出端3 获得频率为50H

3、Z 的矩形波信号,当基本RS 触发器Q 1 时,门5 开启,此时50HZ 脉冲信号通过门5 作为计数脉冲加于计数器的计数输入端CP2 。 图112单稳态触发器波形图 图113 74LS90引脚排列 4、 计数及译码显示 二五十 进制加法计数器74LS90 构成电子秒表的计数单元,如图11 1 中单元所示。其中计数器接成五进制形式,对频率为50HZ 的时钟脉冲进行五分频,在输出端QD 取得周期为0.1S 的矩形脉冲,作为计数器的时钟输入。计数器及计数器接成8421 码十进制形式,其输出端与实验装置上译码显示单元的相应输入端连接,可显示0.1 0.9 秒;1 9 秒计时。 注:集成异步计数器74L

4、S90 74LS90 是异步二五十 进制加法计数器,它既可以作二进制加法计数器,又可以作五进制和十进制加法计数器。 图11 3 为74LS90 引脚排列,表11 1 为功能表。 通过不同的连接方式,74LS90 可以实现四种不同的逻辑功能;而且还可借助R0 (1) 、R0 (2) 对计数器清零,借助S9 (1) 、S9 (2) 将计数器置9 。其具体功能详述如下: (1) 计数脉冲从CP1 输入,QA 作为输出端,为二进制计数器。 (2) 计数脉冲从CP2 输入,QD QC QB 作为输出端,为异步五进制加法计数器。 输 入 输 出 功 能 清 0 置 9 时 钟 QD QC QBQA R0(

5、1) R0(2) S9 (1) S9(2) CP1 CP2 11000000清 0 0011 1001置 9 0 00 0 1QA 输 出 二进制计数 1 QD QC QB 输出 五进制计数 QA QD QC QB QA 输出8421BCD 码 十进制计数 QD QA QD QC QB 输出5421BCD 码 十进制计数 1 1不 变 保 持二进制计数 1 QD QC QB 输出 五进制计数 QA QD QC QB QA 输出8421BCD 码 十进制计数 QD QA QD QC QB 输出5421BCD 码 十进制计数 1 1 不 变 保 持 (3) 若将CP2 和QA 相连,计数脉冲由CP

6、1 输入,QD 、QC 、QB 、QA 作为输出端,则构成异步8421 码十进制加法计数器。 (4) 若将CP1 与QD 相连,计数脉冲由CP2 输入, QA 、QD 、QC 、QB 作为输出端,则构成异步5421 码十进制加法计数器。 (5) 清零、置9 功能。 a) 异步清零 当R0 (1) 、R0 (2) 均为“1 ”;S9 (1) 、S9 (2) 中有“0 ”时,实现异步清零功能,即QD QC QB QA 0000 。 b) 置9 功能 当S9 (1) 、S9 (2) 均为“1 ”;R0 (1) 、R0 (2) 中有“0 ”时,实现置9 功能,即QD QC QB QA 1001 。 三

7、、 实验设备及器件 1 、5V 直流电源 2 、双踪示波器 3 、直流数字电压表 4 、数字频率计 5 、单次脉冲源 6 、连续脉冲源 7 、逻辑电平开关 8 、逻辑电平显示器 9 、译码显示器 10 、74LS00 2 555 1 74LS90 3 电位器、电阻、电容若干 四、 实验内容 由于实验电路中使用器件较多,实验前必须合理安排各器件在实验装置上的位置,使电路逻辑清楚,接线较短。 实验时,应按照实验任务的次序,将各单元电路逐个进行接线和调试,即分别测试基本RS 触发器、单稳态触发器、时钟发生器及计数器的逻辑功能,待各单元电路工作正常后,再将有关电路逐级连接起来进行测试,直到测试电子秒表

8、整个电路的功能。 这样的测试方法有利于检查和排除故障,保证实验顺利进行。 1、 基本RS 触发器的测试 将图1 的两个输出端接逻辑电平显示,按动按钮开关K2 (接地),记下Q 和 的值,按动按钮开关K1 , Q 和 的值。 2、 单稳态触发器的测试 动态测试 输入端接1KHZ 连续脉冲源,用示波器观察并描绘D 点(VD 、)F 点(V0 )波形,如嫌单稳输出脉冲持续时间太短,难以观察,可适当加大微分电容C (如改为0.1 )待测试完毕,再恢复4700P 。 3、 时钟发生器的测试 用示波器观察输出电压波形并测量其频率,调节RW ,使输出矩形波频率为50Hz 。 4、 计数器的测试 (1) 计数

9、器接成五进制形式,RO (1) 、RO (2) 、S9 (1) 、S9 (2) 接逻辑开关输出插口,CP2 接单次脉冲源,CP1 接高电平“1 ”,QD QA 接实验设备上译码显示输入端D 、C 、B 、A, 按表11 1 测试其逻辑功能,记录之。 (2) 计数器及计数器接成8421 码十进制形式,同内容(1 )进行逻辑功能测试。记录之。 (3) 将计数器、级连,进行逻辑功能测试。记录之。 5、 电子秒表的整体测试 各单元电路测试正常后,按图11 1 把几个单元电路连接起来,进行电子秒表的总体测试。 先按一下按钮开关K2 ,此时电子秒表不工作,再按一下按钮开关K1 ,则计数器清零后便开始计时,观察数码管显示计数情况是否正常,如不需要计时或暂停计时,按一下开关K2 ,计时立即停止,但数码管保留所计时之值。 6、 电子秒表准确度的测试 利用电子钟或手表的秒计时对电子秒表进行校准。 五、 数据记录及分析 时钟发生器的测试 示波器输出波形为 调节RW 使得输出波形的频率为50HZ 。用555 定时器构成的多谐振荡器,作为时钟源。 计数器的测试 计数器接成五进制形式,则数码管的输出为0 4s 。计数器及计数器接成8421 码十进制形式,则数码显示的输出为0.1 9.9

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论