译码器课程设计报告_第1页
译码器课程设计报告_第2页
译码器课程设计报告_第3页
译码器课程设计报告_第4页
译码器课程设计报告_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上EDA技术实验报告 3-8译码器的设计一实验目的1. 通过一个简单的3-8译码器的设计,掌握组合逻辑电路的设计方法。2. 掌握组合逻辑电路的静态测试方法。3. 初步了解QUARTUS软件的基本操作和应用。4. 初步了解可编程逻辑器件的设计全过程。二 实验原理 3-8译码器的三输入,八输出。输入信号N用二进制表示,对应的输出信号N输出高电平时表示有信号产生,而其它则为低电平表示无信号产生。其真值表如下图所示:输入输出ABCD7D6D5D4D3D2D1D000000000001001000000100100000010001100001000100000100001010

2、01000001100100000011110000000 当使能端指示输入信号无效或不用对当前的信号进行译码时,输出端全为高电平,表示任何信号无效。三 实验内容 用三个拨动开关来表示三八译码器的三个输入(A,B,C),用八个LED来表示三八译码器的八个输出(D0-D7)。通过与实验箱的FPGA接口相连,来验证真值表中的内容。表1-2拨动开关与FPGA管脚连接表信号名称对应FPGA管脚名信号说明K1H8从K1输出到FPGA的H8K2J8从K2输出到FPGA的J8K3J9从K3输出到FPGA的J9表1-3LED 灯与FPGA管脚连接表(当FPGA与其对应的接口为高电平时,LED会发亮)信号名称对

3、应FPGA管脚名信号说明LED1G13从FPGA的G13至LED1LED2G15从FPGA的G15至LED1LED3G14从FPGA的G14至LED1LED4H12从FPGA的H12至LED1LED5H11从FPGA的H11至LED1LED6J10从FPGA的J10至LED1LED7L9从FPGA的L9至LED1LED8H1O从FPGA的H10至LED1四 实验歩骤1. 建立工程文件2建立图形设计软件(1) 将要选择的器件符号放置在图形编辑器的工作区域,用正交节点工具将原件安装起来,然后定义端口的名称。结果如下图:3.编译前设置(1) 选择目标芯片(2) 选择目标芯片的引脚状态4.对设计文件进行编译五 管脚的分配根据表1-2和1-3的数据进行管脚的设置1六 对文件进行仿真 按下Report按钮观察仿真结果,如下:6.从设计文件到目标器件的加载七 实验现象以及结果 文件加载到目标器件后,拨动拨动开关,LED灯会按照真值表对应的灯点亮。八 实验心得 通过本次实验

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论