复习触发器及时序电路ppt课件_第1页
复习触发器及时序电路ppt课件_第2页
复习触发器及时序电路ppt课件_第3页
复习触发器及时序电路ppt课件_第4页
复习触发器及时序电路ppt课件_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1 1、掌握、掌握 RSRS、JKJK、D D、T T 、T T, 触发器的逻辑功能及描述触发器的逻辑功能及描述方法。(特征方程、功能表、状态转换图、波形图)。方法。(特征方程、功能表、状态转换图、波形图)。2 2、掌握触发器的动作特征。、掌握触发器的动作特征。第五章第五章 锁存器和触发器锁存器和触发器对JK触发器而言,欲实现n1nQQ则其激励方程为_ A、JK1 B、J1,K0 C、J0,K1 D、JK0对于J-K触发器,若J=K,则可完成_触发器的逻辑功能。AR-S; BD; CT; DJ-K将D触发器改造成T触发器,图1所示电路中的虚线框内应是A. 或非门 B. 与非门 C. 异或门 D

2、. 同或门 Q500nQ1nnQQX将一个D触发器的 输出连接至D输入端,经过50个时钟脉冲后,其状态将会变为 则该触发器初始状态 =_。A、0B、1C、高阻 D、无法推断 的电路是_可实现并串转换的器件是_A、触发器 B、锁存器C、计数器D、移位寄存器下列电路中,能实现 基本RS锁存器, ,当R和S保持输入均为1时,Q和 的状态分别为_ 1nnQSRQQ1nnQAQAB若用JK触发器来实现特性方程为,则J和K端的方程为_。要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为( )。AJK=00 B. JK=01 C. JK=10 D. JK=11 下列电路中,只需 输出Q的频率不是CP

3、的1/2。1CPCPQQQQABC11K1JC11K1J1.1DC11DC1CPCPQQQQCD根据电路和相应的输入波形,画出Q1、Q2的波形,Q1、Q2的初始值均为0 JKQQCPSDDQQCPSDRD“1”Q1Q2JCPRDRD根据以下电路和输入波形(Q1和Q2的初始状态均为1) 5、掌握用、掌握用MSI器件如器件如74HC161设计设计N进制计数器方法进制计数器方法4、掌握计数器、掌握计数器74LVC161、74LVC163)、移位寄存)、移位寄存74HC194的逻辑功能及其应用。的逻辑功能及其应用。3、掌握同步时序电路的设计方法、掌握同步时序电路的设计方法2、掌握同步时序逻辑电路的分析

4、方法。、掌握同步时序逻辑电路的分析方法。1、掌握时序逻辑电路的逻辑功能的描述方法:逻辑函数方程式、状、掌握时序逻辑电路的逻辑功能的描述方法:逻辑函数方程式、状态表、状态图、时序图。态表、状态图、时序图。第六章第六章 时序逻辑电路时序逻辑电路为了保证计数的最大值可达100,则最少需要 个触发器 若同步4位二进制减法计数器的输出的借位端逻辑方程为3210B=Q Q Q Q则B的重复周期和正脉冲的宽度分别为 和 个CP周期 以下关于时序电路自启动的描述,哪一个是正确的_A非工作状态能自动循环 B非工作状态在CP作用下自动进入有效循环C启动电路时不会进入非工作状态 D不存在非工作状态 采用双向移位寄存

5、器不能实现的功能是_。A、加2 B、乘2C、除2 D、串并转换同步时序电路和异步时序电路比较,其差异在于后者_。A、没有触发器B、没有统一的时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要_个触发器。A、31500 B、525C、60D、10对于采集温度范围为0100,能辨别0.1变化的应用要求,应选择 bit的ADC;如采样温度为25,对应的数字量为 (2)。逻辑电路如图所示,试画出逻辑电路如图所示,试画出Q0Q0、Q1Q1、Q2Q2的波形。设各触发器初态的波形。设各触发器初态为为

6、0 0。 1J 1K C1 Q0 1J 1K C1 Q1 1J 1K C1 Q2 = 1 1 1 CP FF0 FF1 FF2 CP 采用采用JK触发器设计一同步时序电路实现如下所示状态图,触发器设计一同步时序电路实现如下所示状态图,并检查电路的自启动性能。并检查电路的自启动性能。001001Q1Q0用JK触发器和逻辑门设计一个同步可控2位二进制加法计数器,当控制信号A为0时,电路状态保持不变,当A为1时,电路在时钟脉冲作用下进行加1计数,要求计数器有一个输出Y,产生进位时Y为1,其他情况下Y为0。 用移位寄存器用移位寄存器74194和逻辑门组成的电路如图所示。设和逻辑门组成的电路如图所示。设

7、74194的初始状态的初始状态Q3Q2Q1Q0=0001,试画出各输出端,试画出各输出端Q3、Q2、Q1、Q0和和L的波形。的波形。 S0 Q3 Q2 Q1 Q0 DSR S1 CP DSL D3 D2 D1 D0 CR 74194 1 1 CP 0 =1 & & 1 1 L CP 1 2 3 4 5 6 7 8 工作模式:低位向高位移动工作模式:低位向高位移动DSR= Q1+ Q2123123()LQ QQQQ Q初始状态初始状态Q3Q2Q1Q0=0001,Q3Q2Q1Q0=0001, DSR0Q3Q2Q1Q0=0010, DSR1Q3Q2Q1Q0=0101, DSR1Q3Q

8、2Q1Q0=1011, DSR1分析电路的工作原理,说明其计数过程及其计数的模 若输出P的初始状态为0,先接通按键K1之后再断开K1,输出P的状态会如何变化?若输出P的初始状态为1,先接通按键K1之后再断开K1;K1接通的时间长短会如何影响P的状态变化 CP的频率为1Hz;假设按键K1无抖动; 1、掌握半导体存储器的字、位、存储容量、地址、掌握半导体存储器的字、位、存储容量、地址、等基本概念。等基本概念。2、掌握、掌握RAM、ROM的典型应用与扩展。的典型应用与扩展。存储器、可编程逻辑器件及存储器、可编程逻辑器件及VerilogHDL 3、掌握与或阵列,查找表的基本原理、掌握与或阵列,查找表的

9、基本原理4、掌握简单、掌握简单VerilogHDL代码的编写和分析。代码的编写和分析。采用单管动态存储单元的RAM,其读出过程是 的,读出时需要 电路配合工作。A、破坏性,刷新 B、随机性,扫描 C、复合性,扩展 D、可重复性,充放电U盘中使用的存储器属于 。A、RAM B、PROM C、E2PROM D、EPROMDRAM与SRAM的差异在于_,一块ROM芯片有16个地址输入端,16个数据端,该ROM芯片的最大容量是_。426236629626由ROM实现两个3位二进制数相乘,所需容量为_A、 B、 C、 D、以下哪种PLD可以实现时序电路_。A、GALB、PALC、PLAD、EPROM F

10、PGA中每个小逻辑单元是利用查找表技术来实现组合逻辑的。当需实现4输入2输出的组合电路所需占用的SRAM配置容量至少为_bit。RAM动态MOS存储单元需要_操作以免存储的信息丢失。A.恢复刷新 B. 充放电 C. 复位 D. 置数以下描述中,正确的是_A. EEPROM必须在加电的情况下,才能保存数据;B. PROM正常工作时,必须定时进行刷新;C. Flash Memory即使掉电,也能保存数据;D. 异步SRAM正常读写时,需要时钟信号; 某型号的RAM采用二维译码结构,其行地址个数为5,列地址个数为8,每个地址对应的存储空间为8Bits。则该RAM的总容量为_。A256Bits; B3

11、20Bits; C2048Bits; D65536Bits 某组合电路共有5个输入变量,4个输出变量。如果用ROM实现此组合电路,ROM的容量至少为 Bits 下面关于FPGA/CPLD的相关说法中不正确的是_。A、一般CPLD的工作速度比FPGA快B、FPGA内部的触发器资源一般比CPLD多C、CPLD一般需要外挂E2PROM保存程序D、FPGA可用于实现较复杂的数字信号处理算法下列属于非易失型存储器的是_。A、DDRB、双口RAM C、Flash D、FIFO需要_存储容量的存储器可实现两个4bit数的加法运算。A、245B、285C、254D、258现有324和644 RAM各一块,试用

12、2-4线译码器和少量逻辑门与它们一道组成地址连续的964 RAM。644 RAMD0D1D2D3A2A1A0A5A4A3CS _R/W324 RAMD0D1D2D3A2A1A0A4A3CS _R/WA1A0Q3Q0module test1(Clk, RSTn, PLn, D, Q, CO);input Clk, RSTn, PLn;/Clk为时钟,为时钟,RSTn为复位,为复位,PLn为置数为置数input 2:0 D;/D为数据预置信号为数据预置信号output 2:0 Q;output CO;reg 2:0 Q;reg CO;always (negedge Clk or negedge R

13、STn) if (RSTn = = 0) Q = 3b000;else if(PLn = = 0) Q = D;else Q = Q + 1;always (Q)if(Q = = 7) CO = 1b1;else CO = 1b0;endmodule根据上述代码,画出输出信号Q2、Q1、Q0及CO的波形。module test2( clk, reset, a, b, c ); input clk, reset, a;output b, c;always (posedge clk or posedge reset) begin if(!reset) begin b = 1b0; c = 1b0;

14、 end else begin b = a; c = b; endendendmodule程序有2处错误,请在程序中标注并修改。复位信号是同步复位还是异步复位?说明该程序完成的功能。用D触发器实现该程序完成的功能。程序实现的是一个具有低电平复位功能的时序逻辑电路 1、掌握各种脉冲电路的特性及典型应用方式。、掌握各种脉冲电路的特性及典型应用方式。2、掌握各种脉冲电路简单参数的计算。、掌握各种脉冲电路简单参数的计算。8. 9. 脉冲电路及脉冲电路及AD、DA 3、掌握、掌握AD/DA主要原理和简单参数计算。主要原理和简单参数计算。555电路不能实现下列哪种功能_A.多谐振荡电路 B.单稳态触发器

15、C.施密特触发器.D.脉冲计数 单稳态电路在触发脉冲边沿作用下可输出一定宽度的暂态脉冲,其暂态脉冲宽度主要由_决定。A、触发脉冲的宽带 B、定时元件的参数 C、触发脉冲的周期 D、触发脉冲的幅度方波发生器属于_A. 施密特触发器 B. T触发器 C.可重触发单稳电路 D.多谐振荡器MP3播放设备中用于音频信号转换的器件为_A. A/D转换器 B. D/A转换器 C. D触发器 D.单稳态触发器 I +5V 8 4 1 5 6 2 3 555 (1) +4V 用555定时器组成的施密特触发电路中,它的回差电压等于( ) A5V B2V C4V D3V不可重复触发单稳的输出脉冲的宽度取决于( )

16、A触发脉冲的宽度 B触发脉冲的幅度 C电路本身的电容、电阻的参数 D电源电压的数值已知时钟脉冲频率为fcp , 欲得到0.2fcp的矩形波应采用( )A五进制计数器 B五位二进制计数器C单稳态触发器 D多谐振荡器以下关于施密特触发器的描述中,错误的是_。A施密特触发器可将正弦波转换成方波;B施密特触发器可用于波形的幅度鉴别; C施密特触发器可构成不可重触发的单稳触发器; D施密特触发器可构成多谐振荡器。 将脉宽为20ms的方波变换为脉宽为4ms的同周期矩形脉冲,可采用_。A、单稳触发器 B、施密特触发器C、五进制计数器D、加法器n位并行A/D转换器需要_个比较器和触发器。A/D转换其中,四舍五入量化方法的最大量化误差|max|=_LSB。 l10位逐次比较型ADC每一次采样需要_个时钟周期。某模拟信号其最高有效频率不高于4KHz,若采用上述ADC对其进行无失真数字化,则其工作时钟频率至少应大于_KHz。l一数控系统要求精度不低于0.4%,则所需的DAC至少_位;若采用10bit单极性 DAC,满量程输出为5V,当输入数字量18716时,对应的输出电压量为_Vl某数字系统的输入信号低电平为0V,高电平为5V,现输入信号上可能叠加有幅度最大为1V的噪声。如采用施密特触发器去除此噪声,则VTH(VT+)最小值为_,VTL(VT-)最大值为_l 某单极性倒T型电阻网络D/A

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论