集成计数器74LS192的使用.ppt_第1页
集成计数器74LS192的使用.ppt_第2页
集成计数器74LS192的使用.ppt_第3页
集成计数器74LS192的使用.ppt_第4页
集成计数器74LS192的使用.ppt_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、华东理工大学信息学院电信系,集成计数器74LS192的使用,74LS192是同步可拟计数器,具有双时钟输入,并具有清除和置数等功能,同步十进制计数器74LS192集成计数器, 逻辑符号, 74LS192功能表,各引脚功能符号的意义: D0D3:并行数据输入端 Q0Q3:数据输出端 CU:加法计数脉冲输入端 CD:减法计数脉冲输入端 RD :异步置 0 端(高电平有效) :置数控制端(低电平有效),:加法计数时,进位输出端(低电平有效),:减法计数时,借位输出端(低电平有效), 74LS192 的时序图分析,RD :异步置 0 端。计数器复位。,置 零,:置数控制端(低电平有效) 。,CD为高电

2、平,计数脉冲从CU端输入。,:进位输出; :借位输出。,CU为高电平,计数脉冲从CD端输入。,三、实验内容及步骤 1、利用一块74LS192作十进制09加法计数。 2、用两块74LS192组成二位计数脉冲上升沿触发的计数电路,作十进制数099计数。 3、用计数器的预置BCD码的输入端和预置数装入端设计一个22进制和特殊15进制(1-15)的计数器,并验证该电路的正确性。,图 六进制计数,用两个 74LS192 构成 100 进制计数器,计数器的级联使用,利用进位输出控制高一位的CPU端构成的加数级联图,计数开始时,先在RD 端输入一个正脉冲,此时两个计数器均被置为 0 状态。此后在 端输入“1

3、”,RD 端输入“0”,则计数器处于计数状态。 在个位的74LS192(1)的CU 端逐个输入计数脉冲CP,个位的74LS192开始进行加法计数。在第10个CP脉冲上升沿到来后,个位74LS192的状态从10010000,同时其进位输出 从01。, 利用74LS192实现100进制计数器 (想一想),将多个74LS192级联可以构成高位计数器。 例如:用两个74LS192可以组成100进制计数器。,此上升沿使十位的74LS192(2)从0000开始计数,直到第100个CP脉冲作用后,计数器由1001 1001恢复为0000 0000,完成一次计数循环。,特殊12进制计数器1-12,六、实验报告

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论