数字电子技术学习通超星期末考试答案章节答案2024年_第1页
数字电子技术学习通超星期末考试答案章节答案2024年_第2页
数字电子技术学习通超星期末考试答案章节答案2024年_第3页
数字电子技术学习通超星期末考试答案章节答案2024年_第4页
数字电子技术学习通超星期末考试答案章节答案2024年_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术学习通超星期末考试章节答案2024年98.与逻辑是指在决定一件事情的各种条件中只要是有一个以上条件,事情就会发生。

答案:错106.或逻辑是指在决定一件事情的各种条件中只要具备一个以上条件,事情就会发生。()

答案:对14.逻辑事件中两个相互对立的状态常用“0”和“1”表示。

答案:对157.只有最简的输入、输出关系,才能获得结构最简的逻辑电路。

答案:对134.因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

答案:错异或函数与同或函数在逻辑上互为反函数。

答案:对在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

答案:对145.根据逻辑功能可知,异或门的反是同或门。

答案:对44.能够实现与逻辑运算关系的电路称为与门。

答案:对50.逻辑代数基本运算公式:A+A=A。

答案:对逻辑代数运算的优先顺序为非、与、或

答案:对15.与逻辑运算表达式是Y=A+B。

答案:错16.或逻辑运算表达式是Y=AB

答案:错137.在逻辑运算中,“与”逻辑的符号级别最高。

答案:错182.逻辑代数的三种基本逻辑运算是与、或、非。

答案:对152.已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。

答案:对当两个输入变量相异时,其输出为1;相同时,输出为0,则输出与输入的逻辑关系为()?

答案:异或132.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是()

答案:与非若逻辑表达式F=A+B,则下列表达式中与F相同的是()

答案:F=A+B140.在()输入情况下,“与非”运算的结果是逻辑0。

答案:全部输入是166.以下表达式中符合逻辑运算法则的是:

答案:A+1=1138.以下表达式中符合逻辑运算法则的是()。

答案:A+1=1根据异或逻辑的定义,下列选项正确的是()?

答案:A⊕0=A150.具有“有1出0、全0出1”功能的逻辑门是()。

答案:或非门143.逻辑函数F=(A+B)(A+C)(A+D)(A+E)=()

答案:A+BCED141.逻辑变量的取值1和0可以表示()。

答案:以上都对在系列逻辑运算中,错误的是:()

答案:A+B=B+C,则A=C182.逻辑表达式Y=AB可以用()实现。

答案:正与门逻辑表达式(A+B)·(A+C)=()

答案:A+BC正逻辑是指()。

答案:高电平用“1”表示,低电平用“0”表示;135.逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为()。

答案:逻辑乘有一数码10010011,作为自然二进制数时,它相当于十进制数(

),作为8421BCD码时,它相当于十进制数(

)。

答案:147;93数制转换:(8F)16=(

)10=(

)2=(

)8。

答案:143;10001111;217十进制数25用8421BCD码表示为(

)。

答案:00100101

/star3/origin/8e9cae24fbf1c02a60f97e8e98895564.png

答案:22下列四个数中,与十进制数(163)10不相等的是(

答案:(203)8本门课主要学习的是分立元件

答案:错74LS00是TTL型的逻辑门电路

答案:对数字电路中都是用1表示高电平,用0表示低电平

答案:错所有的门电路只有高电平和低电平两种状态

答案:错74LS00实现的逻辑功能是(

答案:四二输入与非门集成逻辑门电路主要有(

)门电路和(

)门电路

答案:TTL;CMOS用以实现各种逻辑关系的单元电路称为(

答案:门电路分析总结组合逻辑电路的步骤?

答案:1、写逻辑函数表达式2、列出真值表3、说明电路的逻辑功能组合逻辑电路的分析就是根据逻辑电路,分析找出电路的逻辑功能

答案:对分析组合逻辑电路的设计步骤?

答案:1、列真值表2、写逻辑表达式3、化简变换4、画逻辑电路图组合逻辑电路的设计和组合逻辑电路的分析互为逆过程

答案:对逻辑函数的化简方法包括(

)和(

答案:公式法;卡诺图法【多选题】带符号位二进制数111011(最高位为符号位)的反码和补码为?。

答案:反码100100;补码100101【多选题】带符号位二进制数011011(最高位为符号位)的反码和补码为?。

答案:反码011011;补码011011【多选题】将十进制数174.06转换为等值的二进制数和十六进制数分别为?要求二进制数保留小数点后4位有效数字。

答案:二进制10101110.0000;十六进制AE.0【多选题】将十进制数25.7转换为等值的二进制数和十六进制数分别为?要求二进制数保留小数点后4位有效数字。

答案:二进制11001.1011;十六进制19.B【多选题】下列与十六进制数(3D.BE)等值的数为?

答案:二进制111101.10111110;八进制75.574【单选题】用二进制数补码运算计算(20-25)至少需要用多少位二进制表示(

)

答案:6【单选题】一位十六进制数至少要用多少位二进制数来表示(

)

答案:4【单选题】将二进制数110.101转换为等值的十进制数为(

)

答案:6.625【单选题】为了将500份文件顺序编号,如果采用二进制代码,最少需要用几位?(

)

答案:9【简答题】逻辑函数Y=(A+C)(A'+B+C')(A'+B'+C)的或非-或非形式为____

答案:Y=((A+C【多选题】逻辑函数Y=LM'+MN'+NL'的最小项之和为?

答案:Y=LM'N'+LM'N+L'MN'+LMN'+L'M'N+L'MN;Y(L,M,N)=m1+m2+m3+m4+m5+m6/star3/origin/b36701fc115207d744b6a91aa8d25b13

答案:F=(A⊕B)逻辑函数Y=AB'C+BC+A'BC'D

的最简与或式为(

)

答案:Y=A’BD+AC+BC利用公式化简法化简逻辑函数Y=(AC+BC'+A'B)的结果为(

答案:Y=AC+B/star3/origin/759e578b4bf5558229e79c25227e2ff9.png

答案:Y1=AB+AC+BC;Y2=AB'C'+A'BC'+A'B'C+ABC/star3/origin/54af9f5133be516d854fc884ad309b95.png

答案:Y=ABC’【单选题】逻辑函数Y(A,B,C,D)=m0+m1+m2+m5+m8+m9+m10+m12+m14的最简与或式为(

)

答案:Y=AD'+B'C'+B'D'+A'C'D【单选题】一个宿舍六名同学,宿舍门打开和六名同学手中的钥匙是什么逻辑关系?(

)

答案:或/star3/origin/f97412fff6edc49bd1c61102fababdbd

答案:Y=A'B'C'/star3/origin/7e9d81507cef04bed83472c78833a08e.jpg

答案:与非门【单选题】OD门的输出必须外接电源和上拉电阻才能正常工作()

答案:正确【单选题】CMOS门电路可以直接实现“线与”()

答案:错误【单选题】CMOS反相器的动态功耗与其工作频率无关()

答案:错误【单选题】CMOS反相器的传输延迟时间长短与NMOS管和PMOS管的栅极等效电容大小相关()

答案:正确【单选题】CMOS反相器的传输延迟时间长短与NMOS管和PMOS管的导通等效内阻大小无关()

答案:错误【单选题】CMOS反相器输出高电平时,当负载电流增加时,输出电压会升高()

答案:错误/star3/origin/5ada0716628651eb09e07749641c0115.png

答案:错误【单选题】CMOS反相器的电压传输特性曲线是指输出电压与输入电压间的关系()

答案:正确【单选题】八下列函数中,不存在竞争-冒险现象的是(

)

答案:F=BC+B'C'/star3/origin/c722a1495e8e7ef4b83b9e61e8a578b7.png

答案:L=B'A+CA+CB'【单选题】4选1数据选择器,地址输入量为A1、A0,数据输入量为D3、D2、D1、D0,若使输出Y=D2,则应使地址输入A1A0为()

答案:10【单选题】十六路数据选择器的地址输入(选择控制)端有(

)个

答案:4/star3/origin/a570dd481a452a28b986795a9925c2f4.jpg

答案:Y=A'B'C+AB'C'+BC【单选题】已知74LS138译码器的输入地址码A2A1A0=011,则输出为()

答案:11110111【单选题】4位二进制译码器,其输出端个数为()

答案:16【单选题】利用译码器可以设计实现任意多输入多输出组合逻辑电路()

答案:正确【单选题】8线-3线优先编码器的输入为I0'-I7',当优先级别最高的I7'有效时,其输出的值是()

答案:000【单选题】组合逻辑电路中任何时刻的输出仅仅取决于该时刻的输入()

答案:正确/star3/origin/c3a21b99cab09d00fcbfd65075b3fe1f.png

答案:T触发器【单选题】J-K触发器的输入J=1和K=1,时钟输入频率为10kHz,Q输出为()

答案:5kHz方波【单选题】对于D触发器,欲使Q*=Q,则输入D应为()

答案:Q【单选题】若与非门构成的基本RS触发器处于置1状态时,其输入信号R’S’为()

答案:10【单选题】若能够存储一位二进制信息的器件是()

答案:触发器【单选题】有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()

答案:1011--0110--1100--1000--0000/star3/origin/3965d8653284e3c3bc57b11b55aa50db.png

答案:1:83/star3/origin/da8b5a38ca3e3a150b38acc8bb4f20a7.jpg

答案:6/star3/origin/ca10cc48916c3494028094e9cbc0f586.png

答案:7/star3/origin/a26ba89b6ffa0f3a76e55b557ed8ed8f.png

答案:5【单选题】下列计数器中不存在无效状态的是()

答案:二进制计数器【单选题】N个触发器可以构成最大计数长度(进制数)为()的计数器

答案:2N【单选题】时序逻辑电路中任何时刻的输出仅仅取决于该时刻的输入()

答案:错误数字电路中晶体管工作在开关状态,即不是工作在包和区,就是工作在截至区。

答案:对组合电路没有记忆功能

答案:对将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。

答案:对已知A+B=A+C,则B=C。对吗?

答案:错n个变量的最小项是包含全部n个变量的乘积项,在乘积项中每个变量只能以原变量的形式出现一次。对吗?

答案:错普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

答案:对当TTL与非门的输入端悬空时相当于输入为逻辑1。

答案:对三态门的三种状态分别为:高电平、低电平、不高不低的电压。

答案:错CMOS或非门与TTL或非门的逻辑功能完全相同。

答案:对逻辑函数的表示方法中具有唯一性的是(

答案:卡诺图;真值表求一个逻辑函数F的对偶式,可将F中的(

答案:原变量换成反变量,反变量换成原变量;常数中“0”换成“1”,“1”换成“0”;“·”换成“+”,“+”换成“·”对于TTL与非门闲置输入端的处理,可以(

)。

答案:与有用输入端并联;接电源;通过电阻3kΩ接电源在何种输入情况下,“或非”运算的结果是逻辑0。

答案:全部输入是1;任一输入为0,其他输入为1;任一输入为1逻辑变量的取值1和0可以表示(

答案:电位的高、低;开关的闭合、断开;真与假;电流的有、无四个逻辑相邻的最小项合并,可以消去(

)个因子。

答案:2A+BC=(

)

答案:(A+B)(A+C)逻辑函数F=A⊕(A⊕B)=(

)

答案:B在何种输入情况下,“与非”运算的结果是逻辑0。

答案:全部输入是1使逻辑函数式L=A'B+CD'为1的最小项有(

)个。

答案:7以下电路中可以实现“线与”功能的有(

答案:漏极开路OD门/star3/origin/38bc9b8ab573bdcb61c150c7db1cfca9.png

答案:1对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次。

答案:错组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。

答案:错用数据选择器可实现时序逻辑电路。

答案:错/star3/origin/72808e1ce531d74db8451c763615705a.png

答案:错主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。

答案:对组合逻辑电路消除竞争冒险的方法有(

)。

答案:修改逻辑设计;引入选通脉冲;在输出端接入滤波电容/star3/origin/6eea1bd821ec51ef229fb5bc7edcb371.png

答案:J=Q

K=Q;J=0

K=1;J=Q

K=1以下电路中,加以适当辅助门电路,(

)适于实现单输出组合逻辑电路。

答案:数据选择器;74HC138译码器一个触发器可记录一位二进制代码,它有(

)个稳态。

答案:2一个32选1的数据选择器,其地址输入(选择控制输入)端有(

)个。

答案:5组合逻辑电路产生竞争与冒险的原因是(

)。

答案:门电路延时以下哪种触发器会发生一次变化问题?

答案:主从JK触发器N个触发器可以构成能寄存(

)位二进制数码的寄存器。

答案:N对于JK触发器,若J=K,则可完成(

)触发器的逻辑功能。

答案:T在下列逻辑电路中,不是组合逻辑电路的有(

)。

答案:寄存器/star3/origin/9f1ba445452ce9f7dcc135f1b0fdeb05.png

答案:D0=D2=0,D1=D3=1若在编码器中有50个编码对象,则要求输出二进制代码位数为(

)位。

答案:6逻辑代数的表示方法“与运算”:用乘积AB表示:当A,B都为“1”时,其值为“1”,否则为“0”。

答案:对三变量的真值表输入有(

)钟不同的取值

答案:8逻辑函数的描述有多种,下列仅(

)描述是唯一的

答案:真值表对与门多余输入端的处理,不能将它们(

)。

答案:接地一只四输入端或非门,使其输出为1的输入变量取值组合有(

)种。

答案:1在(

)输入情况下,“或非”运算的结果是逻辑1。

答案:全部输入是0A+BC=(

)。

答案:A(A+B)(A+C)在(

)输入情况下,“与非”运算的结果是逻辑0。

答案:全部输入是1在四变量卡诺图中,逻辑上不相邻的一组最小项为(

)。

答案:m

2

与m

8/star3/origin/39b007936f1aec467f2ad9cfa1a1dfd5.png

答案:Y=AB+C/star3/origin/1b90c34589a4b74ebb4ef3fe039f3287.png

答案:AC+B

如果编码0100表示十进制数4,则此码不可能是(

)。

答案:5211码一个十六进制数可以用(

)位二进制码表示。

答案:42.是8421BCD码的是(

)。

答案:1000数字电路中的工作信号为(

)。

答案:脉冲信号

三位二进制代码可以编出的代码有(

)。

答案:8种一个8选一的数据选择器,其地址输入有(

)个。

答案:3引起组合电路中竞争与险象的原因是(

答案:电路时延/star3/origin/a10023d5b8558d9bb462fd7f7b874ab7.png

答案:100/star3/origin/647f7c50a69bf4753ca4a31f01638f7d.png

答案:00032位输入的二进制编码器,其输出端有(

)位。

答案:5/star3/origin/00442af3ed5aa5d5efb227c86677ee61.png

答案:方波

设计一个把十进制转换成二进制的编码器,则输入端数M和输出端数N分别为(

)。

答案:M=10,N=4一个具有N个地址端的数据选择器的功能是(

)。

答案:2N选

1七段显示译码器,当译码器七个输出端状态为abcdefg=1110000时(高电平有效),译码器输入状态(8421BCD码)应为(

)。

答案:0111与非门输出为低电平时,需要满足(

)。

答案:所有输入端都是高电平描述触发器的逻辑功能的方法有(

)。

(此题为多项选择)

答案:状态转换表;特性方程;状态转换图同步时序电路和异步时序电路比较,其差异在于后者(

)。

答案:没有统一的时钟脉冲控制把一个六进制计数器与一个四进制计数器串联可得到(

)进制计数器。

答案:24下列电路中不属于时序电路的是(

)。

答案:数值比较器指出下列电路中能够把串行数据变成并行数据的电路应该是(

)。

答案:移位寄存器属于组合逻辑电路的部件是(

)。

答案:编码器把一个八进制计数器与一个六进制计数器串联可得到(

)进制计数器

答案:48不属于时序逻辑电路的器件是(

)。

答案:加法器指出下列电路中能够把串行数据变成并行数据的电路是(

)。

答案:移位寄存器/star3/origin/ff6e17a396d59ff1e78ba8f0eec7c1ee.png

答案:同或门T触发器中,当T=0时,触发器实现(

)功能。

答案:保持JK触发器为0态的条件是(

)。

答案:

B.J=0,K=1

为了使时钟控制的RS触发器的次态为1,RS的取值应为(

)。

答案:R=0,S=1/star3/origin/b8dad518840ce66f1d23677dacbbbe3d.png

答案:JK=11对于JK触发器,若J=K,则可完成(

)触发器的逻辑功能。

答案:T下列各种电路结构的触发器中哪种能构成移位寄存器(

答案:主从结构触发器JK触发器中,当J=K=1时,触发器实现(

)功能。

答案:翻转(132)为实现数据传输的总线结构,要选用()电路。

答案:三态门(124)硅二极管导通和截止的条件是()。

答案:UF>0.7V,UF<0.5V(125)如果三极管工作于饱和区,则该管()。

答案:发射结正向偏置,集电结正向偏置(126)半导体中有两种载流子,分别是()。

答案:电子和空穴(127)减少三极管的饱和深度可提高工作速度,为此在下列条件中正确的措施是()。

答案:减少UBC(128)如图3201所示二极管(设正向导通压降为0.7V)门电路,输出电压是()。

答案:4.3V(131)标准TTL电路的开门电阻RON=3kΩ,一个3输入端与门的A端接一个电阻R到地,要实现Y=BC,则R的取值应()。

答案:大于3kΩ(137)TTL与非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,输入高电平为3.5V时,其输入高电平噪声容限为()。

答案:1.5V(133)输出端可直接连在一起实现线与逻辑功能的门电路是()。

答案:OC门(134)对TTL与非门多余输入端的处理,不能将它们()。

答案:接地(136)所谓三极管工作在倒置状态,是指三极管()。

答案:发射结反偏置,集电结正偏置(130)门电路的平均传输延迟时间是()。

答案:tpd=(tPHL+tPLH)/2(259)组合逻辑电路()。

答案:无记忆功能(265)要实现多输入、单输出逻辑函数,最好选用()。

答案:数据选择器(271)在下列逻辑电路中,不是组合逻辑电路的有()。

答案:寄存器(267)采用四位比较器(74LS85)对两个四位数比较时,最后比较的是()。

答案:最低位(266)四位比较器(74LS85)的三个输出信号A>B,A=B,A答案:高电平(270)要消除竞争-冒险,下列说法中错误的是()。

答案:以上都不对(264)一个有n位地址码的数据选择器,它的数据输入端有()。

答案:2n个(263)要使三线-八线译码器74LS138能正常工作时,其使能端STA,STB,STC的电平信号应是()。

答案:100(262)用输出低电平有效的三线-八线译码器(74LS138)和逻辑门实现某一逻辑函数()。

答案:不一定用与非门(260)优先编码器的编码()。

答案:是唯一的(258)组合逻辑电路()。

答案:A与C均可(268)串行加法器的进位信号采用()传递,并行加法器的进位信号采用()传递。

答案:逐位,超前D/A转换器可以把电压转换成电流。

答案:错在进行A/D转换时,常进行的是(

)。

答案:采样;保持;编码要将方波脉冲的周期扩展10倍,可采用(

)。

答案:十进制计数器下列几种A/D转换器中,转换速度最快的是(

)。

答案:并行A/D转换器可编程存储器的内部结构都存在与阵列和或阵列。

答案:对所有的半导体存储器在运行时都具有读和写的功能。

答案:错存储器的两大主要技术指标是(

)。

答案:存储容量;存取速度某存储器具有8根地址线和8根双向数据线,则该存储器的容量为(

)。

答案:2×856一个容量为1K×8的存储器有(

)个存储单元。

答案:8K555电路的输出只能出现两个状态稳定的逻辑电平之一。

答案:对单稳态触发器在触发脉冲的作用下,从稳定状态转换到暂稳状态(

)。

答案:依靠自身作用;能自动返回到稳定状态石英晶体多谐振荡器的突出优点是(

)。

答案:振荡频率稳定脉冲整形电路有(

)。

答案:施密特触发器用移位寄存器可以构成8421BCD码计数器。

答案:错同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。

答案:错一个十六进制计数器,能计数(

)。

答案:八进制计数;十五进制计数根据时序逻辑电路按各位触发器接受时钟脉冲控制信号的不同,可分为(

)。

答案:同步时序逻辑电路;异步时序逻辑电路按触发器状态转换与时钟脉冲CP的关系分类,计数器可分为(

)两大类。

答案:同步和异步描述时序逻辑电路功能的两个必不可少的重要方程式是(

)。

答案:次态方程和驱动方程基本的RS触发器具有“空翻”现象。

答案:错边沿触发方式的触发器有(

)。

答案:主从型JK;维持阻塞型D仅具有保持和翻转功能的触发器是(

)。

答案:T触发器3线—8线译码器电路是三—八进制译码器。

答案:错BCD-七段显示译码器(

)。

答案:使用了7个LED;有共阴极接法;有共阳极接法10线—4线的集成优先编码器(

)。

答案:输入有10线;输出有4线译码器的输入量是(

)。

答案:二进制四输入的译码器,其输出端最多为(

)。

答案:16个八输入端的编码器按二进制数编码时,输出端的个数是(

)。

答案:3个TTL和CMOS两种集成电路与非门,其闲置输入端都可以悬空处理。

答案:错所有的集成逻辑门,其输入端子均为两个或两个以上。

答案:错二极管和三极管在数字电路中可工作在截止区、饱和区和放大区。

答案:错逻辑电路是由什么制作的?

答案:晶体管;场效应管集电极开路的TTL与非门(

)。

答案:又称为OC门;其输出可以“线与“一个四输入的与非门,使其输出为0的输入变量取值组合有(

)。

答案:1种CMOS电路的电源电压范围较大,约在(

)。

答案:3~18V若将一个TTL异或门当做反相器使用,则异或门的A和B输入端应(

)。

答案:B输入端接高电平,A输入端做为反相器输入端(

)在计算机系统中得到了广泛的应用,其中一个重要用途是构成数据总线。

答案:三态门逻辑等式A+AB=A+B成立。

答案:错若两个最小项除去一个变量相同,其它都不同,称此两个最小项逻辑相邻。

答案:错在逻辑函数的每个最小项中,都含有n个因子,每个变量都以原变量或反变量的形式出现且只出现一次。

答案:对8421BCD码是指用4位二进制代码来表示十进制数的十个数码。

答案:对L=A•B表示或运算。

答案:错逻辑函数的化简方法有(

)。

答案:代数法;卡诺图余3码是(

)。

答案:无权码;编码有固定规律逻辑关系是指(

)。

答案:由二值变量所构成;反映和处理逻辑关系逻辑问题的描述方法有(

)。

答案:真值表;逻辑表达式;工作波形图卡诺图化简时,每个圈包围的方格数为(

)。

答案:2的n次方个两个逻辑变量的任意一个最小项包含有(

)。

答案:两个逻辑变量逻辑代数中的变量,只有(

)取值。

答案:0和1两个十六进制数2F所对应的十进制数为(

)。

答案:478421BCD码01110010所表示的十进制数是(

)。

答案:72使用3个触发器构成的计数器最多有8个有效状态。

答案:对若构成一个六进制计数器,至少要采用

位触发器,这时构成的电路有

个有效状态,

个无效状态。

答案:三;3;六;6;二;2时序逻辑电路按照各位触发器触发器的时钟脉冲是否相同可分为

时序逻辑电路和

时序逻辑电路两大类。

答案:同步;异步在下列器件中,属于时序逻辑电路的是(

)。

答案:计数器

;序列信号检测器;寄存器用8421BCD码作为代码的十进制计数器,至少需要的触发器个数是(

)。

答案:4/star3/origin/ce8961e3e91755d6a97e9a6d58a2a16b.png

答案:错基本SR锁存器输入信号的约束条件是

答案:SR=0下列触发器具有0和置1功能的有(

)。

答案:D触发器;JK触发器/star3/origin/9640657b4516f74da86eebe60c503f2c.png

答案:T'仅具有置“0”和置“1”功能的触发器是(

)。

答案:D触发器

或非门构成的基本SR锁存器当SR=10时,锁存器输出什么状态

答案:置1设JK触发器的初态为0,输入端JK等于11时,次态为(

)。

答案:1与非门和或非门构成的基本SR锁存器输入信号有什么区别?

答案:与非门构成的输入信号低电平有效,或非门构成的高电平有效。与非门构成的基本SR锁存器,正常工作时输入信号不允许同时为

。(填0或者1)

答案:0按照要求用两种方法设计一个3输入的组合逻辑电路。当输入的二进制码小于3时,输出为0;输入大于等于3时,输出为1。1、用2输入与非门实现,画出相应逻辑图;2、用集成芯片74HC1383、74HC151实现。

答案:解:(1)设:三位编码分别用变量A、

B和C,输出用L表示,根据要求列出真值表:ABCL00000010010001111001101111011111

(2)写逻辑表达式并化简(3)与非门实现电路图2、用74LS138实现编码电路的输入量一定是人们熟悉的十进制数。

答案:错已知逻辑功能,求解逻辑表达式及电路图的过程称为逻辑电路的设计。(

答案:对能将某种特定信息转换成机器识别的

制数码的组合逻辑电路,称之为

器;

答案:二进;编码用8选1的数据选择器实现逻辑函数L=AB+AC+BC,其数据输入端接法正确的是(

)。

答案:D0=D1=D2=D4=0,D3=D5=D6=D7=1四输入的译码器,其输出端最多为(

)。

答案:16个编码器的输出量是(

)。

答案:二进制

/star3/origin/406b9c6721803f27a8e7eae38cb9c33d.png

答案:11111101

卡诺图中为1的方格均表示逻辑函数的一个最小项。

答案:对利用约束项化简时,将全部约束项都画入卡诺图,可得到函数的最简形式。(

)

答案:错每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

答案:对当用卡诺图表示逻辑函数最小项表达式时,是将出现的最小项用(

)表示,没有出现的用(

)表示。

答案:1;0/star3/origin/60f870e25aabe3e0a01a3fca523197c3.png

答案:1/star3/origin/bcfe5def7fc31a6dc63ccb2b4d0dd586.png

答案:0下列逻辑等式哪些是正确的。()

答案:A+AB=A/star3/origin/43f6c64648d5f19fd1f6d4f9d849065c.png

答案:0/star3/origin/9f339663bd61b0a0568455cc6c7e8ea8.png

答案:或非以下表达式中符合逻辑运算法则的是(

答案:A+1=113.[电路设计]阐述公式化简法和卡诺图化简法的特点。

答案:公式化简法:灵活多变,结果不易判断。卡诺图化简法:方法固定,但不适合4变量以上的逻辑函数。12.[电路设计]卡诺图最并最小项的原则是什么?

答案:两个最小项合并消去1个变量;四个最小项合并小区2个变量;三个最小项合并消去3个变量。使用卡诺图化简逻辑函数的依据是什么?

答案:相邻的最小项只有一个变量不同什么叫做逻辑相邻?

答案:两个最小项中如果只有一个变量的取值不一样,则具有逻辑相邻性。逻辑函数的卡诺图具有唯一性。

答案:对任何逻辑函数都等于其卡诺图中为(

)的方格所对应的最小项之和。

答案:1二变量逻辑函数Y(AB)的最小项有四个,分别为_______、_______、_______、_______。

答案:_

_

_

_AB、AB、

AB

AB下列哪些最小项与m4具有逻辑相邻性?

答案:m0;m12;m5;m6下面的函数表达式中,(

)是最小项表达式

答案:

_

__Y(A,B,C)=ABC+ABC下列最小项中与m5逻辑相邻的是哪一个?

答案:m7对逻辑函数进行变换的目的是什么?

答案:减少门电路的种类逻辑函数的最简式是唯一的。

答案:错3个变量的8个最小项相或等于(

答案:1/star3/origin/352bd41e322547acd63b7dcd342d225d.png

答案:1任何逻辑函数的真值表是唯一的。

答案:对具有“相异出1,相同出0”功能的逻辑门是

门,它的反是

门。

答案:异或;同或、

是把符号位和数值位一起编码的表示方法,是计算机中数的表示方法。

答案:原码;反码;补码相同为0,不同为1,它的逻辑关系是(

)。

答案:异或逻辑十进制数100对应的二进制数为(

)。1011110

1100010

C、1100100

D、11000100

答案:1100100

[+56]的补码是(

)。A、00111000B

B、11000111B

C、01000111B

D、01001000B

答案:00111000B

所谓机器码是指(

)。

答案:符号位数码化了的二进制数码数字电路从集成度来看可分为几大类?

答案:小规模(SSI)、中规模(MSI)、大规模(LSI)、超大规模(VLSI)和甚大规模(ULSI)。数字信号的特点是什么?

答案:数字信号用二值数字逻辑1、0描述。数字电路的BJT工作在放大区。

答案:错按照结构和工艺分类,数字电路有(

)和(

)两种系列。

答案:TTL;CMOS;CMOS;TTL根据电路的结构特点及其对输入信号的响应规则的不同,数字电路可分为(

)和(

)。

答案:组合逻辑电路和时序逻辑电路数字电路的特点有哪些?

答案:稳定性高,抗干扰能力强。;易于设计,可编程性。;便于集成,成本低廉。;高速度,低功耗。/star3/origin/8d445216ba04cd605d161dfa9dda9317.png

答案:错D触发器的输出总是跟随其输入的变化而变化。

答案:对标准与或式和最简与或式的概念相同。

答案:错当某个逻辑恒等式成立时,则该等式两侧的对偶式也相等。

答案:对一个两输入端的门电路,当输入为1和0时,输出不是1的门是(

)。

答案:或非门下列逻辑等式错误的是(

)。

答案:A*1=18选1的数据选择器的地址码位数为(

)。

答案:3下列几种说法中错误的是(

)。

答案:卡诺图中1的个数和0的个数相同。/star3/origin/30163771763ea450438f7dd339f83aeb.png

答案:或/star3/origin/f760cd5ac8af41e69af1c8162a80f182.png

答案:异或仅具有保持和翻转功能的触发器是(

)。

答案:T触发器八输入端的编码器按二进制数编码时,输出端的个数是(

)。

答案:3个为防止“空翻”,应采用(

)结构的触发器。

答案:主从或维持阻塞/star3/origin/e6848c5d7872d408acfcef34ccec0422.png

答案:保持高电平“1”/star3/origin/99a6b1c81408aa53cf17b402fcd3d7a7.png

答案:或非对键盘上的110个键进行编码,至少需要()位二进制代码

答案:7/star3/origin/eef02da41225cb9ed99e84243316e975.png

答案:ABC=10020.6.20某同学参加四门课程考试,规定如下:

(1)课程A及格得1分,不及格得0分;

(2)课程B及格得2分,不及格得0分;

(3)课程C及格得4分,不及格得0分;

(4)课程D及格得5分,不及格得0分;若总得分大于8分(含8分),就可结业。试用与非门画出实现上述要求的逻辑电路。

答案:解:设课程A、B、C、D及格为1,不及格为0;结业状态变量为Y,Y=1表示结业,Y=0表示末能结业。由题意可列出真值表如下表所示。由真值表的各最小项可画出相应的卡诺图,如下图所示。由卡诺图可得:实现此逻辑功能的由与非门构成的逻辑电路如下图所示:/ananas/latex/p/120499

答案:解:由题意设列车A、B、C开车为1,不开车为0;允许开车信号为1,禁止开车信号为0。对应的逻辑真值表如小表所示。由真值表各最小项可得出Ya、Yb、Yc的卡诺图及其化简结果如下图a所示,题解图b所示是实现逻辑要求的逻辑电路。/star3/origin/f218ee9d7f62e6b7b227f517b312a60b.png

答案:从表可以看出,三个变量的取值组合中,有偶数个1时,输出变量为1,即具有“判偶”的逻辑功能。/star3/origin/e2faff8c6baf1396f8c38d9f6b989b2b.png

答案:计数/star3/origin/ef3f62e63ed288073d6478bacd3f49dd.png

答案:(2)/star3/origin/73ab37145e8bc22137880d777ccb147c.png

答案:计数/ananas/latex/p/813815

答案:10/star3/origin/2d8ea25e18e1777e13d50c3a40536663.png

答案:(1)/ananas/latex/p/463361

答案:01/star3/origin/467f0989d5a707d279b4ca7613e6b88f.png

答案:保持十进制数23对应的BCD码是10111

答案:错二进制数补码1000101的原码是1111011

答案:对二进制数补码00100100的原码是00100100

答案:对二进制无符号数1000101.001

转化为十进制数为133.125

答案:错二进制无符号数1000101.001

转化为十六进制数为45.2

答案:对用卡诺图化简

Y=A'BC+A'BC'+ABC

给定的约束条件为:A'B'+B'C=0

答案:前面是做题过程,不需要呈现,大家只需要把最后一个卡诺图画出,并圈圈,化简,写出表达式即可。有三台电机abc,试设计一检测电路,有一台转时绿灯亮,两台或三台转时,红灯亮,其余情况灯不亮。写出真值表,逻辑表达式,如果表达式不是最简表达式,请进行化简,最后将表达式转换成与非-与非式。

答案:Y1=AB'C'+A'BC'+A'B'C=((AB'C')'(A'BC')'(A'B'C)')'Y2=A'BC+AB'C+ABC'+ABC=AB+BC+CA=((AB)'(BC)'(CA)')'写出逻辑函数式并化简,题2.6(b)

答案:Y2=ABC'查找故障的常用方法有哪些?

答案:1.直观检查法2.缩小故障的怀疑区3.顺序检查法4.对半分离法5.比较法6.替换法常见的逻辑故障有哪些?

答案:永久故障(a)固定电平故障它是指某一点的逻辑电平为一固定电平值的故障。如接地故障或者短路(b)桥接故障它是由两根或者多跟信号线相互短路造成的。主要有两种类型:输入信号之间桥接造成的故障;反馈桥接造成的故障。(2)间歇故障这类故障具有偶发性的特点。在电路故障的瞬间会造成功能错误,故障消失后,电路又恢复正常,表现形式为时有时无。如竞争冒险现象产生的故障、电子元件的衰老、特性的变化、电磁信号的干扰等都会造成间歇性故障。这类故障的检查是十分困难的。数字电路调试中应注意的问题有哪些?

答案:(1)元件类型调试中注意区分元件的类型、TTL电路或CMOS电路等,并依次确定与之相适应的电源电压、电平转换、负载电路等。(2)时序电路的初始状态,检查能否自启动应保证电路开机后能顺利的进入正常的工作状态,还要注意检查各集成电路辅助端子、多余端子的处理是否得当等。(3)各单元电路间的时序关系要先熟悉各单元电路之间的时序关系,以便对照时序图检查各点波形。注意区分各触发器的触发边沿是上升沿还是下降沿,其时钟信号与振荡器输出的时钟信号之间的关系。电子电路的一般调试方法有哪些?

答案:1.检查电路2.按功能模块分别进行调试3.先静态调试,再动态调试4.整机联调(统调)5.指标测试简述555定时器构成的多谐振荡器。

答案:多谐振荡器可以由门电路构成,也可以由555定时器构成。由门电路构成的多谐振荡器和基本RS触发器在结构上极为相似,只是用于反馈的耦合网络不同。RS触发器具有两个稳态,多谐振荡器没有稳态,所以又称为无稳电路。在多谐振荡器中,由一个暂稳态过渡到另一个暂稳态,其“触发”信号是由电路内部电容充(放)电提供的,因此无需外加触发脉冲。多谐振荡器的振荡周期与电路的阻容元件有关。什么是多谐振荡器?

答案:能产生矩形脉冲的自激振荡电路叫做多谐振荡器。单稳态触发器具有哪些特点?

答案:单稳态触发器具有下列特点:电路有一个稳态和一个暂稳态。在外来触发脉冲作用下,电路由稳态翻转到暂稳态。暂稳态是一个不能长久保持的状态,经过一段时间后,电路会自动返回到稳态。暂稳态的持续时间与触发脉冲无关,仅决定于电路本身的参数。什么是施密特触发器?

答案:施密特触发器是一种能够把输入波形整形成为适合于数字电路需要的矩形脉冲的电路。而且由于具有滞回特性,所以抗干扰能力也很强。什么是回差特性?

答案:回差特性是施密特触发器的一个重要特性。对回差特性的要求视其应用场合而有所不同。当用它作整形和波形变换时,希望回差电压越小越好;若回差电压大于信号电压幅度,则电路一旦翻转后就不能再次翻转,也就得不到矩形波输出了。当利用回差特性消除干扰时,要选择适当的电路参数,保证有一定回差电压,以消除叠加在输入信号上的干扰。由于施密特触发器具有回差电压,所以抗干扰能力较强。简述555定时器的功能。

答案:555定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS触发器和放电管的状态。在电源与地之间加上电压,当5脚悬空时,则电压比较器C1的同相输入端的电压为2VCC/3,C2的反相输入端的电压为VCC若触发输入端TR的电压小于VCC/3,则比较器C2的输出为0,可使RS触发器置1,使输出端OUT=1。如果阈值输入端TH的电压大于2VCC/3,同时TR端的电压大于VCC/3,则C1的输出为0,C2的输出为1,可将RS触发器置0,使输出为0电平。由ADC0804组成的微机数据采集系统是如何工作的?

答案:当需要采集数据时,微处理器首先选中ADC0804,并执行一条写指令操作,此时ADC0804的CS和WR同时被置为低电平,启动A/D转换。100μs后,ADC0804的INTR端由高变低,向微处理器提出中断申请,微处理器在响应中断后,再次选中ADC0804,并执行一条读指令操作,此时ADC0804的CS和RD同时被置为低电平,即可取走A/D转换后的数据,进行分析或将其存入存储器中。此时系统便完成了一次数据采集。A/D转换器可以分为哪几类?

答案:并行比较型、逐次逼近型、积分型A/D转换器的转换过程,可以分为_____、_____、_____和_____4个步骤。

答案:采样;保持;量化;编码由AD7520组成的锯齿波发生器产生锯齿波的原理是什么?

答案:10位二进制加法计数器从全“0”加到全“1”,电路的模拟输出电压uo由0V增加到最大值。此时再来一个计数脉冲,则计数器的值由全1变为全0,输出电压也从最大值跳变为0,输出波形开始一个新的周期。如果计数脉冲不断,则可在电路的输出端得到周期性的锯齿波。将模拟量转换为数字量,采用______转换器,将数字量转换为模拟量,采用______转换器。

答案:A/D;D/A在D/A转换电路中,输出模拟电压数值与输入的数字量之间____关系?

答案:成正比什么是扭环形计数器?

答案:扭环形计数器的定义同环形计数器的定义基本类似,只是在反馈电路上略有差别,扭环形计数器的反馈在高位端进过一个反向后再输出移位寄存器的最低位串行输入端。优点:n个触发器组成的扭环形计数器2n个有效状态,有效状态利用率比环形计数器增加一倍。移位寄存器74LS194的特点有哪些?

答案:并行输入,并行输出四种操作方式:左移、右移、同步并行寄存、不动(保持)正沿时钟触发无条件直接清零什么是寄存器?

答案:寄存器:具有寄存功能的电路,可寄存一组二进制数码的逻辑部件,叫寄存器,是由触发器构成的,只要有置位和复位功能,就可以做寄存器,如基本SR锁存器、D触发器、JK触发器等等。一个触发器可以存1位二进制代码,故N位二进制代码需要N个触发器。寄存器是计算机的主要部件之一,它用来暂时存放数据或指令。简述计数器74LS163功能。

答案:a.74LS163为可预置的4位二进制同步计数器。b.74LS163的清除是同步的,当清除端RD为低电平时,在时钟端(CP)上升沿作用下,才可能完成清除功能。c.74LS163的预置是同步的,当置入控制端LD为低电平时,在CP上升沿作用下,输出端(Q3-Q0)与数据输入端(D3-D0)相一致。对于74LS163,当CP由低至高跳变或跳前,如果计数控制端(CTp、CTT)为高电平,则LD应避免由低到高电平的跳变。d.74LS163的计数是同步的,靠CP同时加在四个触发器上而实现的。当CTp和CTT均为高电平时,在CP上升沿作用下Qo-Q3同时变化,从而消除了异步计数器中出现的计数尖端。对于74LS163,只有当CP为高电平时,CTp和CTT才允许由高至低电平的跳变,74LS163的CTP、CTT跳变与CP无关。e.74LS163有超前进位功能。当计数溢出时,进位输出端CO输出一个高电脉冲,其宽度为Qo的高电平部分。f.在不外加门电路的情况下,可级联成N位同步计数器。g.对于74LS163,在CP出现前,即使CTp、CTT、CR发生变化,电路的功能也不受影响。简要描述计数器74Ls161功能。

答案:A.异步清零功能:当CR=0时,不管其他输人端的状态如何(包括时钟信号CP),4个触发器的输出全为零。B.同步并行预置数功能:在CR=1的条件下,当LD=0且有时钟脉冲CP的上升沿作用时,D3,D2,D1,D0输入端的数据将分别被Q3~Q0所接收。由于置数操作必须有CP脉冲上升沿相配合,故称为同步置数。C.保持功能:在CR=LD=1的条件下,当T*P=0时,不管有无CP脉冲作用,计数器都将保持原有状态不变(停止计数)。D.同步二进制计数功能:当CR=LD=P=T=1时,74LS161处于计数状态,电路从0000状态开始,连续输入16个计数脉冲后,电路将从1111状态返回到0000状态,状态表见表二。E.进位输出C:当计数控制端T=1,且触发器全为1时,进位输出为1,否则为0。利用已有的集成计数器构成任意进制计数器的方法有哪些?

答案:(1)直接选用已有的计数器。例如,欲构成十进制计数器,可直接选用十进制异步计数器74LS192。(2)用两个模小的计数器串接可以构成模为两者之积的计数器。例如,用模6和模10计数器串接起来,可以构成模60计数器。(3)利用反馈法改变原有计数长度这种方法是,当计数器计数到某一数值时,由电路产生的置位脉冲或复位脉冲,加到计数器预置数控制端或各个触发器清零端,使计数器恢复到起始状态,从而达到改变计数器模的目的。时序逻辑电路计数器的定义和作用是什么?

答案:1.计数器的定义:在数字电路中,能够记忆输入脉冲个数的电路称为计数器。2.计数器的作用:计数器是数字电路和计算机中广泛应用的一种逻辑部件,可累计输入脉冲的个数,可用于定时、分频、时序控制等。计数器是数字系统中使用最广泛的时序部件,几乎不存在没有计数器的系统。如何分析时序逻辑电路?

答案:同步时序电路的分析步骤:1.了解电路的组成:电路的输入、输出信号、触发器的类型等;2.写出方程:从给定的逻辑电路图中写出时序逻辑电路的输出方程、激励方程和状态方程;3.列出状态表:根据逻辑电路的三个方程组列出状态表;4.画出状态图:根据时序逻辑电路的状态表画出状态图;5.画出时序图:根据时序逻辑电路的逻辑图和状态表画出时序图;6.由状态转换表或状态转换图得出电路的逻辑功能。什么是moore型逻辑电路?什么是melly型逻辑电路?

答案:米里型(mealy):输出信号不仅取决于存储电路的状态,而且还取决于输入变量。摩尔型(moore):输出信号仅仅取决于存储电路的状态,故穆尔型电路只是米利型电路的特例而已,输出仅与电路的现态有关。Moore型电路的特殊情况是无外部输出,而此时,电路的状态可看作是电路的输出。时序逻辑电路的定义和特点是什么?

答案:在数字电路中,凡是任一时刻的稳定输出不仅决定于该时刻的输入,而且还和电路原来的状态有关者,都叫做时序逻辑电路,简称时序电路。逻辑功能特点:任何时刻电路的输出,不仅和该时刻的输入信号有关,而且还取决于电路原来的状态。电路组成特点:与时间因素(CP)有关,含有记忆性的元件(触发器)如何将边沿D触发器CT74LS74的输出端Q的初态置0或置1?

答案:将异步置0端即可将其初态置0;将异步置1端即可将其初态置1。边沿D触发器在输入D=1时,输入时钟脉冲CP上升沿后,触发器翻到1状态。

答案:对边沿D触发器在时钟脉冲CP上升沿到来前D=1,而在CP上升沿以后D变为0,则触发器状态为:

答案:

1状态D触发器的功能有?

答案:置0;置1D触发器的输出总是跟随其D信号输入的变化而变化。

答案:对仅具有置“0”和置“1”功能的触发器是:

答案:D触发器/star3/origin/bc81f84c3b4c28d6be6d2d755be39e4c.png

答案:对上升沿触发的JK触发器原状态为1,欲使其状态变为0时,则在时钟脉冲CP上升沿到来前置J=×、K=1。

答案:对边沿JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,输出Q的状态随之变化。

答案:错边沿JK触发器具有

功能,其特性方程为

答案:置0;置1;保持;翻转下降沿触发的边沿JK触发器在时钟脉冲CP下降沿到来前J=1、K=0,而在CP下降沿到来后变为J=0、K=1,则触发器状态为:

答案:1状态JK触发器具有

四种功能。

答案:置0;置1;保持;翻转同步JK触发器在时钟脉冲CP=1期间,J、K输入信号发生变化时,对输出Q的状态不会有影响。

答案:错同步触发器存在的空翻现象是?

答案:通常把一个CP脉冲作用期间,输入信号发生多次变化时,触发器输出状态也相应发生多次翻转的现象称为空翻。同步RS触发器在CP=1期间,输出状态随输入R、S端的信号变化。

答案:对基本RS触发器有

三种可使用的功能。电路中不允许两个输入端同时为

,否则将出现逻辑混乱。

答案:置0;置1;保持;低电平触发器具有几个稳定状态?其输出状态是由哪些因素决定的?

答案:触发器具有两个稳定状态,分别称为1态和0态;其输出状态是由触发器的输入信号和原有状态决定的。一个触发器可保存1位二进制数。

答案:对/star3/origin/9e394b7dc7ee1fa1874e992f5d8c9ffc.png

答案:1;0竞争冒险现象通常有哪2种判断方法?

答案:判断方法通常有代数法和卡诺图法。与门和或门分别可能存在哪种类型的冒险?

答案:与门可能存在“1”冒险,而或门可能存在“0”冒险。一位加法器中,全加器与半加器的区别是什么?

答案:半加器是只考虑两个1位二进制数相加,不考虑低位的进位;全加器要考虑低位的进位。多位比较器的比较原则是什么?

答案:比较原则:先比较最高位,在高位相等的条件下,取决于低位的比较结果。双4选1数据选择器能改进成8选1的数据选择器吗?

答案:可以。借用附加控制端S′作为第3位地址输入端。显示译码器的逻辑功能是什么?

答案:将输入的8421BCD码转化成驱动LED发光的高、低电平信号,驱动LED显示出不同的十进制字符。共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。(

答案:对一个高电平有效8421码BCD七段译码器/驱动器,输入数据码0000时,显示管(

)段发光;输入数码1000时,(

)段发光。Aa-fB、a-gC、b-cD、a-d

答案:A;B共阴极显示器,相应的阳极段为

电平时,即要求译码器/驱动器输出

电平时,则该段才发光;共阳极显示器件,相应的阴极为

电平,即要求译码器/驱动器输出

电平时,各显示段才发光。

答案:高;高;低;低半导体数码显示器的内部接法有两种形式,分别为共

极和

极两种。

答案:阴;阳二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。(

答案:对编码与译码是互逆的过程。(

答案:对3线-8线,4线-16线译码器均属于部分译码器,而8421BCD译码器是全译码器(

)。

答案:错一个输出低电平有效的8421BCD译码器,输出用Y0-Y9分别代表0-9,当输入0000时译码器(

)输出线为低电平;输入为0111时译码器(

)输出线为低电平。A、Y1-Y9B、Y0-Y8

C、Y0D、Y7

答案:C;D译码器是编码器的逆过程,它有N输入端,M个输出端,当M=2N时,称为

;当M<2N时,称为

答案:全译码;部分译码输入3位二进制代码的二进制译码器应有

个输出端,共输出

个最小项。

答案:8;8编码器的功能是用二进制代码的各种组合来表示某种具有特定含义的对象或信号。________的功能与编码器的功能相反。

答案:译码器译码器按功能的不同分为三种

答案:二进制译码器,;二-十进制译码器;显示译码器输入为n位二进制代码的译码器输出端个数为(

答案:2n

编码器在编码时应遵循的编码规则是什么?

答案:编码应满足的规则如下,对m个输入信号编码时,设有n为二进制代码输出,m与n应满足的关系为。优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。(

答案:错优先编码器只对多个输入编码信号中优先权最高的信号进行编码。

答案:对8421BCD编码器是一个输入

线,输出

线的编码器。

答案:10;4一个输入低电平有效的三位二进制优先编码器,当输入有多个为低电平时,只对优先级最

的输入编码,它属于输入

线,输出

线的优先编码器。

答案:高;8;3编码器按功能的不同分为三种

答案:二进制编码器;二-十进制编码器;优先编码器101键盘的编码器输出(

)位二进制代码。

答案:7若在编码器中有50个编码对象,则要求输出二进制代码位数为(

)位。

答案:6二-十制编码器的输入编码信号应有(

答案:10个要对15种信息进行编码,需要(

)位的编码器。

答案:4位组合逻辑电路与时序逻辑电路的区别是什么?

答案:组合逻辑电路是输出只与当前的输入有关,而时序逻辑电路的输出不仅与当前的输入有关还与电路以前的状态有关;也就是说组合逻辑电路不含有记忆的元件,而时序逻辑电路有。请简述什么是约束项?

答案:逻辑变量之间的约束关系称为约束。把不允许出现的对应组合对应的最小项称为约束项。有无关项的逻辑函数,在填写卡诺图时,在它们对应的小方格里只能记为,不能记为1或0。

答案:错带有无关项的逻辑函数的最小项表达式为:()

答案:对卡诺图化简时,无关项的取值只能为1。

答案:错卡诺图化简时,无论变量如何取值,几个最小项之和都是零,则这几个最小项须是无关项。

答案:对在利用无关项化简逻辑函数时,可将无关项视为__________和__________来处理。

答案:1;0/star3/origin/6face2ef4d26ea1c905f54265d30f252.png

答案:1.将逻辑函数转换为最小项表达形式2.画出卡诺图,并填值,画包围圏。

3.根据包围圈,写出化简后的结果。/star3/origin/41337853202e3550435f5006562380f8.png

答案:1.将逻辑函数转换为最小项表达形式2.画出卡诺图,并填值,画包围圏。

3.根据包围圈,写出化简后的结果。一个具有A、B、C三个变量的逻辑函数对应几个卡诺图方格?

答案:对应8个方格,可以用2n(n取整数)来计算将每个圈中互反变量消去,保留相同变量,所得到的或项再逻辑相加,便可以得到化简后的最简与或表达式。()

答案:错卡诺图化简逻辑函数的本质就是合并相邻最小项。

答案:对2n个最小项合并时可以消去__________个变量。

答案:n在卡诺图中,凡是几何相邻的__________个最小项均可以合并,合并时可以消去有关变量。

答案:2n请简述什么是卡诺图?

答案:卡诺图是逻辑函数的一种图形表示。它是一种平面方格图,每个小方格代表逻辑函数的一个最小项,故又称为最小项方格图。卡诺图与真值表之间没有关系。()

答案:错逻辑函数常用的化简方法有代数法和

答案:卡诺图法四变量逻辑函数对应的卡诺图有()个方格

答案:17一个具有A、B、C三个逻辑变量的逻辑函数Y=AB+AC+BC是它们的最小项表达式。

答案:错最小项指的是值最小的项。()

答案:错以下选项哪些属于代数法化简()

答案:并向法;吸收法;消因子法;消项法;配项法所谓与或表达式就是指逻辑表达式是由几个_________项相加而组成的,有时也称之为“积之和”形式。

答案:与_________表达式是最基本的形式。

答案:与或请简述反演规则。

答案:将任一函数中所有的原变量变成反变量,反变量变成原变量;所有的变成+,+变成;所有的1变成0,0变成1,就可得到该函数的反函数。/star3/origin/004ae48a39ad72b598a87f25274e15f8.png

答案:F=;F’=G;F=G1公式的结果是()

答案:0逻辑函数与真值表之间没有关系。()

答案:错逻辑函数的特点是()

答案:逻辑变量和逻辑函数的取值只有0和1两种可能。;函数和变量之间的关系由与、或、非三种基本运算决定。CMOS反相器电路中PMOS管和NMOS管哪个作为驱动管使用,哪个作为负载管使用?

答案:CMOS反相器电路中PMOS管作为负载管使用,NMOS管作为驱动管使用。CMOS电路的特点:静态功耗

、输入电阻

、噪声容限

。(填字母)

A很大

B很小

C高

D

答案:B;A;C对于普通的TTL门电路,可以将它们的输出端直接进行并联使用吗?

答案:不能,普通的TTL门电路,输出端若直接并联使用,将可能产生很大的电流,会损坏电路的输出级。使用集电极开路的门电路(OC门)即可解决该问题。多个集电极开路门(OC门)输出端并联且通过电阻接电源时,可实现线与

答案:对三态输出门输出的三个状态是

答案:高电平;低电平;高阻状态集电极开路门(OC门)在使用时,输出端需通过电阻接(

)

答案:电源VCC

TTL与非门电路与TTL反相器电路相同点和不同点分别是什么?

答案:TTL与非门电路的中间级和输出级同反相器电路完全相同;不同地方在于,与非门电路的输入级至少有2个的反射结,而反相器电路只有1个反射结。TTL与非门带同类门电路拉电流负载个数增多时,其输出高电平

答案:下降TTL与非门输出带同类门电路灌电流负载个数增多时,其输出低电平UOL

答案:升高TTL反相器电路,输出

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论