北京工业大学 计算机组成原理 存储器功能部件的设计与实现实验报告_第1页
北京工业大学 计算机组成原理 存储器功能部件的设计与实现实验报告_第2页
北京工业大学 计算机组成原理 存储器功能部件的设计与实现实验报告_第3页
北京工业大学 计算机组成原理 存储器功能部件的设计与实现实验报告_第4页
北京工业大学 计算机组成原理 存储器功能部件的设计与实现实验报告_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

存储器功能部件的设计与实现姓名:xxxxxx组号:15学号:110703xx110703xx实验日期:2013/05/08报告完成日期:2013/05/10一实验目的学习掌握Quartusll软件的基本操作;理解存储器的工作原理和过程;设计出存储器功能部件并对设计的正确性进行验证。二实验内容设计出功能完善的存储器功能部件,并对设计的正确性进行验证。具体要求如下:用图形方式设计出存储器功能部件的电路原理图;测试波形要用时序仿真实现,验证存储器的读、写操作;写、读操作至少要访问到4个不连续的存储单元,即先向4个以上不连续的存储单元中写入不同的数据,再依次读出。将设计文件封装成器件符号;存储器的数据宽度为16位三设计思路部件的核心是一片LPM_RAM_DQ芯片,参数设定如下:在向存储器中写入数据时,首先需要提供一个8位的地址,所以需要有一片74273作为地址暂存,然后需要提供16位的数据,需要两片74273作为数据暂存。读取存储器相应内容读出的是一个16位的数据,需要两片74373作为结果的三态输出五实验小结在实验中,三态门关闭的时候输出应该为zzzz的高阻态,在实验进行中出现了”xxxx”的输出,说明三态门没有起到作用,器件连线有问题,检查了连线后,解决了此问题。在读取存储器相应地址的内容时,WR和RD信号都要给,而且一定要保证WR信号上升沿在R

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论