数字电子技术基础答案_第1页
数字电子技术基础答案_第2页
数字电子技术基础答案_第3页
数字电子技术基础答案_第4页
数字电子技术基础答案_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第一组:计算题一、(本题20分)试写出图示逻辑电路的逻辑表达式,并化为最简与或式。解:二、(本题25分)时序逻辑电路如图所示,已知初始状态Q1Q0=00。(1)试写出各触发器的驱动方程;(2)列出状态转换顺序表;(3)说明电路的功能;解:(1),;(2)00→10→01(3)三进制移位计数器三、(本题30分)由集成定时器555组成的电路如图所示,已知:R1=R2=10kΩ,C=5μF。(1)说明电路的功能;(2)计算电路的周期和频率。解:(1)多谐振荡器电路(2)T1=7s,T2=3.5s四、(本题25分)用二进制计算器74LS161和8选1数据选择器连接的电路如图所示,(1)试列出74LS161的状态表;(2)指出是几进制计数器;(3)写出输出Z的序列。解:(1)状态表如图所示(2)十进制计数器(3)输出Z的序列是0010001100CPQDQCQBQAZ答:状态表波形图四、(本题25分)由555集成定时器组成的电路如图1所示。已知电容C=100,输入和输出的波形如图2所示。试(1)说明由555集成定时器和R、C组成的是何种触发器(单稳态、双稳态、无稳态),(2)对应输入和输出的波形画出电容C的电压波形图,(3)求电阻R的值。答:第三组:计算题一、(本题20分)逻辑电路如图所示,写出逻辑式并化简成最简与或表达式,画出逻辑电路图。解:F==逻辑图如下二、(本题25分)试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票否决权的前提下遵照少数服从多数原则,即满足:1、A=0时,F一定等于0,2、A、B、C中有2个以上等于1,则输出F=1。试:(1)写出表决电路的真值表;(2)写出表决电路的逻辑表达式;(3)画出用与非门设计的逻辑电路图。解:真值表如下ABCF00000010010001101000101111011111F=逻辑图如下三、(本题30分)已知逻辑电路图及C脉冲波形,试:(1)写出各触发器的驱动方程;(2)列出逻辑状态表;(3)画出输出,的波形(设,的初始状态均为“0”)。解:J0=,K0=1,J1=Q0,K1=1Q1Q00001011010001100波形图如下方所示(本题25分)由555集成定时器组成的电路如图1所示。已知电容C=10μF,电阻R=100KΩ,输入的波形如图2所示。试:(1)说明由555集成定时器和R、C组成的是何种触发器(单稳态、双稳态、无稳态);(2)求输出脉冲的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论