中南大学微机原理与接口技术课件5_第1页
中南大学微机原理与接口技术课件5_第2页
中南大学微机原理与接口技术课件5_第3页
中南大学微机原理与接口技术课件5_第4页
中南大学微机原理与接口技术课件5_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

5.1处理器总线5.2IA-32微处理器的工作状态5.3处理器时序5.4系统总线退出第5章处理器总线时序和系统总线5.1处理器总线 当把8086CPU与存储器和外设构成一个计算机的硬件系统时,根据所连的存储器和外设的规模,8086可以有两种不同的组态。5.2IA-32微处理器的工作状态 根据不同的时钟控制,微处理器具有下列几种时钟控制工作状态:

常规状态(NormalState):这种工作状态是指处理器运行在实模式、虚拟8086模式、保护模式或系统管理模式SMM下的总称。在此状态下,系统各部件正常运转,包括外部总线时钟和处理器内部时钟,处理器的所有特性与功能都是有效的。

暂停状态(HaltState):指处理器自身成功地执行一条HLT指令后所进入的一种低功耗状态,在此状态期间,处理器内部时钟停止。

停止允许状态(StopGrantState):当处理器识别到来自外部逻辑的一次有效的STPCLK信号后进入的一种低功耗状态,在此状态期间,处理器内部时钟停止。

停止允许窥探状态(StopGrantSnoopState):当处理器处在暂停状态或停止允许状态时,若系统逻辑启动一次针对Cache的查询周期,导致处理器进入的另一种低功耗工作状态。

睡眠状态(S1eepState):该状态仅适应第六代处理器,当处理器处于停止允许状态时,如果引脚有效,则处理器进入另一种低功耗状态。

停止时钟状态(StopClockState)或称为深度睡眠状态(DeepSleepState):当第五代以前的处理器处于停止允许状态或第六代处理器处于睡眠状态时,若使系统总线时钟BCLK停止,则导致处理器进入的一种系统最低功耗状态。5.3处理器时序5.3.18086的时序 计算机的工作是在时钟脉冲CLK的统一控制下,一个节拍一个节拍地实现的。对于8086微处理器来说,每条指令的执行有取指、译码、执行这样的阶段,但由于微处理器内有总线接口单元BIU和执行单元EU,所以在执行一条指令的同时(这在EU中操作),BIU就可以取下一条指令,它们在时钟上是重叠的。所以,从总体上来说,似乎不存在取指阶段。 执行一条指令所需要的时间称为指令周期(InstructionCycle)。 指令周期又分为一个个总线周期。每当CPU要从存储器或I/O端口,读写一个字节(或字)就是一个总线周期(BusCycle)。 每个总线周期通常包含4个T状态(Tstate),即图5-6中的T1、T2、T3、T4,每个T状态是8086中处理动作的最小单位,它就是时钟周期(ClockCycle)。5.3.2Pentium处理器时序 从80386开始,这些时钟状态有Ti、T1、T2、T12、T2P和TD。5.4系统总线

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论