第8章逻辑门电路_第1页
第8章逻辑门电路_第2页
第8章逻辑门电路_第3页
第8章逻辑门电路_第4页
第8章逻辑门电路_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第8章

逻辑门电路1逻辑门电路的逻辑功能逻辑门电路的外部特性

2第8章门电路

(GateCircuit)

指用以实现基本逻辑关系和常用复合逻辑关系的电子电路。是构成数字电路的基本单元之一按逻辑功能不同分

与门

或门

非门

异或门

与非门

或非门

与或非门

按电路结构不同分

CMOS

集成门电路TTL

集成门电路

场效应管构成双极晶体管构成逻辑电平范围(5~15V)只能在5V下工作高低电平相差比较大、抗干扰性强高低电平相差小,抗干扰能力差功耗很小功耗较大

CMOS的工作频率较TTL略低,但是高速CMOS速度与TTL差不多相当。高电平和低电平的含义

3第8章高电平和低电平为某规定范围的电位值,而非一固定值。

高电平信号是多大的信号?低电平信号又是多大的信号?10高电平低电平01高电平低电平正逻辑体制负逻辑体制由门电路种类等决定输出输入高电平低电平高电平低电平TTL>2.4V<0.8V>2.0V<1.2VCOMS>0.9VCC<0.1VCC>0.7VCC<0.3VCCA&

BAL=B8.1TTL集成逻辑门电路1、TTL与非门典型电路VCC线与:将两个门的输出端并联以实现与逻辑的功能。普通TTL与非门的输出端是不允许直接相连的。2、集电极开路门(OC门)

解决方法:集电极开路使用时的外电路连接L=AB逻辑功能如图所示是实现线与逻辑的OC门,其逻辑表达式为

7第8章作为驱动[例]下图为用

OC门驱动发光二极管LED的显示电路。分析:该电路只有在A、B均为高电平,使输出uO为低电平时,LED才导通发光;否则LED中无电流流通,不发光。3.三态输出门(TSL门)8第8章三态门的电路结构和代表符号

三态门的输出具有三种状态:高电平、低电平和高阻态(又称为禁止态)。9第8章EN即Enable功能表Z0AB1YEN使能端的两种控制方式使能端低电平有效使能端高电平有效功能表Z1AB0YENENZ:表示Y为高阻态(2)用三态输出门实现数据的双向传输10第8章

当EN=1时:G1工作而G2呈高阻态,数据D0经G1反相后送到总线上去;当EN=0时:G2工作而G1呈高阻态,来自总线的数据经G2反相后由送出。管脚排列示意图74LS0074LS20TTL门电路使用注意事项:

1)工作电压(UCC)应在标准值5V±0.5V的范围内。2)输出端不能直接接地或直接与5V电源相连,否则会损坏器件。3)输出端不能并联使用(OC门、TSL门除外),否则会损坏集成电路。13第8章4).

多余输入端的处理与门和与非门的多余输入端接逻辑

1或者与有用输入端并接。接

VCC通过

1~10k电阻接

VCC与有用输入端并接

TTL电路输入端悬空时相当于输入高电平,做实验时与门和与非门等的多余输入端可悬空,但使用中多余输入端一般不悬空,以防止干扰。14第8章或门和或非门的多余输入端:接逻辑

0与有用输入端并接15第8章[例]欲用下列电路实现非运算,试改错。

16第8章解:OC门输出端需外接上拉电阻RCY=1Y=08.2.CMOS逻辑门电路1.CMOS反相器17第8章8.2.1CMOS门电路18第8章2、CMOS与非门AB&19第8章3.CMOS或非门AB≥14CMOS传输门(双向模拟开关)

电路逻辑符号υI

/υOυo/υIC等效电路①C=0、时,输入和输出之间相当于开关断开一样。②C=1、时,输入和输出之间相当于开关接通一样,uo=ui。21第8章应用:作CMOS双向模拟开关利用CMOS传输门和CMOS非门可以组成各种复杂的逻辑电路。当C=0时,SW截止;例如做模拟开关,用来传输模拟信号,这是一般的逻辑门无法实现的。当C=1时,SW导通。22第8章5、CMOSOD门(漏极开路的门电路)如同TTLOC门,CMOSOD门,可用来实现“线与逻辑”。23第8章6.CMOSTSL门①E=1时,输出端呈现为高阻态。②E=0时,构成反相器。电路的输出有高阻态、高电平和低电平3种状态,是一种三态门。Y=A高阻(EN=1时)(EN=0时)管脚排列示意图CC4011CC4012

CMOS集成电路使用注意事项TTL电路的使用注意事项,一般对CMOS电路也适用。要特别注意以下几点:1)CMOS门电路工作电压范围较宽(+3V~+18V),但不允许超过规定的范围。电源极性不能接反。2)避免静电损失。存放CMOS电路不能用塑料袋,要用金属将管脚短接起来或用金属盒屏蔽。工作台应当用金属材料覆盖并应良好接地。焊接时,电烙铁壳应接地。

26第8章(3)

闲置输入端的处理

TTL电路输入端悬空时相当于输入高电平,CMOS电路多余输

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论