《可编程逻辑实验》实验九 序列检测器设计_第1页
《可编程逻辑实验》实验九 序列检测器设计_第2页
《可编程逻辑实验》实验九 序列检测器设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验九 序列检测器设计1实验目的(a)掌握序列检测器电路设计的方法。(b)用状态机实现序列检测器电路的设计,并对其进行仿真和硬件测试。2序列检测器原理序列检测器序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组马与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码即正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将会到初始状态重新开始检测。例 描述的电路完成对序列数“11100101”的检测,当这一串序列数

2、高位在前(左移)串行进入检测器后,若此数与预置的密码数相同,则输出“A”,否则输出“B”。源程序:Library ieee;Use ieee.std_logic_1164.all;Entity xljcq isPort(clk,Rd,d:in std_logic; q:out std_logic_vector(3 downto 0);End;Architecture rtl of xljcq is Signal qa: integer range 0 to 8; Signal dq: std_logic_vector(7 downto 0);Begin Dq=”11100101”; Proce

3、ss(clk,rd) Begin if Rd=1 then qa if d=q(7) then qa=1; else qa if d=q(6) then qa=2; else qa if d=q(5) then qa=3; else qa if d=q(4) then qa=4; else qa if d=q(3) then qa=5; else qa if d=q(2) then qa=6; else qa if d=q(1) then qa=7; else qa if d=q(0) then qa=8; else qa qa =0; end case; end if; end proces

4、s; process(qa) begin if qa=8 then q=”1010”; else q=”1011”; end if; end process;End;3实验内容31说明上例的代码表达式的是什么类型的状态机,它的优点是什么?详述其功能和对序列数检测的逻辑过程。32 根据上例写出有两个主控进程构成的相同功能的符号化moore型有限状态机,画出状态土,并给出其仿真测试波形。33 将8位待测预置数作为外部输入信号,即可以随时改变序列检测器中的比较数据。写出此程序的符号化单进程有限状态机。要求:用文本输入法即VHDL语言设计编程,并硬件下载实现,结果用数码管显示。4注意事项电路工作之前应进行初始化。5预习要求(1)完成实验内容。的电路设计任务。(2)预习序列信号发生器的工作原理及寄存器的工作原理。(3)自制各电路的状态转换表,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论