触发器功能测试华农_第1页
触发器功能测试华农_第2页
触发器功能测试华农_第3页
触发器功能测试华农_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、一、 实验目的掌握常用触发器的逻辑功能和测试方法二、 实验仪器与元器件1.数字实验箱2.四2输入与非门74LS00 双D触发器74LS74 双JK触器74LS107三、 实验注意事项1.运用数字逻辑的基本原理,选用相应材料连接各芯片功能测试原理图和应 用电路设计的原理图.2.参照设计好的电路图,完成电路接线.3.根据设计要求完成电路逻辑功能与数据的验证.四、 实验项目及原理1.基本RS触发器逻辑功能测试RS触发器是构成其它各种功能触发器的基本组成部分。又称为基本RS触发器。结构是把两个与非门或者或非门G1、G2的输入、输出端交叉连接。接线图及74LS00引脚图:2.集成D触发器逻辑功能测试D触

2、发器是一个具有记忆功能的,具有两个稳定状态的信息存储器件,是构成多种时序电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。D触发器在时钟脉冲CP的前沿(正跳变01)发生翻转,触发器的次态取决于CP的脉冲上升沿到来之前D端的状态,即次态=D。因此,它具有置0、置1两种功能。由于在CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D端的数据状态变化,不会影响触发器的输出状态。接线图:功能表:方程:时序图:3.将D触发器转换成T触发器T触发器是在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路。接

3、线图T触发器的逻辑功能是每来一个时钟脉冲,翻转一次,即Qn+1 =Qn,具有计数功能。4.集成J-K触发器逻辑功能测试JK触发器是数字电路触发器中的一种基本电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器。JK触发器和触发器中最基本的RS触发器结构相似,其区别在于,RS触发器不允许R与S同时为1,而JK触发器允许J与K同时为1。当J与K同时变为1的同时,输出的值状态会反转。也就是说,原来是0的话,变成1;原来是1的话,变成0。 对应下表:

4、时序图特性方程:引脚图5.将J-K触发器转为T触发器T触发器是在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路。T触发器的特性方程Q * = TQ+ TQ特性表:当T=1时,T触发器也叫T触发器。6.将J-K触发器起转换成D触发器对于D触发器,当时钟信号到来时,根据逻辑式有有Qn+1=D;对于JK触发器,当时钟信号到来时,Qn+1=JQn+KQn;所以当Qn+1=J时,就可以使J-K触发器实现与D触发器一样的功能。Qn+1=D=D(Qn+Qn)=DQn+DQn = DQn+(D)Qn所以D等价于J,(D

5、)等价于K.所以K等价D.在电路中,只要将信号D取非再接到K上,J直接接信号D就可以使J-K触发器实现D触发器功能。五、 实验仿真因为multism10中没有单脉冲信号,为了使仿真时对上升沿下降沿变化的观察更加方便,这次的单脉冲信号选择用按键模拟。1. RS触发器2.集成D触发器逻辑功能3.T触发器4.JK触发器 (1) J=1,K=0,Qn=0;CP=0,Q=0;CP,Q=0;CP,Q=1;(2)J=0,K=1,Qn=1;CP=0,Q=1; CP,Q=1;CP,Q=0;5.将J-K触发器转为T触发器(1)T=0时,时钟脉冲作用后触发器状态不变(Qn+1=Qn)(2)T=1时,触发器具有计数逻

6、辑功能,Qn+1=Qn; 得: 6.将J-K触发器转为T触发器六、 课后题1.通过本实验,总结基本R-S触发器,D触发器。J-K触发器,T触发器及T触发器的逻辑功能和触发方式。R-S触发器逻辑功能:触发方式:高电平触发方式.输入信号直接控制,即电平直接触发,要求触发器按一定的节拍翻转。D触发器逻辑功能触发方式:高电平触发方式. J-K触发器逻辑功能触发方式:上升沿触发方式.T触发器及T触发器T触发器逻辑功能触发方式:时钟沿触发方式.T触发器逻辑功能触发方式:时钟沿触发方式.2.触发器组成的电路是组合逻辑电路还是时序逻辑电路?为什么?答:时序逻辑电路。触发器电路中存在反馈,它的输出状态不仅仅与此时电路的输入端电平状态有关,还与之前的电路状态有关,也就是说时序逻辑电路具有存储功能,前一次的状态能够被保存进而影响下一次的状态,根据定义,这种存在反馈电路形式的次态与初态有关的数字电路,叫做时序逻辑电路,而不是组合逻辑电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论