(完整word版)计算机组成原理试题及答案_第1页
(完整word版)计算机组成原理试题及答案_第2页
免费预览已结束,剩余31页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计算机组成原理题集含答案 题库题目总数: 293第一章 单选题1、控制器、运算器和存储器合起来一般称为(主机):I/O 部件内存储器外存储器主机2、冯?诺依曼机工作方式的基本特点是(按地址访问并顺序执行指令)按地址访问并顺序执行指令精确结果处理存储器按内部地址访问自动工作3、输入、输出设备以及辅助存储器一般统称为(外围设备)I/O 系统外围设备外存储器执行部件4、计算机硬件能直接识别和执行的语言是(机器语言):高级语言汇编语言机器语言符号语言 判断题5、若某计算机字代表一条指令或指令的一部分,则称数据字( 错) 。6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字(错)。7、数字

2、计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。(对)8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。(对)填空题9、系统软件包括:服务程序、语言程序、(操作系统) 、数据库管理系统。10、 计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是(电子管) 、(晶体管) 、(集成电路)、(大规模集成电路)、(巨大规模集成电路) 五个部分。11、 计算机系统是一个由硬件和软件组成的多级层次结构,这通常由 (微程序级) 、(一般机器级) 、(操作系统级)、( 汇编语言级)和(高级语言级)等组成,在每一级上都可以进行(程序设计)。12、 计算机的软件一般分为(

3、系统软件)和(应用软件)两大部分。13、 计算机的硬件基本组成包括(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五 个部分。简答题14、什么是存储容量?什么是单元地址?存储器所有存储单元的总数称为存储器的存储容量。灭个存储单元都有编号,称为单元地址。15、什么是外存?简述其功能。外存:为了扩大存储容量,又不使成本有很大的提高,在计算机中还配备了存储容量更大的磁盘存储器和 光盘存储器,称为外存储器,简称外存。外存可存储大量的信息,计算机需要使用时,再调入内存。16、什么是内存?简述其功能。内存:一般由半导体存储器构成,装在底版上,可直接和CPU 交换信息的存储器称为内存储器,简称

4、内存。用来存放经常使用的程序和数据。17、 指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?取指周期中从内存读出的信息流是指令流,而在执行器周期中从内存读出的信息流是数据流。18、 什么是适配器?简述其功能。适配器是外围设备与主机联系的桥梁,它的作用相当于一个转换器,使主机和外围设备并行协调的工作。19、什么是 CPU?简述其功能。运算器和控制器合在一起称为中央处理器,简称CPU 它用来控制计算机及进行算术逻辑运算。20、冯诺依曼体系结构要点二进制;存储程序顺序执行;硬件由运算器、控制器、存储器、输入设备、输出设备组成。第二章单选题1 、下列数中最小的数为( c):101001B5

5、2Q29D233H2、一个 8 位二进制整数,采用补码表示,且由3 个“1”和 5 个“0”组成,则其最小值是( c)-32-125 -33、 若某数 x 的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是(b)码:原-127补反移4、某数在计算机中用 8421BCD 码表示为 0111 1000 1001,其真值是:(a) 789D789H1887D11110001001B 5、 float型数据通常用 IEEE754单精度浮点数格式表示.若编译器将 float型变量 x 分配在一个 32 位浮点 寄存器 FR!中,且 x=-8.25,_则 FR1 的内容是(a

6、 )C1040000HC2420000HC1840000HC1C20000H6、不属于 ALU 的部件有(d)加法器或乘法器移位器逻辑运算部件指令寄存器7、处理器中的 ALU 采用(b )来实现时序电路组合逻辑电路控制电路模拟电路8、当且仅当 ( a) 发生时 , 称为浮点数溢出 ( 上溢 )阶码上溢尾数上溢尾数与阶码同时上溢尾数或阶码上溢9、某浮点数采用 IEEE754 单精度格式表示为 C5100000H,则该数的值是(b)(注:选项中内的值为上标)-1.125*210 -1.125*211-0.125*210-0.125*21110、在 C 程序中,int 类型的变量 x 的值为-108

7、8。程序执行时,x 先被存放在 16 位的寄存器 R1 中,然后被 算术右移 4 位。则此时 R1 中的内容以 1 6 进制表示是( b)FBC0HFFBCH0FBCH87BCH11 、补码表示的 8 位二进制定点小数所能表示数值的范围是 (b)-0.1111111B0.1111111B-1.0000000B0.1111111B-0.1111111B1.0000000B-1.0000000B1.0000000B12、 下列数中最大的是 (a)10000000B125O10000110(BCD 码)55H13、 某机字长 32 位,其中 1 位符号位, 31 位表示尾数。若用定点小数表示,则最大

8、正小数为: (b)+( 1 -2-32 )+( 1 -2-31 )2-322-3114、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:(c) 阶符与数符相同为规格化数阶符与数符相异为规格化数数符与尾数小数点后第一位数字相异为规格化数数符与尾数小数点后第一位数字相同为规格化数15、 算术/逻辑运算单元 74181ALU 可完成:(c)16 种算术运算功能16 种逻辑运算功能16 种算术运算功能和 16 种逻辑运算功能4 位乘法运算和除法运算功能判断题16、 ASCII 码即美国国家信息交换标准代码。标准ASCII 码占 9 位二进制位,共表示 512 种字符。(错)17、 引入浮

9、点数的目的是在位数有限的前提下,扩大数值表示的范围。(对)18、 机器码是信息在计算机中的二进制表示形式。(对)填空题19、 设有七位二进制信息码 0110101 , 则低位增设偶校验码后的代码为 ( 01101010 ) 。20、 两个 BCD 码相加,当结果大于 9 时,修正的方法是将结果(加 6),并产生进位输出。21、 浮点运算器由(阶码运算器)和(尾数运算器)组成,它们都是(定点)运算器。只要求能执行(阶 码运算器)运算,而(加法和减法)要求能进行(位数运算器)运算。22、 现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有(单总线结构)、(双总线 结构)和(三总线结构

10、)三种形式。23、 提高加法器运算速度的关键是 (降低进位信号的传播时间) 。 先行进位的含义是 (低有效位的进位信 号可以直接向最高位传递)。24、 对阶时,使(小)阶向(大)阶看齐,使(小)阶的尾数向(右)移位,每(右)移一位,其阶码加 一,直到两数的阶码相等为止。25、在进行浮点加法运算时,需要完成为( 0 操作数检查)、(阶码加 /减操作)、(尾数乘 / 除操作)、 (结果规格化)、(舍入处理)和(确定积的符号)等步骤。26、 按 IEEE754 规范,一个浮点数由(符号位S)、(阶码 E)、(尾数 M)三个域组成,其中的值等于 指数的加上一个固定。27、 移码表示法主要用于表示(浮点

11、数)的阶码 E,以利于比较两个(指数)的大小和(对阶)操作。28、( 26H 或 63H)异或 1350 的值为(58D)。29、为了提高运算器的速度,可以采用(先行)进位、(阵列)乘除法、流水线等并行措施。30、 设机器数字长为 8 位(含 1 符号位),若机器数为 81H(十六进制),当它分别代表原码、补码、反码和移码时,等价的十进制整数分别为( -1 )、 ( -127)、 ( -126)和( 1) 计算题31、 X 的补码为:10101101,用负权的概念计算 X 的真值。X=1*+1*+1*+1*+1*+=-8332、已知 A=2- 101X(-0.1010000) ,B=2- 10

12、0X0.1110110,按浮点运算方法计算A+B.( 方括号内是阶码 )11100;00.100111033、设浮点数字长 16 位,其中阶码 4 位(含 1 位阶符),尾数 12 位(含 1 位数符) ,将 51/128 转换成二进制规格化浮点数(要求阶码采用移码,尾数采用补码,二进制表示)。并给出 此浮点数格式的规格数表示范围。正确答案: 0, 111;0.11001100000正数 2-927*(1-2-11)负数34、设阶为 5 位(包括 2 位阶符), 尾数为 8 位(包括 2 位数符), 阶码、尾数均用补码表示 , 完成下列取值的X+Y , X-Y运算:(1) X=2-011X0.

13、100101 Y=2 -010X(-0.0111 10)1)将 y 规格化得:y=x(-0.111100) x 浮=1101, 00.100101y浮=1101,11.000100-y 浮=1101, 00.111100 对阶 AE补=Ex补 +-Ey补=1101+0011=0000Ex=Ey 尾数相加 相加 相减 00.100101 00.100101+11.000100 +00.111100 - 11.101001 01.100001 x+y浮=1101,11.101001 左规x+y浮=1100,11.010010 x+y=x(-0.101110)x-y浮=1101,01.100001

14、右规x-y浮=1110,00.1100001舍入处理得x-y浮=1110,00.110001 :心-y=X0.11000135、 已知 X 和 Y,用变形补码计算 X-Y,同时指出运算结果是否溢出。(1)X=0.11011Y= -0.11111 (2) X=0.10111 Y=0.11011 (3) X=0.11011 Y=-0.10011解:(1)先写出 x 和 y 的变形补码,再计算它们的差x补=00.11011y补=11.00001-y 补=00.11111 x-y 补=x补 +-y补=00.11011+00.11111=01.11010T运算结果双符号不相等.为正溢出X-Y=+1.11

15、01B ( 2)先写出 x 和 y 的变形补码,再计算它们的差 x 补=00.10111y补=00.11011-y 补=11.00101 x-y 补=00.1011 1+11.00101=11.11100 :心-y=-0.001B 无溢出 (3)先写出 x和 y 的变形补码,再计算它们的差x补=00.11011y补=11.01101-y补=00.10011 x-y 补=x补 +-y补=00.11011+00.10011=01.01110T运算结果双符号不相等.为正溢出 X-Y=+1.0111B36、 已知 X 和 Y,用变形补码计算 X+Y,同时指出运算结果是否溢出。(1) X=0.11011

16、Y=0.00011 (2) X= 0.11011 Y= -0.10101(3) X=-0.10110 Y=-0.00001解:(1)先写出 x 和 y 的变形补码再计算它们的和x补=00.11011y补=00.00011x+y补=x补 +y补=00.11011+00.00011=0.11110 /-x+y=0.1111B 无溢出。 (2)先写出 x 和 y 的变形补码再计算它们的和x补=00.11011y补=11.01011x+y补=x补 +y补=00.11011+11.01011=00.00110 /-x+y=0.0011B 无溢出。(3)先写出 x 和 y 的变形补码再计算它们的和 x补=

17、11.01010y补=11.11111 x+y 补=x补 +y补=11.01010+11.1111 仁 11.01001 /-x+y= -0.10111B 无溢出37、 写出十进制数 -5 的 IEEE754 编码。写出十进制数 -5 的 IEEE754 编码简答题38、 某加法器进位链小组信号为C4C3C2C1,低位来的信号为 C0,请分别按下述两种方式写出C4C3C2C1的逻辑表达式。( 1) 串行进位方式( 2) 并行进位方式解:(1)串行进位方式: 8= G1+P1C0 其中:G1=A1B1 P 仁 A1 B1C2=G2+P2CG2=A2B2 P2=A2 B2 C3=G3+P3C2 G

18、3=A3B3,P3=A3 B3 C4=G4+P4C3 G4=A4B4D4=A4 B4 (2)并行进位方式:8= G1+P1C0C2=G2+P2G1+P2P1C0C3=G3+P3G2+P3P2G1+P3P2P1C0C4=G4+P4G3+P4P3G2+P4P3P2G1+P4P3P2P其中 G1-G4, P1-P4表达式与串行进位方式相同。39、 什么是奇偶校验码?奇偶校验码用于检验信息在传输、存储和处理过程中出现的错误。奇偶校验码只是一种最简单的检错码, 只能检错不能纠错,且仅能检出奇数个错误。40、 简述计算机中采用二进制代码的优点。( 1 )技术上容易实现; ( 2)运算规则简单;( 3)可借

19、助于逻辑代数来分析、研究;(4) 与其它进制的转换容易。第三章单选题1、下面说法正确的是 C半导体 RAM 言息可读可写,且断电后仍能保持记忆半导体 RAM 属挥发性存储器,而静态的RAM 存储信息是非挥发性的静态 RAM 动态 RAM 都属挥发性存储器,断电后存储的信息将消失ROM 不用刷新,且集成度比动态 RAM 高,断电后存储的信息将消失2、 存储单元是指: C存放一个二进制信息位的存储元存放一个机器字的所有存储元集合存放一个字节的所有存储元集合存放两个字节的所有存储元集合3、 采用虚拟存储器的主要目的是 B提高主存储器的存取速度扩大存储器空间,并能进行自动管理提高外存储器的存取速度扩大

20、外存储器的存储空间4、 某 SRAM 芯片,存储容量为 64KX16 位,该芯片的地址线和数据线数目为:D 64 , 1616, 6464, 816, 165、 计算机系统中的存贮器系统是指: dRAM 存贮器ROM 存贮器主存贮器内存贮器和外存贮器6、 交叉存储器实质上是一种(a)存储器,它能执行独立的读写操作多模块,并行 多模块,串行整体式,并行 整体式,串行7、相联存储器是按 (c) 进行寻址的存储器地址指定方式堆栈存取方式内容指定方式地址指定与堆栈存取方式结合8 在主存和 CPU 之间增加 cache 的目的是 c增加内存容量提高内存的可靠性解决 CPU 与内存之间的速度匹配问题增加内

21、存容量,同时加快存取速度9、 存储周期是指 b存储器的读出时间存储器进行连续读和写操作所允许的最短时间间隔存储器的写入时间存储器进行连续写操作所允许的最短时间间隔判断题10、 存储元存储八位二进制信息,是计算机存储信息的最小单位。错11 、 存储器带宽指单位时间里存储器 所存取的信息量,是衡量数据传输的重要指标。常用单位有:位 /秒或字节 / 秒。对12、 Cache 主要强调大的存储容量,以满足计算机的大容量存储要求。错13、 外存(辅存)主要强调快速存取,以便使存取速度与CPU 速度相匹配。错14、 计算机存储器功能是记忆以二进制形式表示的数据和程序。对填空题15、 DRAM 存储器的刷新

22、一般有(集中式)、(分散式)和(异步式)三种方式,之所以刷新是因为(有电荷泄漏,需要定期补充)。16、 虚拟存储器只是一个容量非常大的存储器(逻辑)模型,不是任何实际的(物理)存储器,按照主存- 外存层次的信息传送单位不同,虚拟存储器有(段)式、(页)式和(段页式)三类。17、 虚拟存储器指的是(主存)层次,它给用户提供了一个比实际空间大得多的(虚拟地址)空间。18、 主存与 CACH 啲地址映射有(全相联)、(直接)、(组相联)三种方式。19、 双端口存储器和多模块交叉存储器属于(并行)存储器结构,前者采用(空间并行)技术,后者采用 (时间并行)技术。20、 CPU 能直接访问由(CACHE

23、 和(内存),但不能直接访问(外存)。21、 存储器的技术指标主要有(存储容量)、(存取时间)、(存储周期)和(存储器带宽)。22、 对存储器的要求是(容量大), (速度快), (成本低),为了解决这三方面的矛盾, 计算机采用(多 级存储)和体系结构。计算题23、 CPU 执行一段程序时,CACHED 成存取的次数为 5000 次,主存完成存取的次数为200 次。已知 CACHE 存取周期为 40ns,主存存取周期为 160ns。分别求 CACH 啲命中率 H 平均访问时间 Ta 和 CACHE 主存系统 的访问效率 e。( 1 ) h = 5000/(5000+200) = 96.15%。(

24、2)ta = hxtc+(1 - h)xtm = 40X96.15%+(1 -96.15%)X160 = 44.62ns。(3)e = tc/ta = 40/44.62 = 89.65%。24、已知 cache/ 主存的效率是 85%,平均访问时间为 60ns, cache 比主存快 4 倍,求主存的存取周期和 cache 的命中率。解:因为:ta = tc / e 所以:tc = taXe = 60X0.85 = 510ns (cache存取周期)因为:e = 1 / r + (1- r )H tm = tcXr =510X4 = 204ns (主存存取周期)所以: H = 2.4 / 2.

25、55 = 0.9425、 设某 RAM 芯片,其存储容量为 16KX8位,问:1)该芯片引出线的最小数目应该是多少?2)存储器 芯片的地址范围是多少?解:(1) 16K=2 的 14 次方,所以地址线为 14 根,字长为 8 位,所以数据线为 8 根,加上芯片片选信号 CS, 读信号 RD,写信号 WR 电源线,地址线,器引出线最小数目应该为27 跟。(2)存储器芯片的地址范围为:0000H3FFFF。26、 有一个 16KX16 的存储器,用 1KX4的 DRAM 芯片(内部结构为 64X佝构成,设读/写周期为 0.1ms, 问:1)采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周

26、期是多少? 2)如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?死时间率多少?解(1)刷新信号间隔为 2MS/64=31.25MS,此即刷新信号周期(2)设 T为读/写周期,且列向 16 组同时进行刷新,则所需刷新时间为64T,已知 T=0.1MS,则死亡时间率 =64T/2000*100%=0.32%。27、 设存储器容量为 32M 字,字长 64 位,模块数 m=4,分别用顺序方式和交叉方式进行组织。若存储周期 T=200ns,数据总线宽度为 64 位,总线传送周期 t=50ns。问:顺序存储器和交叉存储器的平均存取时间、 带宽各是多少?28、 某磁盘组共有 4 个记录面,每毫米

27、5 道,每道记录信息为 12 288B,最小磁道直径为 230 毫米,共有275 道,磁盘转速为 3000 转 / 分。( 1 )最低位密度是多少?( 2)数据传输率是多少?(3) 平均等待时间是多少?( 1 ) 11.58b/mm(2) 614400B/s(3) 10ms29、 某磁盘组有 5 个记录面,每个记录面的内磁道直径为22cm,外磁道直径为33cm,最大位密度为 1600bit/cm,道密度为 80 道/cm,转速为 3600 转/分。(1 )计算每条磁道的容量;(2) 计算磁盘的数据传输率;(3) 计算平均等待时间。(1) 每条磁盘的容量是 110525B(2)6631680B/

28、S(3)8.33ms简答题30、说出至少三种加速 CPU 和存储器之间有效传输的措施。答:主要有: 1) 加长存储器的字长 2) 采用双端口存储器 3) 加入 CACHE 4) 采用多体交叉存储器31、存储保护主要包括哪几个方面?答:存储保护一般涉及存储区域保护和访问方式保护两大方面。前者主要有页表保护、键保护、环保护等方式,后者则主要考虑对主存信息使用的读、写、执行三种方式的保护。32、计算机存储系统分为哪几个层次?答:计算机存储系统一般指:CPU 内的寄存器、CACHE 主存、外存、后备存 储器等五个层次应用题33、 主存容量为 4MB 虚存容量为 1GB 则虚存地址和物理地址各为多少位?

29、如页面大小为4KB,则页表长 度是多少?解(1);虚拟容量 1GB 对应地址为 30 位;主存容量 4MB 对应地址为 22 位(2);1GB/4KB=256K34、 CPU 执行一段程序时,cache 完成存取的次数为 2420 次,主存完成存取的次数为 80 次,已知 cache 存 储周期为 40ns,主存存储周期为 240ns,求 cache/主存系统的效率和平均访问时间。35、 某机器中,已知配有一个地址空间为0000H-3FFFH 的 ROM 区域。 现在再用一个 RAM 芯片(8KX8)形成40KX16 位的 RAM 区域,起始地址为 6000H,假定 RAM 芯片有/CS 和/

30、WE 信号控制端。CPU 勺地址总线为 A15-A0, 数据总线为 D15-D0,控制信号为 R/W(读/写),/MREQ访存),要求:(1)画出地址译码方案。(2)将 ROM 与 RAM 同 CPU 连接。36、用16KX8位的 DRAM芯片组成 64KX32位存储器, 画出该存储器的组成逻辑框图。37、 某机字长 8 位, 用 4K*8 位的 RAM 芯片和 2K*8 位的 ROM 芯片设计一个容量为 16K字的存储器,其中 RAM 为高 8K 字,ROM 为低 2K 字,最低地址为 0。( 1 )地址线和数据线各为多少根?(2)各种芯片的数量是多少?(3)请画出存储器结构图及与 CPU

31、的连接图 1)地址线 14 根,数据线 8 根;( 2 ) 2 片 RAM, 1 片 ROM;38、下图为某 16 位机的主存空间构成示意图,其中 RAM 为 8K*16 的随机存储器,ROM位 8K*16 位的只读存储器。仔细分析该图,并按要求答题。(1 )该存储器最大空间有多少?已经构成的空间有多少?(2)图中构成的地址空间分布是怎样的?画出地址空间分布图。某 8 位机地址 16 位,用 8K*8 位的 ROM 芯片和 8K*8 位的 ram 芯片组成存储器,按字节编址,其中 RAM 的地 址为 0000H5FFFH ROM 勺地址为 6000H9FFFH 要求:(1 )画出存储器空间分布

32、图,并确定需要的RAM 以及 RAM 芯片数量;(2 )画出此存储器组成结构图及与CPU 的连接图。( 1 )图略;需要 3 片 RAM, 2 片 ROM;(2)图略。第四章单选题1、 用某个寄存器的值做操作数地址的寻址方式称为(D)寻址。直接间接寄存器寄存器间接2、 堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,MSP 为 SP 所指示的栈顶单元,如果进栈的操作是: (A)- MSP, (SP)-1- SP, 那么出栈的操作应为: B(MSP)A, (SP)+1 SP(SP)+1SP, (MSP) A(SP)-1 SP, (MSP) A(MSP)A, (SP)-1 SP3、变址寻址方

33、式中,操作数的有效地址等于:C基值寄存器内容加上形式地址(位移量)堆栈指示器内容加上形式地址(位移量)变址寄存器内容加上形式地址(位移量)程序记数器内容加上形式地址(位移量)4、 从以下有关 RISC 的描述中,选择最合适的答案。C采用 RISC 技术后,计算机的体系结构又恢复到早期的比较简单的情况。为了实现兼容,新设计的 RISC?是从原来 CISC 系统的指令系统中挑选一部分实现的。RISC 的主要目标是减少指令数,提高指令执行效率。RISC 设有乘、除法指令和浮点运算指令。5、 指令系统中采用不寻址方式的目的主要是(B )实现存储程序和程序控制缩短指令长度,扩大寻址空间,提高编程灵活性可

34、以直接访问外存提供扩展操作码的可能并降低指令译码难度6、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采堆栈寻址方式( C)立即寻址方式隐含寻址方式间接寻址方式7、 寄存器间接寻址方式中,操作数处在( A)通用寄存器堆栈 主存储器程序计数器8、指令的寻址方式有顺序和跳跃两种,采用跳跃寻址方式,可以实现(D)堆栈寻址程序的条件转移程序的无条件转移程序的条件转移或无条件转移判断题9、引入操作数寻址方式目的有:缩短指令长度、扩大寻址范围、提高编程灵活性等。对10、指令系统指一台计算机中所有机器指令的集合,是表征计算机性能的重要因素。对填空题11、 一个较完善的指令系统

35、应包含: (数据传送 )类指令,(算术运算)类指令,(逻辑运算)类指令,程 序控制类指令, I/O 类指令,字符串类指令,系统控制类指令等。12、 根据操作数所在位置,指出其寻址方式(填空):(1)操作数在寄存器中,为(寄存器直接)寻址方式。( 2)操作数地址在寄存器,为(寄存器间接)寻址方式。(3)操作数在指令中,为(立即)寻址方式。(4)操作数地址(主存)在指令中,为(直接)寻址方式(5)操作数的地址,为某一寄存器内容与位移量之和可以是(相对)、(基址)、(变址)寻址方式。13、 指令寻址方式主要有(顺序寻址方式)实现指令逐条顺序执行,PC+1-PC 和(跳跃寻址方式) 实现程序转移)。1

36、4、 从计算机指令系统的角度看当前的计算机指令系统结构分为两大类:(复杂指令集计算机) 、(精简指令集计算机)。15、 地址码表示(操作数的地址)。以其数量为依据,可以将指令分为(零地址指令) 、和(一地址指令) (二地址指令)(三地址指令)(多地址指令)等几种。16、 二地址指令中,操作数的物理位置有三种型式,分别是(寄存器 -寄存器(RR )型、(寄存器-存储 器(RS )型和(存储器-存储器(ss )型。17、 堆栈是一种特殊的(数据)寻址方式,它采用(先进后出)原理。按结构不同分为(寄存器)堆栈和 (存储器)堆栈。18、 形成操作数地址的方式,称为(数据寻址)方式。操作数可以放在(专用

37、)寄存器、(通用)寄存器、和指令中。19、 形成指令地址的方式,称为(指令寻址)方式,有(顺序)寻址和(跳跃)寻址两种。20、 指令字长度分为(单字长)、(半字长)、(双字长)三种形式。21、 指令格式是指令用(二进制代码)和表示的结构形式,指令格式由(操作码)字段和(地址码)两字 段组成。22、 指令系统是表征一台计算机(性能)的重要因素,它的(格式)和(功能)不仅直接影响到机器的硬 件结构,也影响到(系统软件)。计算题23、 设某计算机数据线、地址线均是 8 位,有一条相对寻址的无条件转移指令存于内存的20H 单元中,指 令给出的位移量 D=00010101B,该指令占用 2 个字节,试计

38、算:1)取该指令时 PC 的内容;2)该指令执行 结束时 PC 的内容。由题:(1 ) PC=20H(2) Pc=PC+D+2=20H+2+00010101B=37H简答题24、指令格式结构如下所示,试分析指令格式及寻址方式特点。31 25 24 23 20 19 01. 操作码:顶长操作码,可表示128 条指令;操作数:双操作数,可构成RS 或 SS 型指令,有直接、寄存器、寄存器间接寻址方式。访存范围1M 可表示 16 个寄存器25、说明 RISC 指令系统的主要特点。指令条数少,指令长度固定,指令格式、寻址方式种类少,只有取数26、一个比较完善的指令系统应该包括哪几类指令?数据传送指令,

39、算术运算指令,逻辑运算指令,程序控制指令,输入 / 输出指令,堆栈指令,字符串指令, 特权指令。应用题27、一种单地址指令格式如下所示,其中I 为间接特征,X 为寻址模式,D 为形式地址。I , X, D 组成该指令的操作数有效地址 E。设 R 为变址寄存器,R1 为基值寄存器,PC 为程序计数器,请在下表中第一列位置 填入适当的寻址方式名称。第五章a 单选题1、一般机器周期的时间是根据( A )来规定的。主存中读取一个指令字的时间主存中读取一个数据字的时间主存中写入一个数据字的时间主存中读取一个数据字的时间/ 存数指令访问存储器。2、存放微程序的控制存储器称为:( B)高速缓冲存储器控制存储

40、器虚拟存储器主存储器3、 以下叙述中正确描述的句子是:(A)同一个 CPU 周期中,可以并行执行的微操作叫相容性微操作同一个 CPU 周期中,可以并行执行的微操作叫相交性微操作同一个 CPU 周期中,可以并行执行的微操作叫相斥性微操作同一个 CPU 周期中,可以并行执行的微操作叫排他性微操作4、计算机操作的最小时间单位是: (A)时钟周期指令周期CPU 周期微指令周期5、下列部件中不属于控制器的是: (D)IR操作控制器PCPSW6、 同步控制是 :(C)只适用于 CPU 控制的方式只适用于外围设备控制的方式由统一时序信号控制的方式所有指令执行时间都相同的方式7、 在 CPU 中跟踪指令后继地

41、址的寄存器是:(B)MAR PC IR PSW判断题8、 指令流水线中主要存在三种相关冲突:资源相关、数据相关及控制相关。对9、 并发性指两个或两个以上事件在同一时间间隔内发生。对10、硬布线控制器的缺点:增加了到控存中读取微指令的时间,执行速度慢。错11、微程序控制器的优点:规整性、灵活性、可维护性强。对12、微操作是执行部件接受微命令后所进行的操作,是计算机硬件结构中最基本的操作对13、微命令指控制部件通过控制线向执行部件发出的各种控制命令,是构成控制信号序列的最小单位。对14、时钟周期是 CPU 处理操作的最大时间单位。错 15、微程序控制器属于存储逻辑型,以微程序解释执行机器指令,采用

42、存储逻辑技术实对16、 地址寄存器用于存放当前执行的指令码,供进行指令译码。错17、 程序计数器用于存放 CPU 正在执行的指令的地址。错18、 指令寄存器用于保存当前 CPU 所要访问的内存单元的地址。错填空题19、 请在括号内填入适当答案。 在 CPU 中: (1)保存当前正在执行的指令的寄存器是;(指令寄存器 IR)(2) 保存当前正要执行的指令地址的寄存器是(程序计数器PC); (3) 算术逻辑运算结果通常放在(通用寄存器)和(数据缓冲寄存器DR)。20、 硬布线器的设计方法是:先画出(指令)流程图,再利用写出(布尔(逻辑)代数)综合逻辑表达式, 然后用(门电路和触发器)等器件实现。21、 微程序控制器由(控制存储器)、(微指令寄存器 )、(地址转移逻辑)三大部分组成,其中(控 制存储器)是 ROM 存储器,用来存放(微程序)。22、 流水 CPU 中的主要问题是:(资源)相关、(数据)相关和(控制)相关。23、 并行处理技术主要有三种形式:(时间)并行、(空间)并行和(时间及空间)并行。24、 微程序设计技术是利用 (软件) 方法设计 (控制器) 的一门技术, 具有规整性、 (灵活性)、可维护 性等一系列优点。25、 微指令格式中,微指令的编码通常采用以下三种方式:(直接表示法)、(编码表示法)和(混合表 示法)。26、 由于数据通路之间的结构关系

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论