




已阅读5页,还剩66页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字电路复习题数字电路复习题 第一套 一 选择题 本大题共 10 道小题 每小题 2 分 共 20 分 1 用编码器对 16 个信号进行编码 其输出二进制代码的位数是 A 2 位 B 3 位 C 4 位D 16 位 2 逻辑函数 F A B B 的对偶式 F C A CB AB B C C D AB C BABCBAB 3 一个 8 选一数据选择器的地址输入端有 个 A 1 B 2 C 3 D 4 4 同步时序电路和异步时序电路比较 其差异在于后者 A 没有触发器B 没有统一的时钟脉冲控制 C 没有稳定状态D 输出只与内部状态有关 5 如下图所示电路中 只有 不能实现 Qn 1 n Q 6 下列各函数等式中无冒险现象的函数式有 A F F AC B BC A B F BC A CBABCACAB C F BC A B D AC B ACBACBA 7 JK 触发器在 CP 作用下 若状态必须发生翻转 则应使 A J K 0 B J K 1 C J O K 1 D J 1 K 0 8 下列电路中 不属于组合逻辑电路的是 A 编码器 B 全加器 C 寄存器 D 译码器 9 可以用来实现并 串转换和串 并转换的器件是 A 计数器B 全加器 C 移位寄存器D 存储器 10 自动产生矩形波脉冲信号为 A 施密特触发器B 单稳态触发器 C T 触发器 D 多谐振荡器 2 二 填空题 本大题共 10 道小题 每小题 2 分 共 20 分 1 八进制数 34 2 8 的等值二进制数为 十进制数 98 的 8421BCD 码为 2 二极管内含 PN 结 PN 结在导电性能上的最大特点是 3 函数 其反函数为 对偶式为 DCAABAY 4 常见的脉冲产生电路有 常见的脉冲整形电路有 5 A D 转换器的主要参数有 6 四位环型计数器和扭环形计数器 初始状态是 1000 经过 5 个时钟脉冲后 状态分别为 和 7 对于 JK 触发器的两个输入端 当输入信号相反时构成 触发器 当输入信号相同 时构成 触发器 8 时序逻辑电路的输出不仅和 有关 而且还与 有关 9 TTL 或非门多余输入端应 三态门的输出除了有高 低电平外 还有一种输出 状态叫 态 10 D 触发器的特征方程为 JK 触发器的特征方程为 三 作图题 本大题共 2 道小题 每小题 6 分 共 12 分 1 如下图所示 根据 CP 波形画出 Q 波形 设各触发器的初态均为 1 得 分 阅卷人 3 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出其输出波形 四 分析题 1 利用公式法将函数Y化简成最简与或式 本小题5分 2 利用图形法将函数 F 化简成最简与或式 F 2 A B C D m 0 1 2 4 5 9 d 7 8 10 11 12 13 本小题5分 4 3 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 本小题 10 分 五 设计题 1 设计一个 A B C 三人表决电路 以表决某一提案是否通过 如多数赞成 则提案通过 同时 A 有否决权 用 4 选 1 数据选择器 74LS153 来实现 连线时可附加适当门电路 1 J 1K 1 K 1J 1J 1K 1 CP FF0 Q Q Q Y Q Q Q FF1 FF2 5 2 用同步四位二进制计数器 74163 构成八进制计数器 画出连线图 74163 引脚图和功能表如 下图 3 用 JK 触发器设计一个按自然态序进行计数的六进制同步加法计数器 6 第二套 一 选择题 1 在 四 变 量 卡 诺 图 中 逻 辑 上 不 相 邻 的 一 组 最 小 项 为 A m 1 7 与 m 3 B m 4 与 m 6 C m 5 与 m 1 3 D m 2 8 与 m 8 2 L A B C 的 对 偶 式 为 A A B C 9 B A B C C A B C D A B C 3 属 于 组 合 逻 辑 电 10 路 的 部 件 是 A 编 码 器 B 寄 存 器 C 触 发 器 11 D 计 数 器 4 T 触 发 器 中 当 T 1 时 触 发 器 实 现 功 能 12 A 置 1 B 置 0 C 计 数 D 保 持 5 指 13 出 下 列 电 路 中 能 够 把 串 行 数 据 变 成 并 行 数 据 的 电 路 应 该 是 A J 14 K 触 发 器 B 3 8 线 译 码 器 C 移 位 寄 存 器 D 十 进 制 计 数 15 器 6 某 电 路 的 输 入 波 形 u I 和 输 出 波 形 u O 下 图 所 示 则 16 该 电 路 为 A 施 密 特 触 发 器 B 反 相 器 C 单 稳 态 17 触 发 器 D J K 触 发 器 7 三 极 管 作 为 开 关 时 工 作 区 域 是 A 18 饱 和 区 放 大 区 B 击 穿 区 截 止 区 C 放 大 区 击 穿 区 D 饱 19 和 区 截 止 区 8 已 知 逻 辑 函 数 与 其 相 等 的 函 数 为 A 20 B C D 9 一 个 数 据 选 择 器 的 地 址 输 入 端 有 3 个 时 最 多 可 以 21 有 个 数 据 信 号 输 出 A 4 B 6 C 8 22 D 1 6 1 0 用 触 发 器 设 计 一 个 2 4 进 制 的 计 数 器 至 少 需 要 个 触 23 发 器 A 3 B 4 C 6 D 5 二 填空题 1 八进制数 34 2 8的等值二进制数为 十进制数 98 的 8421BCD 码为 2 组合逻辑电路的冒险现象是由 引起 表现为 脉冲 3 函数 其反函数为 对偶式为 DCAABAY 4 有一个稳定状态和一个暂稳状态 有两个稳定状态 有两 个不同的触发电平 具有回差特性 24 5 A D 转换器的主要参数有 6 欲构成能计最大十进制数为 999 的计数器 至少需要 片十进制加法计数器 或 片 4 位二进制加法计数器芯片 7 一个 JK 触发器有 个稳态 它可存储 位二进制数 8 时序逻辑电路的输出不仅和 有关 而且还与 有关 9 在使用与非门时多余的输入端应接 电平 在使用或非门时多余的输入端应接 电平 10 n 进制计数器中的 n 表示计数器的 最大计数值是 三 作图题 1 555 定时器应用电路如下图所示 若输入信号 uI如图 b 所示 请画出 uO的波形 说明这是 什么电路 2 主从型 JK 触发器各输入端的波形如下图所示 试画出 Q 端对应的电压波形 Q cp 1 S J C1 K R J Q Sd K Sd t J K t t t cp Q t 25 四 分析题 1 利用公式法将函数Y化简成最简与或式 CDDACABCCAF 2 利用图形法将函数 F 化简成最简与或式 md DCBAY 12 2 14 10 8 7 0 3 分析图 5 所示电路 写出 Z1 Z2 的逻辑表达式 列出真值表 说明电路的逻辑功能 26 4 已知下图所示的时序逻辑电路 假设触发器的初始状态均为 0 试分析 1 写出驱动 方程 状态方程 输出方程 2 画出状态转换图 指出是几进制计数器 3 说明该计数器 能否自启动 五 设计题 1 试用两个 3 线 8 线译码器和适当的门电路设计一个三人多数表决器 2 用 JK 触发器设计一个按自然态序进行计数的六进制同步加法计数器 27 第三套 一 选择题 1 下列电路中不属于时序电路的是 A 同步计数器 B 异步计数器 C 组合逻辑电路 D 数据寄存器 2 3 线 8 线译码器有 A 3 条输入线 8 条输出线B 8 条输入线 3 条输出线 C 2 条输入线 8 条输出线D 3 条输入线 4 条输出线 3 一个五位的二进制加法计数器 初始状态为 00000 问经过 201 个输入脉冲后 此计数器的 状态为 A 00111 B 00101 C 01000 D 01001 4 若将一 TTL 异或门输入端 A B 当作反相器使用 则 A B 端的连接方式为 A A 或 B 中有一个接 1B A 或 B 中有一个接 0 C A 和 B 并联使用D 不能实现 5 下列各种电路结构的触发器中哪种能构成移位寄存器 A 基本 RS 触发器B 同步 RS 触 C 主从结构触发器D SR 锁存器 6 逻辑函数 F A B C AB B C AC 的最小项标准式为 A F A B C m 0 2 4 B F A B C m 1 5 6 7 C F A B C m 0 2 3 4 D F A B C m 3 4 6 7 7 设计一个把十进制转换成二进制的编码器 则输入端数 M 和输出端数 N 分别为 A M N 10 B M 10 N 2 C M 10 N 4 D M 10 N 3 8 数字电路中的工作信号为 A 直流信号 B 脉冲信号 C 随时间连续变化的电流信号 D 随时间连续变化的电压信号 9 L AB C 的对偶式为 A A BC B A B C C A B C D ABC 10 自动产生矩形波脉冲信号为 A 施密特触发器B 单稳态触发器 C T 触发器 D 多谐振荡器 二 填空题 28 1 2 16 8421BCD 2 在数字电路中三极管工作在 和 状态 所以数字电路只有两个状态 3 函数 其反函数为 对偶式为 DCAABAY 4 施密特触发器有 个稳定状态 多谐振荡器有 个稳定状态 5 A D 转换器的主要参数有 6 四位环型计数器和扭环形计数器 初始状态都是 1000 经过 5 个时钟脉冲后 状态分别为 和 7 一个 JK 触发器有 个稳态 它可存储 位二进制数 8 时序逻辑电路的输出不仅和 有关 而且还与 有关 9 TTL 或非门多余输入端应 三态门的输出除了有高 低电平外 还有一种输出状态 叫 态 10 基本的 RS 触发器的特征方程为 约束条件为 三 作图题 1 D 触发器各输入端的波形如图所示 试画出 Q 端对应的电压波形 2 用集成芯片 555 构成的施密特触发器电路及输入波形 Vi 如图 6 3 a b 所示 试画出对应 的输出波形 Vo 29 四 分析题 1 利用公式法将函数Y化简成最简与或式 BACBACAB C B F A 2 利用图形法将函数 F 化简成最简与或式 Y A B C D m 0 1 4 9 2 d 2 3 6 10 11 14 3 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 30 五 设计题 1 设计一个三变量判偶电路 当输入变量 A B C 中有偶数个 1 时 其输出为 1 否则输出 为 0 并用 3 8 线译码器 74LS138 和适当门电路实现 2 用两个十六进制 74161 计数器设计一个完整的 19 进制计数器 CP D R LD EP ET工作状态 0 异步置零 10 置数 110 1保持 11 0保持 C 0 111 1计数 31 3 用 JK 触发器设计一个按自然态序进行计数的七进制同步加法计数器 32 第四套 一 选择题 1 十进制数 25 用 8421BCD 码表示为 A 10 101 B 0010 0101 C D 10101 2 当 TTL 与非门的输入端悬空时相当于输入为 A 逻辑 0 B 逻辑 1 C 不确定 D 0 5V 3 逻辑函数 F AB B的对偶式 F C A C B A B B C C D AB C BABCBAB 4 测得某逻辑门输入 A B 和输出 F 的波形 如图所示 则 F A B 的表达式为 A F AB B F C F D F A B BA AB 5 一个 16 选一数据选择器的地址输入端有 个 A 1 B 2 C 3 D 4 6 卡诺图上变量的取值顺序是采用 的形式 以便能够用几何上的相邻关系表示逻辑上的 相邻 A 二进制码 B 循环码 C ASCII 码 D 十进制码 7 将 D 触发器改造成 T 触发器 图 1 所示电路中的虚线框内应是 A 或非门 B 与非门 C 异或门 D 同或门 8 下列电路中 不属于时序逻辑电路的是 A 计数器 B 锁存器 C 寄存器 D 半加器 9 可以用来实现并 串转换和串 并转换的器件是 A 计数器 B 全加器 C 移位寄存器 D 存储器 10 自动产生矩形波脉冲信号为 A 施密特触发器 B 单稳态触发器 C T 触发器 D 多谐振荡器 33 二 填空题 1 十进制码 127 625 10表示的二进制数为 十六进制为 2 半导体数码显示器的内部接法有两种形式 共 接法和共 接法 3 二值逻辑中 变量的取值不表示 而是指 4 A D 转换器的主要参数有 5 二极管内含 PN 结 PN 结在导电性能上的最大特点是 6 基本 R S 触发器的特征方程为 约束条件是 7 函数 其反函数为 对偶式为 DCAABAY 8 欲构成能记最大十进制数为 999 的计数器 至少需要 片十进制加法计数器 或 片 4 位二进制加法计数器芯片 9 某中规模寄存器内有 3 个触发器 用它构成的扭环型计数器模长为 构成最长模计 数器模长为 10 施密特触发器有 个稳定状态 多谐振荡器有 个稳定状态 三 作图题 1 边沿 D 触发器各输入端的波形如图 试画出 Q Q 端对应的电压波形 图二 34 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出 其输出波形 四 分析题 1 利 用 公 式 法 将 函 数 Y 化 简 成 最 简 与 或 式 BACBACAB C B F A 35 2 利 用 图 形 法 将 函 数 F 化 简 成 最 简 与 或 式 Y A B C D m 0 1 36 4 9 1 2 1 3 d 2 3 6 1 0 1 1 1 4 3 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 五 设计题 1 设计一个三变量判偶电路 当输入变量 A B C 中有偶数个 1 时 其输出为 1 否则输出为 37 0 并用 3 8 线译码器 74LS138 和适当门电路实现 2 用两个十六进制 74161 计数器设计一个完整的 19 进制计数器 38 3 用 JK 触发器设计一个按自然态序进行计数的七进制同步加法计数器 39 第五套 一 选择题 1 71 8 相应的余 3 码应为 A B C D 2 逻辑函数 F A B B 的对偶式 F C A C B AB B C C D AB C BABCBAB 3 测得某逻辑门输入 A B 和输出 F 的波形 如图所示 则 F A B 的表达式为 A F AB B F C F D F A B BA AB 4 一个 8 选一数据选择器的地址输入端有 个 A 1 B 2 C 3 D 4 5 卡诺图上变量的取值顺序是采用 的形式 以便能够用几何上的相邻关系表示逻辑上的 相邻 A 二进制码 B 循环码 C ASCII 码 D 十进制码 6 如下图所示电路中 只有 不能实现 Qn 1 n Q 7 JK 触发器在 CP 作用下 若状态必须发生翻转 则应使 A J K 0 B J K 1 C J O K 1 D J 1 K 0 8 下列电路中 不属于组合逻辑电路的是 A 编码器 B 全加器 C 寄存器 D 译码器 9 可以用来实现并 串转换和串 并转换的器件是 A 计数器 B 全加器 C 移位寄存器 D 存储器 10 自动产生矩形波脉冲信号为 A 施密特触发器 B 单稳态触发器 C T 触发器 D 多谐振荡器 二 填空题 1 十进制码 127 625 10表示的二进制数为 十六进制为 40 2 半导体数码显示器的内部接法有两种形式 共 接法和共 接法 3 二值逻辑中 变量的取值不表示 而是指 4 A D 转换器的主要参数有 5 二极管内含 PN 结 PN 结在导电性能上的最大特点是 6 D 触发器的特征方程为 JK 触发器的特征方程为 7 函数 其反函数为 对偶式为 DCAABAY 8 欲构成能记最大十进制数为 999 的计数器 至少需要 片十进制加法计数器 或 片 4 位二进制加法计数器芯片 9 描述时序电路的逻辑表达式为 和驱动方程 10 施密特触发器有 个稳定状态 多谐振荡器有 个稳定状态 三 作图题 1 边沿 D 触发器各输入端的波形如图 试画出 Q Q 端对应的电压波形 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出 其输出波形 41 四 分析题 1 利 用 公 式 法 将 函 数 Y 化 简 成 最 简 与 或 式 BACBACAB C B F A 2 利 用 图 形 法 将 函 42 数 F 化 简 成 最 简 与 或 式 Y A B C D m 0 1 4 9 2 d 2 3 6 1 43 0 1 1 1 4 3 分析如图所示电路 写出 Z1 Z2 的逻辑表达式 列出真值表 说明电路的逻辑功能 4 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 44 Title NumberRevisionSize B Date 23 May 2002Sheet of File D MyDesign ddbDrawn By Q0 Q1 C1 1K 1J C1 1K 1J C1 1K 1J CP Q2 Y 五 设计题 1 试用八选一数据选择器实现逻辑函数 CABCBAACY 2 用 D 触发器和门电路设计一个异步八进制加法计数器 要有具体解题过程 第六套第六套 一 选择题 45 1 用编码器对 16 个信号进行编码 其输出二进制代码的位数是 A 2 位 B 3 位 C 4 位 D 16 位 2 逻辑函数 F A B B 的对偶式 F C A C B AB B C C D AB C BABCBAB 3 一个 8 选一数据选择器的地址输入端有 个 A 1 B 2 C 3 D 4 4 同步时序电路和异步时序电路比较 其差异在于后者 A 没有触发器B 没有统一的时钟脉冲控制 C 没有稳定状态D 输出只与内部状态有关 5 如下图所示电路中 只有 不能实现 Qn 1 n Q 6 下列各函数等式中无冒险现象的函数式有 A F F AC B BC A B F BC A CBABCACAB C F BC A BD AC B ACBACBA 7 JK 触发器在 CP 作用下 若状态必须发生翻转 则应使 A J K 0 B J K 1 C J O K 1 D J 1 K 0 8 下列电路中 不属于组合逻辑电路的是 A 编码器 B 全加器 C 寄存器 D 译码器 9 可以用来实现并 串转换和串 并转换的器件是 A 计数器 B 全加器 C 移位寄存器 D 存储器 10 自动产生矩形波脉冲信号为 A 施密特触发器 B 单稳态触发器 C T 触发器 D 多谐振荡器 二 填空题 1 十进制码 127 625 10表示的二进制数为 十六进制为 2 用组合电路构成多位二进制数加法器有 和 二种类型 3 二值逻辑中 变量的取值不表示 而是指 4 A D 转换器的主要参数有 5 二极管内含 PN 结 PN 结在导电性能上的最大特点是 46 6 D 触发器的特征方程为 JK 触发器的特征方程为 7 函数 其反函数为 对偶式为 DCAABAY 8 欲构成能记最大十进制数为 999 的计数器 至少需要 片十进制加法计数器 或 片 4 位二进制加法计数器芯片 9 描述时序电路的逻辑表达式为 和驱动方程 10 施密特触发器有 个稳定状态 多谐振荡器有 个稳定状态 三 作图题 1 边沿 D 触发器各输入端的波形如图 试画出 Q Q 端对应的电压波形 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出 其输出波形 四 分析题 1 利用公式法将函数 Y 化简成最简与或式 BACBACAB C B F A 47 2 利用图形法把下逻辑函数化简成最简与或式 Y A B C D m 0 2 4 5 7 13 d 8 9 10 11 14 15 3 判断函数是否会出现竞争冒险现象 若出现如何消除 CABCBADAZ 4 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 五 设计题 1 设计组合电路 试用 3 线 8 线译码器和适当的门电路设计一个三人多数表决器 48 2 试用 74LS161 设计一个 9 进制计数器 1 同步预置法 已知 S0 0001 2 异步清零法 49 2 用 D 触发器和门电路设计一个异步八进制加法计数器 要有具体解题过程 第七套 50 一 选择题 1 如果编码 0100 表示十进制数 4 则此码不可能是 A 8421BCD 码 B 5211BCD 码 C 2421BCD 码 D 余 3 循环码 2 逻辑函数 F A B B 的对偶式 F C A C B AB B C C D AB C BABCBAB 3 半导体二极管截止时 外加电压 U 为 A 1 4v B 1v C 0 7v D 0 5v 4 同步时序电路和异步时序电路比较 其差异在于后者 A 没有触发器 B 没有统一的时钟脉冲控制 C 没有稳定状态 D 输出只与内部状态有关 5 用与非门构成基本触发器 发生竞态现象时 RS 变化为 A 00 11 B 01 10 C 11 00 D 10 01 6 下列各函数等式中无冒险现象的函数式有 A F F AC B BC A B F BC A CBABCACAB C F BC A BD AC B ACBACBA 7 构成移位寄存器不能采用的触发器为 A R S 型 B J K 型 C 主从型 D 同步型 8 下列电路中 不属于组合逻辑电路的是 A 编码器 B 全加器 C 寄存器 D 译码器 9 4 位集成数值比较器至少应有端口数 个 A 18 B 16 C 14 D 12 10 自动产生矩形波脉冲信号为 A 施密特触发器 B 单稳态触发器 C T 触发器 D 多谐振荡器 二 填空题 1 二进制码表示的十进制数为 十六进制为 2 用组合电路构成多位二进制数加法器有 和 二种类型 3 二值逻辑中 变量的取值不表示 而是指 4 A D 转换器的主要参数有 5 使用与非门时多余的输入端应接 电平 或非门多余的输入端应接 电平 51 6 D 触发器的特征方程为 JK 触发器的特征方程为 7 函数 其反函数为 对偶式为 DCAABAY 8 欲构成能记最大十进制数为 999 的计数器 至少需要 片十进制加法计数器 或 片 4 位二进制加法计数器芯片 9 描述时序电路的逻辑表达式为 和驱动方程 10 施密特触发器有 个稳定状态 多谐振荡器有 个稳定状态 三 作图题 1 边沿 D 触发器各输入端的波形如图 试画出 Q Q 端对应的电压波形 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出 其输出波形 四 分析题 52 1 利用公式法将函数 Y 化简成最简与或式 Y A BD AD D DCE BA 2 利用图形法把下逻辑函数化简成最简与或式 Y A B C D m 0 1 2 3 4 7 15 d 8 9 10 11 12 13 3 分析图 5 所示电路 写出 Z1 Z2 的逻辑表达式 列出真值表 说明电路的逻辑功能 4 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 53 能 五 设计题 1 设计组合电路 输入为一个 4 位二进制正整数 B B3B2B1B0 当 B 能被 3 整除时 输出 Y 1 否 则 Y 0 要求列出真值表 并用 8 选 1 数据选择器 74LS151 实现 画出逻辑连线图 门电路可 任选 B0 从数据端输入 2 用 D 触发器和门电路设计一个异步八进制加法计数器 要有具体解题过程 54 第八套 一 选择题 1 71 8相应的二进制编码应为 A B C D 2 逻辑函数 F A B B 的对偶式 F C A C B AB B C C D AB C BABCBAB 3 对于输出 0 有效的 2 4 线译码器来说要实现 Y 的功能 应外加 BABA A 或门 B 与门 C 或非门 D 与非门 4 一个 8 选一数据选择器的地址输入端有 个 A 1 B 2 C 3 D 4 5 下面 4 种触发器中 抗干扰能力最强的是 A 同步 D 触发器 B 主从 JK 触发器 C 主从 D 触发器 D 同步 RS 触发器 6 如下图所示电路中 只有 不能实现 Qn 1 n Q 7 欲将某时钟频率为 32MHz 的 CP 变为 16MHz 的 CP 需要二进制计数器 A 16 个 B 8 个 C 2 个 D 1 个 8 下列电路中 不属于组合逻辑电路的是 A 编码器 B 全加器 C 寄存器 D 译码器 9 可以用来实现并 串转换和串 并转换的器件是 A 计数器B 全加器 C 移位寄存器D 存储器 10 多谐振荡器的振荡周期为 T tw1 tw2 其中 tw1 为正脉冲宽度 tw2 为负脉冲宽度 则占空 比应为 A tw1 T B tw1 tw2 C tw2 tw1 D tw2 T 二 填空题 1 完成数制转换 39 6 10 8421BCD 52 24 8 16 2 三极管作为开关时工作区域 和 3 触发器有 个稳态 存储 8 位二进制信息要 个触发器 55 4 常见的脉冲产生电路有多谐振荡器 常见的脉冲整形电路有 5 四位环型计数器初始状态是 1000 经过 5 个时钟后状态为 如果是扭环形计数器初始 状态是 1000 经过 5 个时钟后状态为 6 消 除 竟 争 冒 险 的 方 法 有 引 入 选 通 脉 冲 等 7 时序电路的次态输出不仅与 有关 而且还与 有关 8 A D 转换器的主要参数有 9 TTL 或非门多余输入端应 三态门的输出除了有高 低电平外 还有一种输出 状态叫 态 56 10 其对偶式的最简式等于 CDCBAY 三 作图题 1 设触发器的初态为 0 试画出同步 RS 触发器 Q 的波形 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出其 输出波形 57 四 分析题 1 利用公式法将函数 Y 化简成最简与或式 Y A BD AD D DCEBA 2 利用图形法把下逻辑函数化简成最简与或式 Y A B C D m 0 2 4 5 7 13 d 8 9 10 11 14 15 3 给定 74163 的状态表 分析电路 画出状态图 指出模值 74163 引脚图和功能表如下图 58 4 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 59 五 设计题 1 试用八选一数据选择器实现逻辑函数 CABCBAACY 2 用 74161 及适当的门电路构成十二进制计数器 要求利用同步置数端 并且置数为 2 0010 画出状态图 按 Q3Q2Q1Q0排列 及逻辑连线图 3 用 D 触发器和门电路设计一个异步八进制加法计数器 要有具体解题过程 60 第九套第九套 一 选择题 1 逻辑符号如图所示 当输入 输入 B 为方波时 则输出 F 应为 A 0 A 1 B 0 C 方 波 D 矩形波 2 若输入变量 A B 取之不同时 输出 F 1 否则输出 F 0 则其输出与输入的关系是 A 或非运算 B 异或运算 C 同或运算 D 与运算 3 若 999 个 1 异或的结果为 F1 999 个 0 同或的结果为 F2 则 F1 异或 F2 的结果为 A 0 B 1 C 不唯一 D 没意义 4 一个 16 选一的数据选择器 其地址输入端有 个 A 1 B 2 C 4 D 16 5 移位寄存器由 4 个触发器组成 用它构成的环形计数器具有几种有效状态 扭环形计数器具 有几种有效状态 A 16 8 B 8 4 C 4 4 D 4 8 6 用 555 定时器组成施密特触发器 当输入控制端 CO 外接 10V 电压时 回差电压为 A 3 33V B 5V C 6 66V D 10V 7 用二进制异步计数器从 0 做加法 计到十进制数 178 则最少需要 个触发器 A 2 B 6 C 7 D 8 8 电路如图所示 实现的电路是 Q Q 9 74LS290 计数器的计数工作方式有 种 A 1 B 2 C 3 D 4 10 二输入与非门当输入变化为 时 输出可能有竞争冒险 A 01 10 B 00 10 C 10 11 D 11 01 二 填空题 1 完成数制转换 2 16 8421BCD 61 2 三极管作为开关时工作区域 和 3 触发器有 个稳态 存储 8 位二进制信息要 个触发器 4 常见的脉冲产生电路有多谐振荡器 常见的脉冲整形电路有 5 四位环型计数器初始状态是 1000 经过 5 个时钟后状态为 如果是扭环形计数器初始 状态是 1000 经过 5 个时钟后状态为 6 消 除 竟 争 冒 险 的 方 法 有 引 入 选 通 脉 冲 等 62 7 集成触发器的管脚标记为 是 端 当电路要根据输入 JK 信号的状态来控制 D R D R 输出状态时 必须使为 电平 D R 8 A D 转换器的基本步骤是取样 保持 和 等四个步骤 9 TTL 或非门多余输入端应 三态门的输出除了有高 低电平外 还有一种输出 状态叫 态 10 其对偶式的最简式等于 CDCBAY 三 作图题 1 如下图所示 根据 CP 波形画出 Q 波形 设各触发器的初态均为 1 2 试说明如下图所示的用 555 定时器构成的电路功能 求出 U T U T 和 U T 并画出其 输出波形 63 四 分析题 1 利用公式法将函数Y化简成最简与或式 2 利用图形法把下逻辑函数化简成最简与或式 给定约束DCBADCBADCAY 条件为 0 ABCDDABCDCABDCABCDBADCBA 3 分析下图所示的各逻辑电路 写出图中 F1 A B C 和 F2 A B C 的与或表达式 64 4 试分析图示电路 写出其驱动方程 输出方程 状态方程 画出状态转换图 说明其逻辑功 能 65 五 设计题 1 设计一个组合电路 输入为 A B C 输出为 Y 当 C 0 时 实现 Y AB 当 C 1 时 实现 Y A B 要求 列出真值表 求输出 Y 的最简与或表达式 完全用与非门实现该逻辑关系 画逻辑图 66 2 用 74161 及适当的门电路构成十二进制计数器 要求利用同步置数端 并且置数为 2 0010 画出状态图 按 Q3Q2Q1Q0排列 及逻辑连线图 3 用 JK 触发器设计一个按自然态序进行计数的六进制同步加法计数器 67 第十套 一 选择题 1 下列电路中不属于时序电路的是 A 同步计数器 B 异步计数器 C 组合逻辑电路 D 数据寄存器 2 3 线 8 线译码器有 A 3 条输入线 8 条输出线B 8 条输入线 3 条输出线 C 2 条输入线 8 条输出线D 3 条输入线 4 条输出线
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 湖南省长沙市浏阳市2025年三年级数学第二学期期末经典试题含解析
- 湛江市大成中学高一上学期物理期中测试题
- 2025简易场地租赁合同范本
- 食管癌的护理
- 内科护理学课件
- 2025建筑外墙施工合同范本
- 2025某地产开发项目施工合同
- 2025年芦湾村原下冲海堤开东部湾中部地块租赁合同范本
- 2025幼儿园教师聘用合同模板
- 2025年广东省职工劳动合同书模板
- 活动物料清单
- 精细化工产品公司企业经营战略方案
- 缺血缺氧性脑病详解课件
- 自动打铃控制器plc课程设计
- 最新司法鉴定程序通则课件来源于司法部司法鉴定局
- 北师大版一年级英语下册期中测试卷
- 冠状动脉CT解剖详解
- 档案学概论重点知识梳理
- 地下连续墙钢筋笼起重吊装专项施工方案
- 单值和移动极差X-MR控制图
- 进口产品委托代理合同协议书范本
评论
0/150
提交评论