DSP原理与应用第7章 TIMER.ppt_第1页
DSP原理与应用第7章 TIMER.ppt_第2页
DSP原理与应用第7章 TIMER.ppt_第3页
DSP原理与应用第7章 TIMER.ppt_第4页
DSP原理与应用第7章 TIMER.ppt_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第七章 定时器(RTI),定时器模块结构框图,定时器模块具有如下的特性: 两个产生不同时间基的独立计数器模块,每个模块包括:一个32位的预定标计数器;一个32位的自由运行计数器;两个用于捕捉特定事件预定标和自由运行计数器的寄存器 自由运行计数器0和1可以通过内部预定标计数器来增值 四个用于产生中断的可配置比较寄存器,可以跟计数器0也可以跟计数器1一起工作。比较0和3还可以产生DMA请求信号 在比较匹配时自动更新所有的比较寄存器,来产生周期性的中断。 快速使能/禁止中断 数字看门狗 由SYSCLK2分频得到RTI输入时钟(RTICLK),Timer Control Register (CTL),Timer Control Register (CTL),Timer Period Register (PRD),Timer Count Register (CNT),示例:0701,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论