氮化镓GaN驱动器的PCB设计策略概要_第1页
氮化镓GaN驱动器的PCB设计策略概要_第2页
氮化镓GaN驱动器的PCB设计策略概要_第3页
氮化镓GaN驱动器的PCB设计策略概要_第4页
氮化镓GaN驱动器的PCB设计策略概要_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Word氮化镓GaN驱动器的PCB设计策略概要来源:(安森美)

NCP51820是一款650V、高速、半桥驱动器,能够以高达200V/ns的dV/dt速率驱动(氮化镓)(以下简称“GaN”)功率开关。只有合理设计能够支持这种功率开关转换的印刷电路板((PCB)),才能实现实现高电压、高频率、快速dV/dt边沿速率开关的全部性能优势。本文将简单介绍NCP51820及利用NCP51820设计高性能GaN半桥栅极(驱动电路)的PCB设计要点。

NCP51820是一款全功能专用驱动器,为充分发挥高(电子)迁移率(晶体管)(HEMT)GaNFET的开关性能而设计。与击穿电压额定值相似的硅器件相比,制造GaNFET所使用的(芯片)尺寸更小。因此,哪怕与同类最佳的硅(MOSFET)相比,GaNFET的栅极电荷、输出(电容)和动态导通电阻也大大降低。此外,GaNFET没有PN结,因此漏极-源极上没有本征寄生体(二极管),也就没有与第三象限操作相关的反向恢复电荷。

GaNFET非常适用于离线半桥功率拓扑、无桥(PFC)和单端有源箝位拓扑。这些功率级常常采用零电压开关(ZVS),但也可以在硬开关条件下采用大约400V的电压工作。所有这些改进使得GaNFET能够以MHz范围或接近该范围的频率开关,漏源边沿速率高达100V/ns。能否实现基于GaN的功率级的最优性能,在很大程度上取决于设计人员对寄生电路元件(如封装电感、PCB走线电感、变压器电容)以及元器件选择和布局的理解。虽然硅MOSFET功率系统中也存在这些寄生元件,但在GaN功率解决方案中,当受到其中存在的高dV/dt和di/dt激励时,会有更明显的响应,因此会产生问题。

NCP51820的MLP无引线功率封装(图3)以及行业中的各种无引线GaNFET功率封装(图1和图2),体现了为充分降低寄生电感所作的设计努力。同样,必须特别注意PCB设计和元器件布局。为了充分发挥利用NCP51820驱动高速半桥功率拓扑中使用的GaN功率开关的优势,有一些重要的PCB设计因素需要考虑,本白皮书将重点讨论其中的一些重要注意事项。

HEMTGaN和NCP51820封装说明

大多数GaNFET封装包含一个专用源极开尔文返回引脚,如图1中的“SK”所示,其作用只是为了将栅极驱动返回(电流)送回NCP51820。较高电流的漏源引脚通过多条焊线焊接到多个焊盘,不过为了简明起见,图1中的简化示意图仅显示了一条焊线连接。NCP51820输出和GaNFET栅源开尔文引脚之间的接口必须是直接单点连接,该接口特别重要,如含有源极开尔文引脚的GaNFET部分所述。

但是,并非所有GaNFET都包含一个专用源极开尔文返回引脚,例如图2所示的示例。对于不含源极开尔文返回引脚的GaNFET,为PCB设计中的栅极驱动部分布线时必须特别注意。对于半桥功率级的开关节点连接,(高压)侧GaNFET的源极直接连接到低压侧GaNFET的漏极,构成一个承载高di/dt负载电流的高dV/dt节点。不建议直接使用此高压开关节点的栅极驱动返回引脚,如不含源极开尔文引脚的GaNFET部分所述。

图1.含有源极开尔文返回引脚的典型GaN

图2.不含源极开尔文返回引脚的典型GaN

NCP51820采用4x4mm无引线封装,所有逻辑电平输入和(编程)功能都设置在IC右侧,与策略性设置在IC其余三侧的(电源)功能分开。基于设计策略安置引脚,以便必要时提供高压隔离。以下PCB布局部分说明,将充分展现NCP51820引脚分配的优势。

图3.NCP51820GaN驱动器引脚分配

PCB设计策略概要

使用GaNFET开始PCB设计时,最好根据优先级考虑整个布局,如下所列。

1.

必须采用多层(PCB设计),并且按照本文所述适当使用接地/返回平面。高频率、高电压、高dV/dt和高di/dt都要求采用多层PCB设计方法。为了实现基于GaN的功率级的全部优势,接地平面必须采取适当的布线或设计,而廉价的单层PCB设计无法做到。

2.开始时,首先将对噪声最敏感的元器件安置在NCP51820附近。VDD、VDDH和VDDL旁路电容以及VBST电容、电阻和二极管应尽可能靠近各自的引脚。

3.

将DT电阻直接放在DT和SGND引脚之间。

4.

HO和LO、拉电流和灌电流栅极驱动电阻应尽可能靠近GaNFET。

5.

将NCP51820和关联的元器件移到尽可能靠近GaNFET拉电流和灌电流电阻的位置。

6.如果可能,安置GaNFET时使HO和LO栅极驱动长度尽可能匹配。为了避免高电流和高dV/dt流经过孔,两个GaNFET最好和NCP51820位于PCB的同一面。

7.

应将HO和LO栅极驱动视为两个独立的、相互电隔离的栅极驱动电路。因此,HO和LO各自都需要专用铜触点(copperland)返回平面,这些平面在第2层上,位于第1层栅极驱动布线正下方。

电源环路、开关节点、栅极驱动环路的正确布线以及使用平面,对于顺利完成GaNPCB设计至关重要。这部分内容如有需求,后续可能会推送新的文章配合插图对每一项加以说明。对于栅极驱动器,正确的布线和噪声隔离将有助于减少额外的寄生环路电感、噪声注入、振铃、栅极振荡和意外导通。目的是设计一个精心考虑了适当接地,同时让受控电流以最小环路距离流经直接通路连接的高频电源PCB。

元器件布局和布线

图4突出显示了NCP51820周围的关键元器件布局以及与HS和LSGaNFET的接口。

图4.NCP51820元器件布局

含有源极开尔文引脚的

GaNFET

许多GaNFET封装包括一个专用源极开尔文引脚,用于将栅极驱动返回电流与功率开关节点(高压侧)或电源地(低压侧)出现的较高电流和电压电平隔离。对于具有专用源极开尔文引脚的GaNFET,栅极驱动布线相当简单。(推荐)PCB布线设计示例如图5所示,可以看到高压侧GaNFET栅极驱动返回电流与功率开关节点电流有效分隔。

图5.源极开尔文GaNFET布线

不含源极开尔文引脚的

GaNFET

有些GaNFET封装不含专用源极开尔文引脚,还必须要仔细考虑,将栅极驱动返回电流与功率开关节点(高压侧)或电源地(低压侧)出现的较高电流和电压电平隔离。对于没有专用源极开尔文引脚的GaNFET,应从GaNFET源极接出一段额外的铜蚀刻线,其唯一作用是将栅极驱动返回电流送回NCP51820。尽管不如专用开尔文引脚连接那么有效,但这种布线技术仍然可以在栅极驱动电流和功率开关节点之间实现可接受程度的分离。推荐PCB布线设计示例如图6所示,可以看到高压侧G

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论