数模混合仿真基本流程_第1页
数模混合仿真基本流程_第2页
数模混合仿真基本流程_第3页
数模混合仿真基本流程_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

如图填写后弹出对话框点击ok点击usetemplate如图填写后弹出对话框点击ok点击usetemplate,弹出对话框数/模混合仿真基本步骤1、输入命令“whichverilog.vmx”,参看仿真所需的“verilog.vmx”文件是否存在,“whichicfb”,查看所需的系统文件是否存在;2、在需要进行仿真的文件目录下启动icfb,将系统中模拟电路部分电路结构做成symbol,数字电路部分用verilog编写,做成view名称为“functional”的模块;3、除了有schematicview之外,增加configview:librarymanager一file一new一cellview3、在name选项中选择spectreVerilog,点击ok,关闭newconfiguration对话框,在newconfiguration对话框中,将view名称改为schematic,如图保存后关闭对话框;4、开始仿真时关闭双击config保存后关闭对话框;4、开始仿真时关闭双击config,弹出对话框一般按照默认值,只显示schematic,不显示config,点击ok5、在弹出的schematic对话框中,tool—analogenvironment—setup—simulator/directory/host,弹出对话框1lchoosingSimulator/Directory/Host一一AffirmaAnalogCircuitDesiOKCancelDefaultsHelpSimulatorspectreVerilogProjectDirectoryTsimulatiodjHostMode•localremotedistributed参斜溪诲?£秘我知恣ryDigitalHostMode■localremote将simulator改为如图,ok;schematic中将出现mixedsignal选项,点击该选项,FVirtuoso®SchematicEditing:adjsarcut_qadc_conv_t25_xxschematicConfig:cut_qadc_conv_t25_xxconfh|厂Cind:Sel:OStatus:ReadyToolsDesignWindowEditAddClieckSheetOptionsHierarchy-EditorT=27CSimulator:spectreVerilog18Cind:Sel:OStatus:ReadyToolsDesignWindowEditAddClieckSheetOptionsHierarchy-EditorT=27CSimulator:spectreVerilog18HelpPartitioningOptions...DisplayPartitionInterfaceElements下拉菜单中出现三个选项,其中displaypartition选项中可选择显示模拟信号线,数字信号线、或混合信号线;interfaceelements选项中的library选项,应根据工艺条件与设计要求填写相关的A—D、D—A相关信息,如信号上升、下降时间,模拟信号向数字信号转换的高低电平等;

6、填写完毕后关闭该对话框,在design

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论