逻辑门电路分析演示_第1页
逻辑门电路分析演示_第2页
逻辑门电路分析演示_第3页
逻辑门电路分析演示_第4页
逻辑门电路分析演示_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

(优选)逻辑门电路分析ppt讲解第一页,共二十页。3.2TTL逻辑门3.2.1

BJT的开关特性iB0,iC0,vO=VCE≈VCC,c、e极之间近似于开路,vI=0V时:iB0,iC0,vO=VCE≈0.2V,c、e极之间近似于短路,vI=5V时:第二页,共二十页。iC=ICS≈很小,约为数百欧,相当于开关闭合可变很大,约为数百千欧,相当于开关断开c、e间等效内阻VCES≈0.2~0.3VVCE=VCC-iCRcVCEO≈VCC管压降

且不随iB增加而增加ic

≈iBiC≈0集电极电流发射结和集电结均为正偏发射结正偏,集电结反偏发射结和集电结均为反偏偏置情况工作特点iB>iB≈0条件饱和放大截止工作状态BJT的开关条件0<iB<第三页,共二十页。2.BJT的开关时间从截止到导通开通时间ton(=td+tr)从导通到截止关闭时间toff(=ts+tf)BJT饱和与截止两种状态的相互转换需要一定的时间才能完成。第四页,共二十页。

CL的充、放电过程均需经历一定的时间,必然会增加输出电压O波形的上升时间和下降时间,导致基本的BJT反相器的开关速度不高。基本BJT反相器的动态性能若带电容负载故需设计有较快开关速度的实用型TTL门电路。

第五页,共二十页。输出级T3、D、T4和Rc4构成推拉式的输出级。用于提高开关速度和带负载能力。中间级T2和电阻Rc2、Re2组成,从T2的集电结和发射极同时输出两个相位相反的信号,作为T3和T4输出级的驱动信号;

Rb1

4kW

Rc2

1.6kW

Rc4

130W

T4

D

T2

T1

+

vI

T3

+

vO

负载

Re2

1KW

VCC(5V)

输入级

中间级输出级

3.2.3TTL反相器的基本电路1.电路组成输入级T1和电阻Rb1组成。用于提高电路的开关速度第六页,共二十页。2.TTL反相器的工作原理(逻辑关系、性能改善)

(1)当输入为低电平(I

=0.2V)T1深度饱和截止导通导通截止饱和低电平T4D4T3T2T1输入高电平输出T2、

T3截止,T4、D导通第七页,共二十页。(2)当输入为高电平(I=3.6V)T2、T3饱和导通T1:倒置的放大状态。T4和D截止。使输出为低电平.vO=vC3=VCES3=0.2V第八页,共二十页。输入A输出L0110逻辑真值表

逻辑表达式

L=A

饱和截止T4低电平截止截止饱和倒置工作高电平高电平导通导通截止饱和低电平输出D4T3T2T1输入第九页,共二十页。(3)采用输入级以提高工作速度

当TTL反相器I由3.6V变0.2V的瞬间

T2、T3管的状态变化滞后于T1管,仍处于导通状态。T1管Je正偏、Jc反偏,T1工作在放大状态。T1管射极电流(1+1)

iB1很快地从T2的基区抽走多余的存储电荷,从而加速了输出由低电平到高电平的转换。第十页,共二十页。(4)采用推拉式输出级以提高开关速度和带负载能力当O=0.2V时当输出为低电平时,T4截止,T3饱和导通,其饱和电流全部用来驱动负载a)带负载能力第十一页,共二十页。当O=3.6V时O由低到高电平跳变的瞬间,CL充电,其时间常数很小使输出波形上升沿陡直。而当O由高变低后,CL很快放电,输出波形的下降沿也很好。T3截止,T4组成的电压跟随器的输出电阻很小,输出高电平稳定,带负载能力也较强。输出端接负载电容CL时,b)输出级对提高开关速度的作用第十二页,共二十页。1.TTL与非门电路多发射极BJT

T1e

e

bc

eeb

cA&

BAL=B3.2.4

TTL逻辑门电路第十三页,共二十页。TTL与非门电路的工作原理

任一输入端为低电平时:TTL与非门各级工作状态IT1T2T4T5O输入全为高电平(3.6V)倒置使用的放大状态饱和截止饱和低电平(0.2V)输入有低电平(0.2V)深饱和截止放大截止高电平(3.6V)当全部输入端为高电平时:输出低电平输出高电平第十四页,共二十页。2.TTL或非门

若A、B中有一个为高电平:若A、B均为低电平:T2A和T2B均将截止,T3截止。T4和D饱和,输出为高电平。T2A或T2B将饱和,T3饱和,T4截止,输出为低电平。逻辑表达式第十五页,共二十页。vOHvOL输出为低电平的逻辑门输出级的损坏3.2.5集电极开路门和三态门电路1.集电极开路门电路第十六页,共二十页。a)集电极开路与非门电路b)使用时的外电路连接C)逻辑功能L=ABOC门输出端连接实现线与VCC第十七页,共二十页。2.三态与非门(TSL)

当CS=3.6V时CS数据输入端输出端LAB10010111011100三态与非门真值表第十八页,共二十页。当CS=0.2V时CS数据输入端输出端LAB10010111011100××高阻高电平使能==高阻状态与非逻辑

ZL

ABLCS=0____CS=1真值表逻辑符号ABCS

&

L

EN第十九页,共二十页。特点:功耗低、速度快、驱动力强3.2.6BiCMOS门电路I为高电平:M

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论