计算机组成原理试题2_第1页
计算机组成原理试题2_第2页
计算机组成原理试题2_第3页
计算机组成原理试题2_第4页
计算机组成原理试题2_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理试题2计算机组成原理试题2计算机组成原理试题2xxx公司计算机组成原理试题2文件编号:文件日期:修订次数:第1.0次更改批准审核制定方案设计,管理制度填空题按IEEE754规范,一个浮点数由、、三个域组成,其中的值等于指数的加上一个固定。在进行浮点加法运算时,需要完成为、、、、和等步骤。对阶时,使阶向阶看齐,使阶的尾数向移位,每移一位,其阶码加一,直到两数的阶码相等为止。提高加法器运算速度的关键是。先行进位的含义是。现代计算机的运算器一般通过总线结构来组织。按其总线数不同,大体有、和三种形式。浮点运算器由和组成,它们都是运算器。只要求能执行运算,而要求能进行运算。两个BCD码相加,当结果大于9时,修正的方法是将结果,并产生进位输出。设有七位二进制信息码0110101,则低位增设偶校验码后的代码为。单项选择题某数在计算机中用8421BCD码表示为011110001001,其真值是A.789DB.789HC.1887DD.B若某数x的真值为,在计算机中该数表示为,则该数所用的编码方法是码A.原B.补C.反D.移一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是A.-127B.-32C.-125D下列数中最小的数为A.101001BB.52QC.29DD.233H简答题说明定点运算器的主要组成说明双符号位法检测溢出的方法计算与分析题将十进制数(24/512)表示成浮点规格化数,要求阶码4位(含符号),移码表示;尾数6位(含符号),用补码表示写出十进制数-5的IEEE754编码教材:已知x和y,用变形补码计算x+y,同时指出结果是否溢出X=,y=教材:试用原码阵列乘法器、补码阵列乘法器、直接补码并行乘法计算x×yX=,y=教材:用原码阵列除法器计算x÷yX=,y=教材:设阶码3位,尾数6位,按浮点运算方法,完成以下取值的[x+y]、[x-y]运算X=2-011×,y=2-010×()填空题符号位S,阶码E,尾数M,阶码E,真值e,偏移值零操作数检查,对阶,尾数求和,结果规格化,舍入处理,溢出处理小,大,小,右,右降低进位信号的传播时间,低有效位的进位信号可以直接向最高位传递单总线结构,双总线结构,三总线结构阶码运算器,尾数运算器,定点,阶码运算器,加法和减法,尾数运算器,加、减、乘、除加601101010选择题ABCC简答题ALU,寄存器,多路选择器,移位器,数据通路等在数据运算前将符号位照样再写一次,构成双符号位。运算后,如果双符号位状态=00,表示结果为正,无溢出;=11,表示结果为负,无溢出;=01,表示结果为负,有溢出;=10,表示结果为正,有溢出。计算与分析题(24/512)D=(16+8)×2-9=11000B×2-9=×2-4阶码用补码表示为1100,用移码即0100;整个数据表示即:0010011000-5D=-101B在IEEE754规范中规格化表示应该为×22,e=127+2=129则IEEE754规范编码为:11000000101000000000000000000000由题:[x]补=,[y]补=,[x+y]补=[x]补+[y]补=00.11011+00.0001100.11110用双符号位法检查,结果没有溢出,所以x+y=由题:[x]补=,[y]补=(0).11011×)(1).00001(0)11011(0)00000(0)00000(0)00000(0)00000+0(1)(1)(0)(1)(1)1.0010111011所以,[x×y]补=原码阵列乘法运算由题意,输入数据:[x]原=[y]原=所以,|x|=,|y|=0.11011×)0.1111111011110111101111011+110110.1101000101又因为:符号位XsYs=01=1所以,[x×y]原=注意:求补器不作用带求补器的补码阵列乘法运算由题意,输入数据:[x]补=[y]补=算前求补器输出:|x|=,|y|=0.11011×)0.1111111011110111101111011+110110.1101000101又因为:符号位XsYs=01=1所以,[x×y]原=算后求补器输出:[x×y]补=x=,y=,按题目要求,有:[x]原=,[y]原=,实际运算的是|x|/|y|,再加符号位。所以:[|x|]原=,[|y|]原=,[-|y|]补=被除数x100000000减y0001

余数为负1001<0q0=0余数左移00100000

加y1111

余数为正0001>0q1=1余数左移0010000减y0001

余数为正0011>0q2=1余数左移011000减y0001

余数为负0111<0q3=0余数左移11100加y1111

余数为负1101<0q4=0余数左移1010加y1111

余数为负1001<0q5=0加y1111

1000>0故得商q==余数r==加入符号位XsYs=01=1所以:[q]原==q=余数r==由题:上述表述中,都省略了相关符号位,也没有明确阶与尾数采用的码制。为简单起见,现假设:阶用补码表示,二位符号位,阶码3位;尾数用补码表示,一位符号位,数值占6位。根据上述假设,则有:[x]浮=11101,[y]浮=11110,按照浮点加减运算步骤,运算过程如下:零操作数检查:x和y都不是零操作数求阶差并对阶:ΔE=Ex–Ey=[Ex]补+[-Ey]补=11101+00010=11111即ΔE=-1,x的阶码小,应使Mx右移1位,Ex加1,则:[x]浮=11110,(1)尾数加减:x+y的尾数和[Mx+y]补=[Mx]补+[My]补 00.010010(1)+11.10001011.110100(1)运算中为简单起见,采用双符号位判断溢出法来进行,结果[Mx+y]补=(1)x-y的尾数差[Mx-y]补=[Mx]补+[-My]补 00.010010(1)+00.01111000.110000(1)运算中为简单起见,采用双符号位判断溢出法来进行,结果[Mx-y]补=(1)规格化处理:x+y:[Mx+y]补=(1),出现尾数运算结果的符号位与最高数值位为同值,则应执行左规处理,即数据数值位部分左移,直到符号位与最高数值位为不同值,结果为[Mx+y]补=(0)向左移动2次,所以阶码要减2,则[Ex+y]补=11100x-y:[Mx-y]补=(1),出现尾数运算结果的符号位与最高数值位为不同值,该尾数为规格化尾数。所以阶码不变,则[Ex-y]补=11110舍入处理:采取0舍1入方法处理对于x+y有:因为[Mx+y]补=(0),所以直接舍弃小数点第7位的0,则

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论