数字逻辑期末考试题_第1页
数字逻辑期末考试题_第2页
数字逻辑期末考试题_第3页
数字逻辑期末考试题_第4页
数字逻辑期末考试题_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

-.z.数字逻辑考试题数字逻辑考试题(一)一、填空〔共17分,每空1分〕1.〔1011.11〕B=〔〕D=〔〕H2.〔16〕D=〔〕8421BCD码。3.三态门的输出有、、三种状态。6.的最简式为Y=。7.由n位存放器组成的扭环型移位存放器可以构成进制计数器。10.四位环型计数器初始状态是1000,经过5个时钟后状态为。11.在RS、JK、T和D触发器中,触发器的逻辑功能最多。12.设一个包围圈所包围的方格数目为S,消去的变量数目为N,则S与N的关系式应是。13.在卡诺图化简逻辑函数时,圈1求得的最简与或式,圈0求得的最简与或式。二、选择〔共10分,每题1分〕1.的反函数为=〔〕。A.B.C.D.3.十进制数25用8421BCD码表示为〔〕。 A.10101B.00100101C.100101D.101014.假设用1表示高电平,0表示低电平,则是〔〕。A.正逻辑B.负逻辑C.正、负逻辑 D.任意逻辑5.下逻辑图的逻辑表达式为〔〕。&&&&&ABCYA.B.C.D.6.三态门的逻辑值正确是指它有〔〕。A.1个 B.2个 C.3个 D.4个9.组合逻辑电路在电路构造上的特点以下不正确的选项是〔〕。A.在构造上只能由各种门电路组成B.电路中不包含记忆〔存储〕元件 C.有输入到输出的通路 D.有输出到输入的反应回路10.74LS138译码器的输入三个使能端〔E1=1,〕时,地址码A2A1A0=011,则输出为〔〕。A.11111101B.10111111C.11110111D.11111111三、简答题〔共15分,每题5分〕1.一个n位无符号二进制整数能表示的十进制数范围有多大?表示一个最大2位十进制数至少需要多少二进制数?3.写出以下十进制数的BCD码。〔1〕6521 〔2〕489.03四、计算〔共20分〕1.用代数法化简以下各式〔每题3分〕〔1〕〔2〕2.用卡诺图法化简下式〔5分〕3.将下式转换成与或形式〔5分〕4.在*计数器的输出端观察到如以下图所示的波形,试确定该计数器的模。〔4分〕四、分析设计〔35分〕1.十字路口的路况如以下图所示。通道A〔含A1和A2〕为主干道,当通道A没有车辆行驶,而通道B1或B2有车辆停留或等待时,则该处的车辆可以行驶;当通道A有车时,无论通道B的情况如何,通道A允许通行。试用逻辑门电路设计交通灯控制电路。〔15分〕数字逻辑考试题(二)一、填空〔共20分,每空1分〕1.逻辑门电路中的根本逻辑关系为、、三种。2.电平的上下一般用"1〞和"0〞两种状态区别,假设规定,则称为正逻辑。3.逻辑代数中的"0〞和"1〞并不表示数量的大小,而是表示两种相互对立的。4.(A+B)(A+C)=5.逻辑函数的表示方法有逻辑状态表、逻辑式、、。6.对于n个输入变量有个最小项。7.〔13〕D=〔〕B=〔〕H=〔〕8421BCD码。二、单项选择题〔共10分,每题1分〕2.如果编码0100表示十进制数4,则此码不可能是〔〕。A.8421BCD码B.5211BCD码C.2421BCD码D.余3循环码5.对于D触发器,欲使Qn+1=Qn,应使输入D=〔〕。A.0 B.1 C.Q D.6.以下触发器中,没有约束条件的是〔〕。A.根本RS触发器 B.主从RS触发器C.同步RS触发器 D.边沿D触发器 9.将十六进制数〔4E.C〕16转换成十进制数是〔〕。A.〔54.12)10 B.(54.75)10C.(78.12)10D.(78.75)1010.同步时序电路和异步时序电路比拟,其差异在于后者〔〕。A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关三、

用逻辑代数证明以下等式〔共10分,每题5分) (1) (2)四、化简题,将以下逻辑函数化成最小项。〔每题5分,共10分) 〔1〕 〔2〕五、用卡诺图法化简以下逻辑函数。〔共10分,每题5分)〔1〕〔2〕六、设计〔40分〕1.用与非门设计一个举重裁判表决电路。举重比赛有3个裁判,其中一个主裁判,两个副裁判。每一个裁判可操作自己的按钮来裁定选手是否成功举起杠铃。只有当两个或两个以上裁判判定成功举起,且其中有一个为主裁判时,表示选手成功举起的指示灯才亮。〔10分〕2.试用4选1数据选择器产生逻辑函数〔15分〕数字逻辑考试题(三)一、填空〔共20分,每空1分〕1.二值逻辑中,变量的取值不表示,而是指。2.三态门电路的输出有1、和三种状态。3.十进制数86的8421BCD码为,余3码为。7.构成一个模6的同步计数器最少要个触发器8.(10010111)8421BCD=()10=()2=()89.逻辑代数中的三种根本逻辑运算有、、。11.T触发器是在cp操作下,具有保持和功能的触发器。二、选择题〔共10分,每题1分〕1.以下四个数中与十进制〔163〕10不相等的是〔〕。A.〔43〕16 B.〔10100011〕2C.〔000101100011〕8421BCDD.〔1001000011〕82.n个变量可以构成〔〕个最小项A.n B.2n C.2n D.2n—14.逻辑式相等的式子是〔〕。A.B.1+BCC.D.5.以下逻辑电路中为时序逻辑电路的是〔〕。A.译码器 B.加法器C.数码存放器D.数据选择器三、将以下十进制数转换为二进制数、八进制数、十六进制数和8421BCD码。〔共10分,每题5分〕〔1〕43 〔2〕127 四、化简题〔共25分,每题5分〕〔1〕〔2〕〔3〕〔4〕〔5〕五、分析以下图所示逻辑电路的功能。〔10分〕六、试用2输入与非门和反相器设计一个4位的奇偶校验器,即当4位数中有奇数个1时输出为0,否则输出为1。〔10分〕数字逻辑考试题(四)一、填空〔共15分,每空1分〕1.三态门的输出有、、三种状态。5.十进制数86的8421BCD码为,余3码为。8.F=A+B可化简为。9.构成一个模6的同步计数器最少要个触发器。10.(10100.001)2=()8=()1611.AB+C+C的最简与或表达式为。=AB+(+)C=AB+C=AB+C12.对于共阴极显示器,可以用输出的七段译码器7448来进展译码驱动。13.将特定的信息表示成二进制代码的过程称为。二、选择题〔每题1分,共10分〕2.将十六进制数〔4E.C〕16转换成十进制数是〔〕。A.54.12〕10B.(54.75)10 C.(78.12)10D.(78.75)103.标准与或式是由〔〕构成的逻辑表达式。A.与项相或 B.最小项相或C.最大项相与 D.或项相与三、用代数法化简以下等式〔共20分,每题5分〕〔1〕〔2〕〔3〕〔4〕四、逻辑电路如图4.13示,试分析该电路的逻辑功能。〔10分〕五、用译码器74138和适当的逻辑门实现函数。〔10分〕六、数据选择器如以下图所示,并行输入数据I3I2I1I0=1010,控制端*=0,A1A0的态序为00、01、10、11,试画出输出端L的波形。〔10分〕七、分析时序电路。〔20分〕数字逻辑考试题(五)一、填空题〔共20分,每空1分〕1.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。3.将十进制数45转换成8421码可得。4.同步RS触发器的特性方程为Qn+1=__________;约束方程为。5.数字电路按照是否有记忆功能通常可分为两类:、。6.当数据选择器的数据输入端的个数为8时,则其地址码选择端应有位。7.能将模拟信号转换成数字信号的电路,称为;而将能把数字信号转换成模拟信号的电路称为。8.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。9.两片中规模集成电路10进制计数器串联后,最大计数容量为位。二、单项选择题(共10分,每题1分)1.对于四位二进制译码器,其相应的输出端共有〔〕。A.4个 B.16个 C.8个 D.10个2.要实现,JK触发器的J、K取值应为〔〕。A.J=0,K=0 B.J=0,K=1 C.J=1,K=0D.J=1,K=13.以下图所示是〔〕触发器的状态图。A.SR B.D C.TD.Tˊ4.在以下逻辑电路中,不是组合逻辑电路的有〔〕。A.译码器 B.编码器 C.全加器 D.存放器5.欲使D触发器按Qn+1=n工作,应使输入D=〔〕。A.0B.1C.QD.6.函数F(A,B,C)=AB+BC+AC的最小项表达式为〔〕。A.F(A,B,C)=∑m〔0,2,4〕 B.F(A,B,C)=∑m〔3,5,6,7〕C.F(A,B,C)=∑m〔0,2,3,4〕 D.F(A,B,C)=∑m〔2,4,6,7〕7.N个触发器可以构成最大计数长度〔进制数〕为〔〕的计数器。 A.N B.2N C.N2 D.2N10.*计数器的状态转换图如下,其计数的容量为〔〕。A.八B.五C.四D.三0000010000010100111001011101111.2.ABF3.ABF四、化简以下逻辑函数,写出最简与或表达式〔共10分,每题5分〕〔1〕〔2〕五、分析作图题(15分)设JK触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,输入J、K的波形图如以下图所示,〔1〕写出JK触发器的特性方程式;〔2〕画出输出Q的波形图。六、设计题(15分)有一水箱由大、小两台水泵ML和MS供水,如图3.1所示,箱中设置了3个水位检测元件A、B、C。水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。现要求当水位超过C点时水泵停顿工作;水位低于C点而高于B点时MS单独工作;水位低于B点而高于A点时ML单独工作;水位低于A点时ML和MS同时工作。试用门电路设计一个控制两台水泵的逻辑电路。数字逻辑考试题(六)一、填空题〔共30分,每空1分〕1.二进制数A=1011010;B=10111,则A-B=_______。2.把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋值。一种电路假设在正逻辑赋值时为与非门,则在负逻辑赋值时为________。3.四位二进制编码器有____个输入端;____个输出端。4.将十进制数287转换成二进制数是________;十六进制数是_______。ABABY1Y2Y36.以下图所示电路中,Y1=______;Y2=______;Y3=______。7.将BCD码翻译成十个对应输出信号的电路称为________,它有___个输入端,____输出端。9.三态与非门输出表达式,则该三态门当控制信号C为___电平时,输出为高阻态。二、选择题(共10分,每题1分)1.以下函数中,是最小项表达式形式的是〔〕。A.Y=A+BCB.Y=ABC+ACDC.D.2.要实现,JK触发器的J、K取值应为〔〕。A.J=0,K=0 B.J=0,K=1C.J=1,K=0 D.J=1,K=1 3.数值(375)10与以下哪个数相等〔〕。A.(111011101)2B.(567)8C.(11101110)BCDD.(1F5)16 4.属于组合逻辑电路的是〔〕。A.触发器B.全加器 C.移位存放器D.计数器 5.M进制计数器状态转换的特点是:设定初态后,每来〔〕个计数脉冲CP,计数器重新回到初态。A.M-1 B.M+1 C.M D.2M6.TTL与非门多余的输入端不应连接的为〔〕。A.低电平 B.高电平 C.与有用端并联 D.+Vcc7.在〔〕输入情况下,"与非〞运算的结果是逻辑0。A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是18.任何带使能端的译码器都可以作〔〕使用。A.加法器B.数据分配器C.编码器D.计数器10.计数器可以由以下电路构成的有()。A.触发器和比拟器 B.比拟器和选择器C.门电路和触发器 D.加法器和选择器三、化简以下逻辑函数,写出最简与或表达式。〔共25分,每题5分〕〔1〕〔2〕〔3〕Y3见如下卡诺图CDAB00011110000101011╳1╳1101011001014.四、说明图示电路的功能。要求:〔1〕写出每个触发器的驱动方程、状态方程;〔2〕列出状态转换表;画出状态图;根据给定CP信号的波形画出各触发器输出端Q1、Q2、Q3的波形。〔设各触发器的初始状态均为"0〞〕(20分)CPCP数字逻辑考试题(七)一、填空〔共20分,每空1分〕1.〔11.25〕10的二进制数为十六进制数为2.逻辑函数F(A,B,C,D)=AD+BC它的最小项和式应为F(A,B,C,D)=,它的反函数的最简与或式为4.如果对全班50名同学各分配一个二进制代码,而该功能用一逻辑电路来实现,则该电路称为,该电路的输出代码至少有位5.把一组输入的二进制代码翻译成具有特定含义的输出信号称为。6.正逻辑的或门可以是负逻辑的门电路;正逻辑的与非门可以是负逻辑的门电路。8.对二进制译码器来说,假设具有n个输入端,则应有个输入端。10.数字电路按照是否有记忆功能通常可分为两类:、。二、选择题〔共10分,每题1分〕1、构成移位存放器不能采用的触发器为〔〕。A.R-S型B.J-K型C.主从型D.同步型2.为实现将JK触发器转换为D触发器,应使〔〕。A.J=D,K=B.K=D,J=C.J=K=D D.J=K=3.将十六进制数〔4E.C〕16转换成十进制数是〔〕。A.〔54.12〕10B.(54.75)10C.(78.12)10D.(78.75)105.具有直接复位端和置位端〔DD〕的触发器,当触发器处于受CP脉冲控制的情况下工作时,这两端所加的信号为〔〕。A.01 B.11 C.00D.106.以下关于异或运算的式子中,不正确的选项是〔〕。A.A⊕A=0 B.⊕=1C.A⊕0=A D.A⊕1=三、将以下十进制数转换为二进制数、八进制数、十六进制数和8421BCD码〔要求转换误差不大于2-4〕〔共10分,每题5分〕〔1〕254.25 〔2〕2.718五、分析以下图所示逻辑电路的功能。〔10分〕六、*雷达站有3部雷达A、B、C,其中A和B功率消耗相等,C的功率是A的功率的两倍。这些雷达由两台发电机*和Y供电,发电机*的最大输出功率等于雷达A的功率消耗,发电机Y的最大输出功率是*的3倍。要求设计一个逻辑电路,能够根据各雷达的启动和关闭信号,以最节约电能的方式启、停发电机。〔15分〕数字逻辑考试题(八) 一、填空〔共18分,每空1分〕1.四位环型计数器初始状态是1000,经过5个时钟后状态为。2.(10001000)2=()10=()163.二值逻辑中,变量的取值不表示,而是指。4.〔11.25〕10的二进制数为十六进制数为。7.在RS、JK、D、T四种触发器中,唯有触发器存在输入信号的约束条件9.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。11.数据分配器的功能类似于多位开关,是一种输入、输出的组合逻辑电路。二、选择题〔共10分,每题1分〕1.如果编码0100表示十进制数4,则此码不可能是〔〕。A.8421BCD码B.5211BCD码C.2421BCD码D.余3循环码2. 逻辑式相等的式子是〔〕。A.B.C.D.3. n个变量可以构成〔〕个最大项。A.n B.2n C.D.6.将十六进制数(4E.C)16转换成十进制数是〔〕。A.〔54.12〕10B.(54.75)10C.(78.12)10D.(78.75)107.一个8选一数据选择器的数据输入端有〔〕个。A.1 B.2 C.3 D.88.在以下逻辑电路中,不是组合逻辑电路的有〔〕。A.存放器 B.编码器 C.全加器 D.译码器三、用代数法化简以下等式〔共20分,每题5分〕 〔1〕 〔2〕 〔3〕 〔4〕四、用卡诺图法化简。〔共15分,每题5分〕〔1〕〔2〕〔3〕五、试用两个半加器和一个构成一个全加器。〔10分〕〔1〕写出逻辑表达式 〔2〕画出逻辑图六、画出用3线-8线译码器74HC138和门电路产生如下多输出逻辑函数的逻辑图。〔10分〕数字逻辑考试题(九)一、填空〔共20分,每空1分〕1.描述时序电路的逻辑表达式为、和驱动方程2.用组合电路构成多位二进制数加法器有和二种类型。8.机器数有、和三种类型。10.正逻辑的或门可以是负逻辑的门电路二、选择题〔共10分,每题1分〕1.十进制数25用8421BCD码表示为〔〕。A.10101B.00100101 C.100101 D.101012.以下四个数中与十进制〔163〕10不相等的是〔〕。A.〔43〕16 B.〔10100011〕2C.〔000101100011〕8421 D.〔1001000011〕83.n个变量可以构成〔〕个最小项A.n B.2n C.2n D.2n-15.一个触发器可记录一位二进制代码,它有〔〕个稳态。A.0 B.1 C.2 D.36.标准与或式是由〔〕构成的逻辑表达式A.与项相或B.最小项相或C.最大项相与D.或项相与8.八路数据分配器,其地址输入端有〔〕个。A.1 B.3 C.4 D.89.以下关于异或运算的式子中,不正确的选项是〔〕。A.A⊕A=0 B.⊕=1 C.A⊕0=AD.A⊕1=A三、用代数法化简以下等式〔共20分,每题5分〕〔1〕〔2〕〔3〕 〔4〕四、设负沿触发的JK触发器的初始状态为0,CP、J、K信号如下所示,试画出触发器Q端的波形。〔10分〕数字逻辑考试题(十)一、填空〔共20分,每空1分〕1.二值逻辑中,变量的取值不表示,而是指。3.对二进制译码器来说,假设具有n个输入端,则应有个输入端。4.正逻辑的与非门可以是负逻辑的门电路。5.如果对全班50名同学各分配一个二进制代码,而该功能用一逻辑电路来实现,则该电路称为,该电路的输出代码至少有位。6.二进制数-0.1111的原码为,反码为,补码为。8.构成时序电路的根本单元是。9.逻辑函数F(A,B,C,D)=AD+BC它的最小项和式应为F(A,B,C,D)=。它的反函数的最简与或式为。10.用组合电路构成多位二进制数加法器有和二种类型。11.在二个变量A、B中共有个最小项。二、选择题〔共10分,每题1分〕5.对于钟控RS触发器,假设要求其输出"0〞状态不变,则输入的RS信号应为〔〕。A.RS=*0B.RS=0*C.RS=*1D.RS=1*7.以下四个数中最大的是〔〕。A.〔AF〕16 B.〔001010000010〕8421C.〔10100000〕2D.〔198〕108.8位移位存放器,串行输入时经〔〕个脉冲后,8位数码全部移入存放器中。A.1 B.2 C.4 D.89.用二进制异步计数器从0做加法,计到十进制数178,则最少需要〔〕个触发器。A.2 B.6C.7D.8E.1010.一个16选一的数据选择器,其地址输入〔选择控制输入〕端有〔〕个。A.1 B.2C.4 D.16三、用代数法化简以下等式〔共20分,每题5分〕〔1〕〔2〕〔3〕〔4〕四、将以下逻辑函数化成最大项。〔共10分,每题5分〕 〔1〕 〔2〕五、用输出高有效的3线-8线译码器实现逻辑函数。〔10分〕 六、分析以下图所示的时序逻辑电路的功能。〔15分〕数字逻辑考试题答案及评分标准数字逻辑考试题答案及评分标准(一)一、填空〔共20分,每空1分〕1.11.75 B.C2.000101103.高电平 低电平 高阻状态6.AB+AC7.2n10.010011.JK12.S=2N13.原函数 反函数二、选择题〔共10分,每题1分〕1.B 3.C 4.A 5.A 6.B 9.D 10.C 三、简答题〔共15分〕1.n位无符号二进制数的取值最小可以是全为0,最大是全为1,对应的十进制数的范围是0~2n-1。最大的2位十进制数为99,由于27>99>26,所以表示一个最大2位十进制数至少需要7位二进制数。3.〔四、计算〔共20分〕1.〔1〕〔3分〕〔2〕〔3分〕2.〔3分〕〔1分〕〔1分〕3.〔5分〕4.模为6〔4分〕五、1.当没有车辆行驶时,道路的状态设为0,有车辆行驶时,道路的状态为1;通道允许行驶时的状态设为1,不允许行驶时的状态设为0。设A表示通道A有无车辆的状态,B1、B2表示通道B1、B2有无车辆的情况,LA表示通道A的允许行驶状态,LB表示通道B的允许行驶状态。由此列出。〔5分〕真值表〔5分〕AB1B2LALB000100010101001011011××10〔5分〕 (此答案缺逻辑图)数字逻辑考试题答案及评分标准(二)一、填空题〔共20分,每空1分〕1.与 或 非2.高电平为"1〞,低电平为"0〞3.逻辑状态4.A+BC5.逻辑图、卡诺图6.2n7.(13)D=(1101)B=(D)H=(00010011)8421BCD码二、选择〔共10题,每题1分〕2.B5.B6.A9.D10、B三、证明〔共10分,每题5分〕〔1〕由交换律,得〔2〕四、化简题,将以下逻辑函数化成最小项。〔共10分,每题5分) 〔1〕〔2〕五、用卡诺图法化简以下逻辑函数。〔共10分,每题5分)〔1〕〔2〕六、设计〔40分〕1、电路功能描述:设三个输入变量分别对应:主裁判为变量A,副裁判分别为B和C;表示对应输出变量为F。裁判按下按钮,表示认定成功举起,输入变量取值为1,否则为0;当成功与否的信号灯亮时,F为1,否则为0。根据逻辑要求列出真值表,如下表所示。〔5分〕AABCF00000000000000010101111111111111真值表根据真值表得到逻辑表达式用卡诺图化简逻辑函数,见以下图,化简后得到的逻辑表达式为〔3分〕BCA0001111001111采用与非门实现逻辑线路,将逻辑表达式利用摩根定律变换为:根据逻辑表达式,可得到逻辑电路图。〔2分〕2、解:令数据选择器的输入接成A1=A、A0=B、D0=、D1=1、D2=、D3=C〔1分〕电路图如下所示。〔15分〕数字逻辑考试题答案及评分标准(三)一、填空〔共20分,每空1分〕1.数值状态2.0 高阻3.10000110101110017.38.9711000011419.与运算 或运算 非运算11.翻转二、选择题〔每题1分,共10分〕1.D2.C4.C5.C三、计算题〔共10分,每题1分〕(1)43D=101011B=53O=2BH; 43的BCD编码为01000011BCD。(2)127D=1111111B=177O=7FH; 127的BCD编码为000100100111BCD。四、化简题〔共25分,每题5分〕〔1〕〔2〕〔3〕〔4〕〔5〕五、分析以下图所示逻辑电路的功能。〔10分〕此电路功能为全加器。五、试用2输入与非门和反相器设计一个4位的奇偶校验器,即当4位数中有奇数个1时输出为0,否则输出为1。〔10分〕六、〔1〕根据题目要求,列出真值表如下表所示。〔5分〕余3码变换成8421BCD码的真值表输入〔余3码〕输出〔8421码〕A3A2A1A0L3L2L1L000110100010101100111100010011010101111000000000100100011010001010110011110001001〔2〕用卡诺图进展化简,如下图。有4个输入量、4个输出量,故分别画出4个4变量卡诺图。化简后得到的逻辑表达式为:〔5分〕〔3〕由逻辑表达式画出逻辑图如以下图所示。〔5分〕数字逻辑考试题答案及评分标准(四)一、填空〔共20分,每空1分〕1.高电平低电平高阻状态5.10000110101110016.扇出系数N09.310.11.AB+C12.高电平有效13.编码二、选择题〔共10分,每题1分〕2.D3.B三、用代数法化简以下等式〔共20分,每题5分〕〔1〕=〔2〕= 〔3〕= 〔4〕=四、(1)该电路有两个输入变量A、B和一个输出变量F。F的逻辑表达式为〔2分〕〔2〕进展化简:〔3分〕〔3〕由化简后的逻辑表达式可知,该电路实现异或门的功能。〔5分〕五、用译码器74138和适当的逻辑门实现函数〔10分〕六、〔10分〕七、〔1〕时钟方程CP0=CP1=CP2=CP输出方程驱动方程、、、、、、。〔2分〕〔2〕状态方程〔3分〕将J、K代入JK触发器特征方程得各触发器状态方程:、、〔3〕计算得到状态表〔5分〕现态次态输出Y00000101001110010111011100101110111100001010011011110111〔4〕画状态图及时序图〔5分〕〔5〕逻辑功能〔5分〕这是一个有六个工作状态的同步工作电路,属Moore型电路。〔6〕有效态和无效态〔5分〕有效态:被利用的状态;有效循环:由效态形成的循环〔如上图中的循环a〕;无效态:未被利用的状态;无效循环:无效态形成的循环〔如上图中的b循环〕;能自启动:虽存在无效态,但它们未形成循环,能够回到有效状态;不能自启动:无效态之间形成无效循环,无法回到有效状态。本电路存在无效循环,电路不能自启动。数字逻辑考试题答案及评分标准(五)一、填空题〔共20分,每空1分〕1.时间 数值 0 13.010001014.5.组合逻辑电路 时序逻辑电路6.3位7.A/D D/A8.同步 异步9.100二、单项选择题(共10分,每题1分)1.B 2.D 3.C 4.D 5.D 6.A 7.D10.B三、化简以下逻辑函数,写出最简与或表达式〔共15分,每题5分〕1.2. 3.四、化简以下逻辑函数,写出最简与或表达式〔共10分,每题5分〕〔1〕〔2〕或五、〔1〕〔5分〕〔2〕〔10分〕六、1.列出满足逻辑要求的真值表并化简〔化简方法可多种自选〕〔5分〕ABCMSML0000000110010**01101100**101**110**11111化简得〔5分〕2.作出逻辑电路图〔5分〕≥≥1&1ACBMsML数字逻辑考试题答案及评分标准(六)一、填空题〔共20分,每空1分〕1.(43)10或(101011)22.正逻辑负或非门3.16 4 4.(100011111)2 (11F)165.RS JK D T6.7.二-十进制译码器4109.高二、选择题(共10分,每题1分)1.C 2.D 3.B 4.B5.C 6.A 7.D 8.B 10.C三、化简以下逻辑函数,写出最简与或表达式〔共20分,每题5分〕〔1〕Y1=A+B〔2〕或〔3〕〔4〕四、分析题〔20分〕 驱动方程:〔4分〕QQQQQQQ000001001010010011011100100000101010110010111000状态表〔5分〕本电路的功能:同步五进制加法计数器。〔5分〕数字逻辑考试题答案及评分标准(七)一、填空〔共20分,每空1分〕1.101.01B.42.∑m〔6,7,8,11,13,14,15〕4.编码器65.译码6.与或非8.2n10.组合逻辑电路 时序逻辑电路二、选择题〔共10分,每题1分〕1.D2.A3.D5.B6.B三、计算〔共10分,每题5分〕〔1〕254.25D=11111110.01B=376.2O=FE.4H; 0010010101

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论