实验报告电子版实验四_第1页
实验报告电子版实验四_第2页
实验报告电子版实验四_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、信息学院实验报告:(包括:目的、方法、原理、结果或实验小结等。)一、实验目的1、掌握多位加法器、多位比较器、数据选择器的逻辑功能;2、掌握基于MSI组合功能件的组合逻辑电路设计方法。二、实验内容1、加法器、比较器、数据选择器功能测试;三、实验步骤1、完成四位加法器74LS283的逻辑功能测试;(1)下图是74LS283的引脚图和功能示意图。Vcc Ba As Fa A4 B4 F4 C42、应用电路设计。74LS283t)能1615 14 13 12 1110 374LS283A4 A3 A2 A1B4 B3 B2 B1+SC4 F4 F3 F2 Fl学号:104100184姓名:鲁庆斯班级:

2、10C班课程名称:数字逻辑与数字系统实验名称:加法器、比较器与数据选择器实验性质:综合性实验设计性实验验证性实验实验时间:年月 日实验地点:同析楼3栋数字电子实验室本实验所用设备:1、数字电路实验台1台2、集成电路芯片74LS283 (四位加法器)1片74LS85 (四位比较器)1片74LS151(8选1数据选择器)1片自选芯片若干F2 B2 A2 Fl Al Bl Co 地四位二进制全加器(2)下图和下表是74LS283功能测试图和数据记录表。用开关按表设置输入A - A、B -B、C的状态,借助指示灯观测输出F -F、C状态,并记录下表中。0 0 1 1 1 1 1 10 1 0 0 0

3、1 1 10 0 00 1 00 11 0 01 1 01 141410输入B B B B0 0 0 1 0 0 0 10 0 1 0 1 1 1 10 1 1 0 0 1 0 111 1 01 0 01C 010101010414输出F4F3F2 F0 ox :CHCHO- 1 2 3 4 1 2 3 4 o aaaaebbbc 接电平开奖-4 4+ (L *115 3ll-bw15u 7楼电平显示4 1 Z 3 4c F F F FaoQQQ图8-1四位全加器实验屯路2、用74LS283实现BCD码到余3码的转换。将每个BCD码加上0011,即可得到相应的余3码。(1)参照如右图所示设计好的电路图,完成电路接线;接上页:(2)利用开关输入BCD码,借助指示灯观测输出的余3码,填入下表中输入BCD码输出余3码BB 3BBFF 3 F 2F000 20000100100011010001010110011110001001任课教

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论