电路与PCB设计的一些问题_第1页
电路与PCB设计的一些问题_第2页
电路与PCB设计的一些问题_第3页
电路与PCB设计的一些问题_第4页
电路与PCB设计的一些问题_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、Altium Designer Fundamental Training CourseDay 3 PM- Miscellaneous Knowledge内容电路与PCB设计的一些问题电源供应与去耦数字地与模拟地布局与抗干扰信号传输与回流差分线传输线与阻抗匹配带状线与微带线串扰线长接口电平与电平转换多层板的叠层方式常见封装贴片电阻、电容、电感SOT89、SOT223、SOT23SO、SOP、TSOP、TSSOP、SON、QFP、TQFP、TSQFP、QFN、BGA电源供应与去耦电源供应当系统中多个PCB或一个PCB上的多个用电部分有公共的接地和供电路径时,一个部分的耗电电流波动会导致公共路径上的

2、电压降波动,进而导致其它部分供电电压的波动,这是应当避免的,特别是对于模拟电路对于多PCB的系统,电源应采用星型连接对于PCB,应使用粗导线布置电源和地、或采用大面积铺铜电源供应与去耦去耦电源和地供应线路一般会较长,具有较大的交流阻抗(主要是感抗)PCB上的某个用电部分(比如一个IC、或者IC上的每一个电源引脚)如果耗电电流变化较快,那么供电路径可能无法供应迅速变化的电流(高频响应差)另一方面,由于一个电路部分耗电电流引起的公共供电路径上的压降变化会导致的其它用电部分的电压变化因此,可以在每个用电部分的电源端口处增加对地的电容,这个电容一般需要高频响应比较快,弥补长供电路径的高频响应不足“这个

3、电容平常充着电,在电路突然需要一个脉冲电流供应的时候,供电路径来不及响应,就由这个电容对电路放电提供”,这个电容称为“去耦电容”数字地与模拟地数字地与模拟地数字电路(中的门、触发器)工作于通断状态下,它的耗电电流会有瞬时的突变(主要集中在触发器翻转的瞬间数模混合电路中,模拟部分需要连续稳定的供电,而数字部分的电流瞬时变化会造成公共路径的压降突变,对模拟电路的影响会很大为了避免数字部分对模拟部分影响,一般需要将数模的电源隔离、地线隔离这便有了模拟地和数字地之分最理想的隔离方法便是独立电源供电,比较实际的方法是使用同一电源,通过电感隔离去耦后分别连接模拟部分与数字部分,地线(对于PCB一般是铺地)

4、分隔,只在少数地方相连布局与抗干扰布局与抗干扰布局时,应尽量让相关模块靠近,以便使得所有重要信号的走线尽量短一个电路单元,其信号输入走线应尽量远离信号输出走线,不能让它们靠的太近或并行一个电路单元,输入信号和输出信号的走线应尽量远离电源线相邻的电感器,应该相互远离或者相互垂直,以免产生互感电路中的射频部分应使用屏蔽,并尽量远离其它部分高速数字电路应远离处理小信号的模拟部分开关电源、DC-DC变换器会产生较大的电磁干扰,应远离模拟部分,或加屏蔽,它们使用的电感应尽量采用封闭式的电感包含电机驱动、大继电器驱动的电路,应远离小信号模拟部分,最好能将大电流驱动部分与电路其它部分隔离,可采用光耦等器件信

5、号传输与回流单端信号电压是相对的,需要参考;电流不能无限累积,需要回流(回路),传输任何信号不能只用一根导线用一根导线传输一个信号,同时多个信号采用公共的地作为参考,这样的信号称为“单端信号”与单端信号相对地,有“差分信号”,差分信号使用两根导线传输一个信号,互为参考,形成无需“地”干预的回流路径高速单端信号传输时,一定要有紧邻的“地”线伴随,便于电流回流,同时信号线与地线围成的面积应尽量小,以减小路径的感抗对于线缆,应保证每个信号附近有地线伴随;对于PCB,应保证信号线下(或周围)的地平面完整差分线差分线差分线是用于传输一个信号的两根导线,称为“p”(正、同相)和“n”(负、反相),它们互为

6、参考,形成回流路径差分信号关注两根线上的压差,而不关心每根线上的电压如果p线和n线相互靠近则路径感抗会很小它们受到的干扰会很一致,而这种一致的干扰(共模干扰)是不被关注的差分线适宜于传输高速信号并具有良好的抗干扰能力通常差分线中的两个导线也都是传输线(微带线或带状线,见后文)差分线Altium Designer中的差分线原理图中通过网络标号(以“_P”和“_N”结束)和差分线标记(“P - V - F”)定义差分对PCB规则中设置差分对的布线要求传输线与阻抗匹配集总系统与分布系统信号在PCB导线上传播的速度是:其中r是板材的相对介电常数,对于FR-4板材上的PCB走线,信号在其中的传播速度为1

7、37mm/ns,这是一个有限的值由于信号传播速度有限,如果信号变化太快,以至于在一根导线上传播时,一端的电压发生了显著变化而另一端电压还没有来得及变化,此时的系统称为“分布系统”,这时的导线称为“传输线”如果信号中的最高频率分量对应的波长(在导线中的波长)小到与导线长度可比拟,则该导线成为传输线rnsmm/300传输线与阻抗匹配传输线的特征阻抗形象地说:“信号电压的变化在传输线中“向前推进”时,会遇到一个等效于纯电阻的阻碍作用”,这称为“传输线的特征阻抗”,它在数值上等于传输线分布电感除以分布电容的商的平方根,常见的同轴电缆的特征阻抗为50阻抗匹配信号从源端进入传输线以及从传输线进入末端时,如

8、遇阻抗突变,将发生反射现象,使得信号能量不能完好的传输类似于光在传播过程中遇到介质突变时会在介质交面上发生反射为了避免信号反射,应做阻抗匹配,包括:源端匹配:使源端信号输出阻抗等于传输线特征阻抗(ZS=Z0),可防止源端反射末端匹配:使末端信号输入阻抗等于传输线特征阻抗(ZL=Z0),可防止末端反射带状线与微带线在PCB上的传输线在PCB上布置特征阻抗稳定的传输线,有两种方式:带状线:夹在两个完整地平面(或一个完整地平面和一个完整电源平面)之间的宽度固定的导线微带线:位于PCB表层,与完整地平面相邻,宽度固定的导线其中微带线比较常用,它们的特征阻抗与自身宽度、介质介电常数、介质厚度等有关,在A

9、ltium Designer中,设定好板层厚度、介质厚度与介电常数后,在布线时,按“Tab”键,可以看到AD自动计算的特征阻抗,更改布线宽度,阻抗会随之变化带状线与微带线Altium Designer中,导线特征阻抗的规则填写适用的网络填写特征阻抗范围带状线与微带线从原理图中设置规则也可在原理图中放置PCB Layout Directive,“P - V - P”,在同步过程中,其内容会被导入PCB串扰串扰两条靠近且平行的导线间存在着互感和互容,会导致两条导线相互间产生耦合,其上的信号会相互干扰如果两条平行导线足够长,并且间距足够小,产生串扰是不可忽略的为了减小串扰,应让两根导线尽量远离或让它

10、们的并列长度尽量短如有可能在两根导线之间放置地线(或铺地)是非常有效的办法Altium Designer中,关于串扰的规则间距并列长度填写适用的对象(网络)填写适用的对象(网络)线长与配长线长由于导线中信号传输速度不是无限的,对于高速信号,导线长度导致的信号延迟可能不能忽略对于相关的信号,例如数据与时钟、总线上的不同位,它们的走线长度可能需要匹配,差异不能太大Altium Designer中,线长的规则最小线长最大线长设定适用的网络接口电平与电平转换接口电平随着半导体技术的发展,集成电路的制程越来越小,功耗越来越小,供电电压和接口电平也越来越低从5V的TTL电平发展至今,出现了下列多种主流的单

11、端电平规范TTL:5V,BJT工艺,或CMOS工艺兼容CMOS:5V,COMS工艺3.3V-LVTTL、3.3V-LVCMOS:3.3V,TTL工艺、COMS工艺3.0V、2.5V、1.8V、1.5V、1.2V、0.9V-LVCMOS差分电平规范SSTL-2、-1.8;HSTL-2、-1.8、-1.5、-1.2DSSTL、RSDS、PPDS、LVDS、mini-LVDS接口电平与电平转换电平转换单端电平转换,对于需要连接的不同接口电平的管脚,如果能满足以下条件,那么它们便能直接相连:电平输出者输出的高电平高于接受者要求的输入高电平的最小值电平输出者输出的低电平低于接受者要求的输入低电平的最大值

12、在输出任何电平时,输出者能提供的电流(流出或灌入)大于接受者要求的电流(灌入或流出)电平输出者输出的高电平电压不超过接受者能容忍的最大电压如果不满足上述条件,就必须进行电平转换单向转换,可采用分压方式,或采用二极管压降抬高或降低电压双向转换,需要采用专门的转换芯片,如TI公司的“74TVC”等系列、ADI公司的“ADG3304”等、MAXIM公司的“MAX3378”等ADG3304MAX3378多层板的叠层方式多层板的叠层一般要保证每一个信号层总有一个邻层为地平面或电源平面叠层方式并没有严格的规范,下表是常见的叠层方式括号内为信号层数量带*号的信号层为没有相邻地或电源平面的信号层,其中不宜布置

13、高速信号线4层(2)6层(4)8层(4)8层(5)8层(6)10层(6)10层(7)12层(8)12层(9)1SSSSSSSSS2GGGGGGGGG3PSPSSSSSS4SSSPS*SSSS*5PSSS*P/GPP/GS6SPSSPSSP7GGPSS*SS8SSSSSPS*9GGSS*10SSSS11GG12SS常见封装在AD中,大部分的贴片封装名后面带有字母“N”、“L”或“M”,它们表示封装中焊盘的相对大小:L:Large,较大N:Normal,正常M:Minimum,较小AD中,封装名的解读如: TSQFP50P1200X1200-64NThin Shrink Quad Flat Pac

14、kage,0.50mm Pitch,12.00mm12.00mm Size(含引脚的尺寸),64 Pin,Normal Pad贴片电阻、电容、电感RESCaabb:Resistor Chip,长:aa 0.1mm,宽:bb 0.1mmCAPCaabb:Capacitor Chip,长:aa 0.1mm,宽:bb 0.1mmINDCaabb:Inductor Chip,长:aa 0.1mm,宽:bb 0.1mm常见封装贴片二极管、三极管等36个引脚的封装有很多种,常用的有以下几种:SOT89、SOT223、SOT23贴片集成电路多引脚的贴片封装多种多样,引脚间距(Pitch)也多种多样,常见的间

15、距有:1.27、1.00、0.80、0.65、0.50、0.40常见的封装样式有:SO、SOP:Small Outline Package,矩形,双列焊盘常见Pitch:1.27、1.00 (SOP) 、0.80 (SOP)、0.65 (SOP)TSOP:Thin Small Outline Package,薄矩形,双列焊盘常见Pitch:0.80、0.65TSSOP:Thin Shrink Small Outline Package,薄紧缩的矩形,双列焊盘常见Pitch:0.50、0.40SON: Small Outline No-Lead,矩形,双列焊盘,无引出脚(引脚紧贴封装)常见Pitch:0.65、0.50、0.40QFP:Quad Flat Package,矩形或正方形,四列焊盘常见Pitch:1.00、0.8

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论