译码器及其应用复习过程_第1页
译码器及其应用复习过程_第2页
译码器及其应用复习过程_第3页
译码器及其应用复习过程_第4页
译码器及其应用复习过程_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、译码器及其应用二、实验所用器件和仪表二、实验所用器件和仪表A2、A1、A0为二进制译码输入端 为译码输出端(低电平有效)G1、 、为选通控制端 当G11、 时,译码器处于工作状态; 当G10、时,译码器处于禁止状态。AG2BG2022BAGG122BAGG 16 15 14 13 12 11 10 9 74LS138 1 2 3 4 5 6 7 8 VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6 A0 A1 A2 G2A G2B G1 Y7 GND (a) 引脚排列图 集成二进制译码器74LS138(3线-8线译码器)四、实验内容四、实验内容译码器逻辑功能测试: 将译码器使能端及地址端分别接

2、到逻辑开关,8个输出端分别接到逻辑指示器上,按照真值表测试其逻辑功能。3 3线线8 8线译码器线译码器74LS13874LS138的功能表的功能表反码输出即:输入某种状态,则对应的最小项输出项为反码输出即:输入某种状态,则对应的最小项输出项为0 0。GAG2A+G2BA2A1A0Y0Y1Y2Y3Y4Y5Y6Y70 0 xxxx1 11 11 11 11 11 11 11 1x1 1xxx1 11 11 11 11 11 11 11 11 10 00 00 00 00 01 11 11 11 11 11 11 11 10 00 00 01 11 10 01 11 11 11 11 11 11 1

3、0 00 01 10 01 11 10 01 11 11 11 11 11 10 00 01 11 11 11 11 10 01 11 11 11 11 10 01 10 00 01 11 11 11 10 01 11 11 11 10 01 10 01 11 11 11 11 11 10 01 11 11 10 01 11 10 01 11 11 11 11 11 10 01 11 10 01 11 11 11 11 11 11 11 11 11 10 0输出输出输入输入可以接开关 由于译码器的每个输出端分别与一个最小项相由于译码器的每个输出端分别与一个最小项相对应,因此辅以适当的门电路,便可实现任何组对应,因此辅以适当的门电路,便可实现任何组合逻辑函数。合逻辑函数。2. 译码器构成逻辑函数:例例 试用译码器和门电路实现逻辑函数试用译码器和门电路实现逻辑函数(3人表决器人表决器)G1 G2AG2BABCY100000010000101000100100011110010001001011100110110011113.组成脉冲分配器o 1.同相脉冲分配器3.组成脉冲分配器o 1.反相脉冲分配器4.组成4-16译码器线译码器在系统中的应用此课件下载可自行编辑修改,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论