电子技术复习题_第1页
电子技术复习题_第2页
电子技术复习题_第3页
电子技术复习题_第4页
电子技术复习题_第5页
已阅读5页,还剩65页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第14章半导体器件教学内容:PN结的单向导电性;二极管的伏安特性及主要参数;晶体管的基本结构、电流 分配与放大原理,晶体管特性及主要参数。教学要求:了解PN结的单向导电性;了解二极管的伏安特性及主要参数;理解晶体管、场 效应管的放大原理。重点:晶体管特性曲线。一、选择题1、理想二极管的反向电阻为(b)。零(b)无穷大(c)约几百千欧2、当温度升高时,半导体的导电能力将(a)。增强(b) 减弱(c)不变(d)不能确定3、半导体-二二极管的主要特点是具/、有(b)。电流:放大作用(b)单向导电性(c)电压放大作用4、-二二极管的反向饱和峰值电流随环境温度的升高而(a)。增大(b)减小(c)不变5、

2、晶体管的电流放大系数是指(b)。工作在饱和区时的电流放大系数(b) 工作在放大区时的电流放大系数(c) 工作在截止区时的电流放大系数6、稳压管的动态电阻r z是指(b )。 稳定电压UZ与相应电流IZ之比(b) 稳压管端电压变化量 UZ与相应电流变化量 IZ的比值(c) 稳压管正向压降与相应正向电流的比值7、已知某晶体管的穿透电流I ceo= 0.32mA, 集基反向饱和电流I cbo= 4 卩A,如要获得2.69 mA的集电极电流,则基极电流Ib应为(c )。(a) 0.3mA(b) 2.4mA(c) 0.03mA(d) 0.24mA8、已知某晶体管的I ce。为200卩A,当基极电流为20

3、卩A时,集电极电流为 1mA则该管的I CBO 约等于(c )。(a) 8 mA (b) 10 mA (c) 5卩 A (d) 20 卩 A9、已知某晶体管处于放大状态,测得其三个极的电位分别为6V、9V 和6.3V ,则6V所对应的电极为(a )。9V所对应的电极为(c )。6.3V 所对应的电极为(b )。发射极(b)集电极(c)基极10、如果改变晶体管基极电压的极性,使发射结由正偏,则集电极电流(b)。反向(b)近似等于零(c)不变(d)增大11、工作在放大状态的双极型晶体管是(a)。电流控制元件(b)电压控制元件(C)不可控元件12、工作:在放大状态的晶体管,各极的电位应满足(a发射结

4、正偏,集电纟i寺反偏(b)发射结反偏,集电结正发射结、集电结均正偏偏导通改为反发射结、集电结均反偏 (d)。偏(C)13、所谓晶体管输出特性曲线中的 放大区(b)线性区域是指(a截止(c)14、电路如图所示,Ube = 0.6 V,则该管子的临界饱和电流I CS约为(a) 7 mA(b) 10mA(c) 3mA(d)4 mA+12 V3=5010ko1I*+2 VB15、工作在饱和状态的PNP型晶体管,其三个极的电位应为(a)Ve >VB,Vd >VB,Ve >Vc(b)Ve >Vb,心 V3, Ve >Vc(c)VB >,VB< VD, VE >

5、;VC二、非客观题1、电路如图1所示,二极管 D1, D2为理想元件,Ui = 6 sin co tV ,如 图2所示,画 出输 出电压uo的波形。3V252D U电路如图所示,所有二极管均 理想元件,试分析Di、D2、D3的门1 D S 1ri_ (1KO)U(12V)-i> +12VDi3V0VD2+6V 如图所示,LD- 0.7V,试分别求当开关断开时和闭合时,Ub=? I b=?当 RL=iOOVDZ 1 0R_5、放大电路如图所示,分析其中的晶体管工作在放大区、饱和区还是截止 区?说明理由。第15章基本放大电路教学内容:共发射交流放大电路的组成、工作原理和主要性能指标;静态工作

6、点的稳定;射极输出器工作原理;差分放大电路;互补对称功率放大电路;场效应管放大电路。教学要求:了解共发射交流放大电路的组成、工作原理和主要性能指标;知道稳定工作点的方法;了解射极输出器、差动放大电路和场效应管放大电路的工作原理及特性;OTL和OCL甲乙类互补对称电路的组成。重点:晶体三极管放大电路的共发射极,共集电极电路。用图解法和微变等效法作为分析放大电路的基本方法,首先要确定静态工作点,然后分析其动态技术指标。一、选择题1、电路如图所示,由于接线错误而不能正常工作,请指出该电路错误 之处是(c )。 集电极电阻Rc接错(b)基极电阻Rb接错(c)电容C1,C2极性 接 反O 412 V+U

7、o2、 固定偏置放大电路中,晶体管的3 = 50,若 将该管调换为 3 =80的另外一个晶体管,则该电路中晶体管集电极电流lc将(a )。(a)增加(b) 减少(c) 基本不变3、某固定偏置单管放大电路的静态工作点Q如图所示,欲使静态工作点移至Q'需使(b)。(a)偏置电阻Rb增加(b)集电极电阻RC减小(c)集电极电阻Rc增加4、某固定偏置单管放大电路的静态工作点Q如下图所示,若将直流电源Ucc适当降低,则Q点将移至( c ) o(a) Q'CE5、在画放大电路的交流通路时常将耦合电容视作短路,直流电源也视为短 路,这种处理方法是( a ) o(a)正确的 (b) 不正确的(

8、c)耦合电容视为短路是正确的,直流电源视为短路则不正确。6、微变等效电路法适用于( a ) o(a) 放大电路的动态分析(b) 放大电路的静态分析(c) 放大电路的静态和动态分析7、对放大电路进行动态分析的主要任务是( c ) o(a) 确定静态工作点Q(b) 确定集电结和发射结的偏置电压(c) 确定电压放大倍数代和输入,输出电阻ri , ro。8、电路如图所示,若发射极交流旁路电容Ce因介质失效而导致电容值近似 为零,此时电路(b ) o(a) 不能稳定静态工作点(b) 能稳定静态工作点,但电压放大倍数降低(c) 能稳定静态工作点,电压放大倍数升高9、正常工作的射极输出器,电压放大倍数近似等

9、于1 ,那么晶体管一定工作在(c) o(a)饱和区(b)截止区 (c) 放大区10、与共射单管放大电路相比,射极输出器电路的特点是( a) o(a)输入电阻高,输出电阻低 (b)输入电阻低,输出电阻高(c)输入, 输出电阻都很高(d) 输入,输出电阻都很低11、两级共射阻容耦合放大电路,若将第二级换成射极输出器,则第一级 的电压放大倍数将(a ) o(a)提高 (b)降低(c)不变1 2、在两级共射直接耦合放大电路中前后两级的静态工作点(b ) o(a)彼此独立,互不影响(b)互相影响,互相牵制(c)后级对前级有影响,前级对后级无影响1 3、放大电路如图1所示,输入电压ui与输出电压Uo的波形

10、如图2所示, 为使输出电压u0波形不失真则应( b )。(a) 增加RC(b) 增加RB( c) 减小RBU图1CCtt14、下列电路中能实现交流放大的是图(b )+ UCCY+ UCC+-HI&+uiuiuoooUCC15、射极输出器是( a )。(a)共集电极电路 (b)共发射极电路 (c)共基极电路16、分压式偏置放大电路如下图所示,为使稳定静态工作点的效果更好一些,而且对放大电路其它性能不产生影响,在设计电路时应使( b)。(a) I B = I 2,VB =LBe(b) I 2 = (510) I B,Vb = (510) IBe(c)I2<<I B,Vb = 2

11、UbeCC17、差分放大电路中所谓共模信号是指两个输入信号电压(b )。(a) 大小相等,极性相反(b) 大小相等,极性相同(c) 大小不等,极性相同1 8、由两管组成的无射极电阻Re的简单差分放大电路,在单端输出时将(a )。(a) 不能抑制零点漂移(b) 能很好抑制零点漂移(c) 能抑制零点漂移,但效果不好22、具有NPN管型的复合管是( b )。、非客观题1、放大电路如图所示,:=45 ,民=10 2 ,只£ = 270门,晶体管为硅管,Ube = o. 6V,电路求:等效电路;估输出端不带负载时,分别求Rf = 0和Rf = 100 |时放大电路的输入电 阻,输出电阻和电压放

12、大倍数;(4) 求Rf =10血,R =39 kC 时的电压放 大倍数。UiRB1120k Q-+GRb240 k1&3.9k'RfE100ReC12VC24、图示电路中,设晶体管的-=100, rbe = 1,静态时Uce二55 V。试求:输入电阻 若尺=3匕,心? r0 -? (3)若FS=30k,入二?r。二? 将上说明射极输出器有什么特点?第16章集成运算放大器掌握理想运放的概念,“虚短”和“虚断”的概念。掌握反相输入、同相输入和差分输入比例运算电路的工作原理和输入、输出关系;反相输入求和运算电路的工作原理和输入、 输出关系;反相输入积分运算电路的工作原理和输入、 输出

13、关 系。理解同相输入求和运算电路和同相输入积分运算电路的工作原理和输入、输出关系。、单项选择题1、开环工作的理想运算放大器,同相输入时的电压传输特性为 (a )。切O(sat)U0UO(sat)Ui2、集成运算放大器的共模抑制比越大,表示该组件(c ) 差模信号放大倍数越大(b) 带负载能力越强(c) 抑制零点漂移的能力越强3、 运算放大器电路如图所示,该电路的电压放大倍数为(b )。零(b) 1(c) 26、电路如图所示,当Rl =R2=R3时,则输出电压 uo为(c )(Ui2 Ui1 )(b) 比 一 Uii(c) - ( Ui2 + Uii) (d)Ui2Uii4、集成运算放大器是(a

14、)。直接耦合多级放大器(b)阻容耦合多级放大器(c)变压器耦合多级放大器5、理想运算放大器的开环差模输入电阻1'id是(a )。无穷大(b)零(c)约几百千欧= 10V ,当电位器的移7、电路如图所示,电位器Rp为10,若输入电压Ui 动点移至B点时,则输出电压uo为(b )。 0 V (b) 2.5 V (c) 15 V (d) 30 V10 k:J'i20 k i 1UoARpB8、电路如图所示,已知ui =1V,当电位器的滑动端从A点移到B点时,输出电压uo的变化范围为-1 +1 V(d)+1 - 1 V(c)- 1 0 V(d ) o(b) +1 0 V9、电路如图所示

15、,(a) 电阻元件10、电(c)一个由阻是(a输入电欲构成反相积分运算电路,理同相比例则虚线框内应连接电容元件算电路,其输入输出)。高,输出电阻低(b) 输入、输出(d)输入、输出电阻均很低阻均很高输入电阻低,输出电阻高11、如图电路,运放的饱和电压为_UO(set),当U< UR时,UO等于(b )uc(set)(c)-零 (b) +uc(set)12、电路如图所示,运算放大器的饱和电压为_15V,稳压管的稳定电压为10V,设向压降为零,当输入电压ui =5sintv时,输出电压uo应为(a )最大值为10 V ,最小值为零的方波(b)幅值为一 15V的方波(c) 幅值 为一 15V的

16、正弦波Dz1 3、-U,则输出电压为(b )。 与ui同相位的方波 (b) 与ui反相位的方波(c) 与u i反相位的正弦波、非客观题 1、 如图示运算放大器电路中,已知, ui1 =1V, ui2 =2V, ui3 =3V, ui4 =4V, R = R2 = 2k Q, F3 = R4=Rf = 1k Q,求 uo = ?R-4、如图示为一个电压基准电路,试计算输出电压Uo的可调范围。2、如图示的运放电路,已知 Uii =0.5V, R = R2 = 10k Q, R3 = 2k Q,求uo3、如图示的运算放大器电路,已知,求 uo = ?Uii =2V, R = R2 = 1k Q, R

17、3 = R4 = 1k+ 30V2.4kQt>oo& 2400%6V24OQ叫=(1 +空+吗" 尺 R °心)7、下图中,A1、A2、A3均为理想运放,试计算 Uo1、U2和Uo3的值。第17章电子电路中的反馈掌握反馈的基本概念和反馈的类型。会判断放大电路中是否存在反馈以及反馈属于何种类型;负反馈对放大电路性能的影响;理解反馈的一般表达式的含义;如何根据实际要求在电路中引入适当的反馈;负反馈放大电路产生自激振荡的条件;掌握产生正弦波振荡的相位平衡条件和幅度平衡条件;RC正弦波振荡电路和 LC正弦波振荡电路的振荡频率、起振条件。一、单项选择题1、若要求负载变化

18、时放大电路的输出电压比较稳定,并且取用信号源的电流尽可能小,应选用(a)。(a) 串联电压负反馈(b)串联电流负反馈(c)并联电压负反馈(d)并联电流正反馈2、交流放大电路引入负反馈后 ( b )。(a) 改善了波形失真,通频带变窄(b) 改善了波形失真,展宽了通频带(c) 展宽了通频带,波形失真未改善4、已知一个电压串联负反馈放大电路的电压放大倍数Auf = 20 ,其基本放大电路的电压放大倍数A的相对变化率为10% Auf的相对变化率小于 0.1%,则F和A各为多少? ( c )。 0.05,100(b) 0.1,2000(c) 0.05,2000(d) 0.1,205、运算放大器电路如图

19、所示,FF1和FF2均为反馈电阻,其反馈极性为(d )fF1引入的为正反馈,ff2引入的为负反馈(b) Rf1和FF2引入的均为负反馈(c) FF1和FF2引入的均为正反馈(d) FF1引入的为负反馈,FF2引入的为正反馈6、电路如图所示,FF引入的反馈为(a )。串联电压负反馈(b)串联电流负反馈(c)并联电压负反馈(d)并联电流负反馈RfooUiO7、一个振荡器要能够产生正弦波振荡,电路的组成必须包含放大电路,负反馈电路(b)负反馈电路、选频电路(c)放大电路、正反馈电路、选频电路8、振荡器之所以能获得单一频率的正弦波输出电压,是依靠了振荡器中的(a)。选频环节(b)正反馈环:节(c)基本

20、放大电路环节9、正弦波振荡电路如图所示若能稳定振荡,则R2Ri1必须等于 (b )。(a)1(b)2(C) 3(d)4、非客观题判断下图中各电路所引反馈的极性及反馈的组态+«-Ui1RiR5R2处A +(c)2、图中的Ai,A为理想的集成运放,问:1 第一级与第二级在反馈接法上分别是什么极性和组态?2 从输出端引回到输入端的级间反馈是什么极性和组态?RiR23、由运算放大器组成的正弦波振荡电路如图所示,已知R=160Q k, C=0.01F卩。(1 )设R=3 Q k,求满足振荡幅度条件的艮值;为了使电路可靠地起振,起振时的R2的值应比计算的大一些还是小一些?为什么?(2)计算振荡频

21、率f。4、正弦波振荡电路如图所示,试求电路的起振条件和振荡频率。R2第18章直流稳压电源掌握单相桥式整流电路的工作原理,输出直流电压于变压器副边电压的关系;电容滤波电路的滤波原理和电路特点,滤波电容的选择原则,输出直流电压于副边电压的关系;硅稳压管稳压电路的工作原理, 限流电阻的选择原则; 串联型直流稳压电路的组成、 稳压原理和输出电压调 节范围的估算方法。开关型稳压电路的特点理解三端集成稳压电路的优点、电路组成、工作原理和使用方法, 和工作原理。1、单项选择题在整流电路中,二极管所以能整流,是因为它具有( 电(b)(c)2、整放大特性 导电的特性击穿的性能路如图所示,变压器副边电压有值为U2

22、,极管D所承受的最高反向电压是( U2(b). 2U2(c)2.2U2(d)2U2图U2rl单相,该电路的名称是( b路(b)单相桥式整波流电路D2丕D4冇DiZSD3(c)单相桥式整流电路中,所用整流二极管的数量是(只 (b) 四只 (c)二、非客观题,将会出现什么问题?( 1)D1、桥式全波整流电路如图所示。若电路中二极管出现下述各种情况2、带滤波器的桥式整流电路如图所示,U2=2OV,现在用直流电压表测量 RL端电压U。,出现下列几种情况,试分析哪些是合理的?哪些发生了故障,并指明原因。 U0=28V; (2) U°=18V; (3) U=24V; (4) U=9V。4、桥式整

23、流电路如图所示。分析电路,试说明:(1) &、RL两端为何种整流波形。(2)若IL= IL=25V,则Ui、 U2各为多少伏?(3)若二极管D2因虚焊而开路,Ui、U°2怎样变化?3、稳压管组成如图所示电路。已知UZ1= 6V, UZ2= 7V, F=6KQ , RL=3KQ。试确定U分别为24V和12V时,电路输出Uo的值。4、稳压管稳压电路中负载 R=600Q,要求输出直流电压 UL= 6V,桥式整流,电容滤波后的电压 为18V。(1)画出此桥式整流、 电容滤波、稳压管稳压电路图;(2)若稳压管稳定电流lZ=10mA 求限流电阻的值;(3 )求整流元件的整流电流ID及最高

24、反向电压 耳各为多少?tO*_C5、串联型晶体管稳压电路如图所示。(1)若使输出电压数值增加,则取样电阻1k Q上的滑动头应向上移动,还是向下移动? (2 )求输出电压的可调范围,设LBe2=0.6V。第20章门电路和组合逻辑电路教学内容:脉冲信号,集成逻辑门电路,组合逻辑电路的分析和综合,加法器,编码器、译码器、数码显示 器。重点难点:基本门电路和组合逻辑电路的逻辑功能,组合逻辑电路的分析方法。教学要求:1 掌握与门、或门、非门、与非门、异或门的逻辑功能了解三态门的概念。了解TTL和CMOS门电路的特点。2 掌握逻辑代数的基本运算法则,能应用逻辑代数分析简单的组合逻辑电路。3 了解加法器、8

25、421编码器和二进制译码器的工作原理,了解七段LED显示译码驱动器的功能,掌握简单组合逻辑电路分析和设计的方法。一、单项选择题1、数字电路中的工作信号为(b )。随时间连续变化的电信号(b) 脉冲信号 (c) 直流信号2、 F二A0CD的“与非”逻辑式为(b )。 F =ABCD (b) F = ABCD (c) F =(A B)( C D)3、图示逻辑电路的逻辑式为(a )。 F =Ab+AB (b) F 二ABAB(c) F = AB+AB (d) F =AB AB4、下列逻辑符号中,能实现 F =AB AB逻辑功能的是(c )AB&F A |I FA I=i1uuF(a)(c)(

26、b)输入A, B的图所示,分析当输出F为“ 0 ”的时刻应(b)t 2(c)=1F)6、逻辑式F =ABGABGAB G化简后为(c F =ABBC(b) F =AC+AB(c) F =AC+BC7、逻辑符号如图所示,表示“与”门的是(a )。A&A&FFABB(a )(b )A>1A=1FFBB(c )(d )8、逻辑图和输入A, B的波形如图所示,分析在ti时刻输出F为(b)。“ 1 ”(b)“0”(c)不定A>1ti9、逻辑图和输入A, B的波形如图所示,分析在11时刻输出F为1O(b)(c) 任意A逻辑符号如图所 示,其中表示“b )“1 ”10、非”&am

27、p;FAB&(a )(b )sA>11BAFBF(c )(d )11、数字电路中晶体管大多工作于(b)。放大状态(b) 开关状态(c) 击穿状态12、TTL与非门的扇出系数是(c) °输出端允许驱动各类型门电路的最大数目(b)输出端允许驱动同类型门电路的最小数目(c)输出端允许驱动同类型门电路的最大数目13、晶体管的开关作用是(a )°饱合时集匚射极接通,截止时集射极断开(b)饱合时集-射扌极断开,截止时集-射极接通(c)饱合和截止时集一射极均断开14、在MOS门电路中,CMOST电路的主要缺点是(c )O静态电流大(b)输出幅度小(c)工艺复杂,成本较高15

28、、逻辑图和输.入AB 的1 勺波形如图所示,分析在11时刻输出F为(a)(c) 不定0(b) 1AB:FB所示,“非”门该电路(C)为(b )“或”门17、(a)逻辑电路如图所示,输高阻状态入 A =“1 ”,“1”B=C=“ 0”,则输出F为(c )(b)(c)“0”C18、CMOS'1电路的静态功19、逻辑(b)小电路如图所示,)等于零则输出F = ( a )(C)(b) AB(c) ABUdd20、逻辑电路如图所示,EN为控制端,若 C= "1"AB AB(b)AB高阻状21、图示门电(c)C路为(c )(b)“与非”门(c)非”门“与”门22、逻辑状态表如下

29、所示,指出能实现该功能的逻辑部件是 (c )。 二进制译码器(b)十进制编码器 (c)二进制编码器输输出入BAY000Y01Y210Y31123、逻辑电路如图所示,其全加器为(c )C -1(b)25、二进制编码表如下所示,指出它的逻辑式为(a )B=Y2+Y3A=Y| +Y3(b)B=Yo+Y1A=Y2+Y3(c)B=Y2+Y3A=Y0+Y2输入输出BAY00Y01Y10Y1126、逻辑状态表如下所示,指出能实现该功能的逻辑部件是(b )。十进制译码器 (b) 二进制译码器 (c) 二进制编码器输入输出BAY0Y1Y2Y300100001010010001011000127、图示为采用共阴极

30、数码管的译码显示电路,若显示码数是2,译码器输出端应为(c )a=b=d=e= “1”,g=c=f =“ 0 ”(b)a=b=d=e=g= “ 0”,c=f =“1 ”(c)a=b=c=d=e=g= “1 ”,c=f = “ 0”29、全加器的逻辑符号如图所示,当Ai -0”,Bi= “ o”,C -1 = “0” 时,28、图示逻辑电路的逻辑式为(a )F 二 Ab+AB(b)F 二A宙AB(c)F 二 AB+AB(d)F 二 AB ABC i和S分别为(b 0 =1 S = 0 (b)G =o S =o(c) C = 1S -1ABiCi -1SiCI0030、逻辑电路如图所示,全加器为(

31、b )31、32、33、34、(b)(c)35、(C)逻辑电路如图所示,进制编码器(b),B由其逻辑功能判断应为(a 二进制译码器 (c) 十进&& 1 厶r1A11丫3Yo十进制显示译码器用于将二进制代码译成( 十进制数字 (b) 十进制数字(c) 二进A= “1 ”,* “1 ”时,器逻辑符号如图所示,C= 0S= 0 (b) C= 0 S = 1(c)C=1CO器的逻辑功能是(b ) 把某种进制代码转换成某种将某种状态转换成相应的二进制 把二进制数转换成十进制数输出状态已知二位二进制译码器的状态表,用“与”门实现译码的电输入输BAYY :药丫300100001010010

32、0010110001BBAA出(a)B BAA(c)36、采用共阳极数码管的译码显示1 ,译码器输出端应为(c)oa=“ 0”,b =:c=“ 1”,d=e =f“ c ”=g = 0(b)a=b =“ 1 ”,c =“0”,d=e =f=g = 0(c)a=“ 1”1 ?b=c =“ 0d =e=f=g = 1U电路如图所示,若显示码数是RDCBA? PVgac deI8、逻辑电路如图所示,写出逻辑式,并化简为最简与或表达式。9、七段显示译码器与共阴极LED管相连,已知其状态表,试依序写 出所显示的字形。步序输入输出DCBAabcdefg100010110111200101111110300

33、11110011140100100111110、某F的逻辑电路的状态表如下,其输入变 式。量为A,B, C,F,试写出ABCF0000001001000110100010101100111111、逻电路如图所示,当开关S 拨在器显示何种字符(未与开关S相连的各“1 ” 位“与非”时,门阴极显示均悬空)。26、试分析图所示逻辑电路的功能。7、分析图所示逻辑电路的功能。BoAiBi人005CoSi8、用CT74LS151型8选1数据选择器实现逻辑函数式Y =AB BC CA。CT74LS15啲框图和功能表如图所示。选 择选通输出AAi A 0SYXXX100 0 00D)0 0 10D0 1 00

34、D20 1 10D31 0 00D41 0 10D51 1 00D61 1 10DzAYAiCT74LS151Ao S D 7 D> Db D4 D3 D2D DbQ i I9、已知双4选1数据选择器74LS153的逻辑式为:丫1二 SiDio 瓦瓦DllAlAoD12Ai A0D13 AjA。丫2=S2D20 AlAOD21AJA。D22AiA0D23 A1A01请用它产生逻辑函数:F二ACD ABCD BD BC D,画在图中,允许使用 必要的门电路,Ai、A已经接上了 B和CoJJY1Y2A74LS153A1S Dl0 D11D2D3 S2 D20 D21 D?2 D23J01CB

35、10、用下图所示集成二进制译码器74LS138和与非门实现一组逻辑函一 V, = ab +Ac +AbC 数1_-丫2 =ABc +Bc +abC当S, = 1, S2 S3 = 0时,译码器74LS138处于工作状态。否则译码器被禁止其中:Y0 = A2 A|A0Y, = A2 A, A0丫2= A2 Ai A0丫3 二 A2 A1 A0丫4 二 A2 A1 A0丫5 = A2 A1 A0Y6 - A2 A1 A0Y7 - A2 A1 A0111 m丫0 Y1 丫2 丫3 丫4 丫5 Y6 丫774LS138A2 A1 Ao S 1 S 2 S3第21章 触发器和时序逻辑电路教学内容:双稳态

36、触发器及逻辑功能的转换,时序逻辑电路(寄存器、计数器、分配器),中规模集成数字电路、顺序脉冲分配器,单稳态电路,多谐振荡器,555定时电路。重点难点:基本触发器和时序逻辑电路的逻辑功能,时序逻辑电路的分析方法,由555定时器组成单稳态触发器和多谐振荡器。教学要求:1 掌握RS触发器,JK触发器、D触发器的逻辑功能。2 .理解寄存器和移位存器的工作原理。3 .理解二进制计数器和十进制计数器的工作原理。4.了解集成定时器的工作原理,掌握由555定时器组成单稳触发器和多谐振荡器的工作原理及主要参数的计算。一、单项选择题1、在Rd=Sd= “ 1”时,基本RS触发器(c )。置“ 0”(b)置“ 1”

37、(c)保持原状态2、逻辑电路如图所示, 当RD=SDrS=R= “1”时, C脉冲来到后可控RS触的新状态为(c“0 ”(b)(c)SdRd发器输出输入信号析下面逻(b)态取决于(电路的原始状态路图中C J、“ 0 ”的瞬间为(at2(c)t3(c)输入信号和电路的原始状态波形。当初始状态为“ 0 ”时,输出Q(a)ti(b)J5、逻辑电路如 时,输出Qti(b)ti图所示, “1 ”的瞬 t2 (c) t分析图间为(c中C, J,K的波形。当初始状态为“ 0 ”)°6、逻辑电 路如图 所示,A=“0”时,C脉冲来到后D触发器(c具有计数器功能 (b)置“ 0 ”(c)某主从型JK触

38、发器,当J=K=“1 ”时,C端的频率f= 200 Hz ,则Q的频率(200 Hz8、逻辑电路可控RS器(b) 400 Hz示,输入为100 Hz(c)X, Y,同它(b) JK 触发器(c)功能相同的是(b )o基本RS触发器(d) T 触Q9、下图逻辑电路如图所示,分析RDSd波形,当初始状态为“ 0 ”时,输出Q是“ 1”t2t3(b) 11(c)RdSd10、逻辑电路如图所示,A= “0”时,C脉冲来具有计数功能 (b)置“ 0” (c) 置“1”到后JK触发器(d )o(d) 保持原状态11、分析某时序逻辑电路的状态表,判定它是(a )。移位寄存器(b) 二进制计数器 (c) 十进

39、制计数器12、时序逻辑电路如图所示, 的新状态为(c )。原状态为“ 00”,当送入两个C脉冲后(a) 0 0(b) 1 1(c) 1 0CQ2Q1Q。000010012011311141105100600013、某计数器最大输入脉冲数为12,组成该计数器所需最少的触发器个数为(c )。2(b) 3(c) 414、 一位十进制计数器由(c)位二进制计数器组成。2(b) 3(c) 415、逻辑电路如图所示,当 A=“ 0”,B=“1 ”时,C脉冲来到后D触器(a ) 具有计数功能(b) 保持原状态(c)置“ 0” (d) 置“1 ”16、寄存器与计数器的主要区别是(b)°寄存器具有记忆

40、功能,而计数器没有(b)寄存器只能存数,不能计数, 计数器不仅能连续计数,也能存数(c)寄存器只能存数,计数器只能计数,不能存数17、移位寄存器与数码寄存器的区另U是(a) °前者具有移位功能,后者则没有(b)前者不具有移位功能,后者则有(c)两者都具有移位功能和计数功能18、如图所示时序逻辑电路为(c)°(a)同步二进制计数器(b)数码寄存器(c)移位寄存器19、分析某时序逻辑电路的状态表,判定它是(a移位寄存器(b)二进制计数器(c)十进制计数器Cq2Q1Q0000010012011311141105100600020、时序逻辑电路如图所示,原状态为“10”,当送入一个

41、C脉冲后的新 状态为(b )。(a)“1 0 ”(b)“ 0 1”(c)“1 1”b)。同步十进制计数器(c)21、如图所示时序逻辑电路为(a)异步二进制计数器(b)异步十进制计数器C计数器(b) 寄存器 (c) 译码器RdT23、寄存器是一种(a )。存放数码的时序逻辑电路(b)实现计数的时序逻辑电路(c)实现编码的组合逻辑电路24、计数器是一种(b )。 组合逻辑电路(b) 时序逻辑电路(c) 脉冲整形电路25、分析时序逻辑电路的状态表,判定它是(c )。(a)减法计数器(b) 移位寄存器(c) 加法计数器CQ2Q1Q。00001001201030114100510161107111800026、同步计数器和异步计数器的不同点是(a )。 前者各触发

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论