1绪论及工艺基础ppt课件_第1页
1绪论及工艺基础ppt课件_第2页
1绪论及工艺基础ppt课件_第3页
1绪论及工艺基础ppt课件_第4页
1绪论及工艺基础ppt课件_第5页
已阅读5页,还剩61页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、超大规模集成电路设计绪论及工艺原理2课程目标n学习利用MOS器件构建数字集成电路及简单的版图知识n培养电路设计能力:根据不同设计要求面积,速度,功耗和可靠性),进行电路分析和优化设计的能力3关于本课程n联系器件和电路知识:SOC、ULSI 、MEMS方向均需要是是功能要求功能要求行为设计行为设计VHDL)行为仿真行为仿真综合、优化综合、优化网表网表时序仿真时序仿真布局布线布局布线幅员幅员后仿真后仿真否否是是否否否否是是Sing off4课程教材和参考书n教材:集成电路原理与设计n参考书:数字集成电路设计透视,第二版,Rabaeyn数字集成电路电路、系统与设计等5第一章 绪论n集成电路的历史n集

2、成电路的发展规律n等比例缩小原则n未来发展和挑战6集成电路的发展n 第一个晶体管是那年发明的?n A. 1945 B. 1947 C. 1951 D. 1958n 发明者当时供职与哪家公司?n A. IBM B. Bell Lab C. TI D. Motorola7第一个晶体管Modern-day electronics began with the invention in 1947 of the bi-polar transistor by Bardeen et.al at Bell Laboratories 8The evolution of IC n 第一块集成电路是那年做出来的?n

3、A. 1956 B. 1958 C. 1959 D. 1961 n 发明者当时供职于哪家公司?nA. IBM B. Bell Labs C. TI D. Motorola 9第一块集成电路In 1958 the integrated circuit was born when Jack Kilby at Texas Instruments successfully interconnected, by hand, several transistors, resistors and capacitors on a single substrate 10晶体管发展nTransistor Bard

4、een et.al. (Bell Labs) in 1947nBipolar transistor Schockley in 1948nFirst monolithic IC Jack Kilby in 1958nFirst commercial IC logic gates Fairchild 1960nTTL 1962 into the 1990snECL 1974 into the 1980s11MOSFET 工艺nMOSFET transistor - Lilienfeld (Canada) in 1925 and Heil (England) in 1935nCMOS 1960s,

5、但是有很多工艺加工问题nPMOS in 1960s (calculators)nNMOS in 1970s (4004, 8080) for speednCMOS in 1980s 功耗优势nBiCMOS, Gallium-Arsenide, Silicon-GermaniumnSOI, Copper-Low K, strained silicon, High-k gate oxide.12The First Integrated Circuits Bipolar logic1960sECL 3-input GateMotorola 196613 Intel 4004 Micro-Proces

6、sor19711000 transistors1 MHz operation:NMOS 工艺14Intel Pentium (IV) microprocessor15绪论n集成电路的历史n集成电路的发展规律n等比例缩小原则n未来发展和挑战16Moores Lawn1965年,Gordon Moore预测单个芯片上集成的晶体管的数目每18个月可以增加一倍n2300 transistors, 108 KHz clock (Intel 4004) - 1971n16 Million transistors (Ultra Sparc III)- 2019n42 Million, 2 GHz clock

7、 (Intel P4) - 2019n125 Million, 3.4Ghz (Intel P4 Prescott)- 2019 Feb 02 17Moores Law plot (from his original paper)18# of Transistors per DieSource: ISSCC 2019 G. Moore “No exponential is forever, but forever can be delayed”19摩尔定律晶体管贬值nGordon Moore在1965年提出了摩尔定律,认为芯片上晶体管的数目每18个月增加1倍,这相当于每个晶体管的价格同步下降的

8、过程n假设1965年一辆豪华跑车的售价是10万美元,如果该车的价格也能按照摩尔定律发展,则目前的售价如何?$ per Transistor20绪论n集成电路的历史n集成电路的发展规律n等比例缩小原则n未来发展和挑战21MOS器件的发展:按比例缩小n半导体工艺技术的发展遵循摩尔定律:n新工艺的特征尺寸是前代工艺的0.7倍,即器件密度为前代的2倍nMOS器件的发展就是按比例缩小scaling down的过程22MOSFET缩小趋势23按比例缩小理论n为了跟上摩尔定律,器件尺寸不断缩小,短沟效应等二级效应出现,为了抑制二级效应,在器件按比例缩小过程中需要遵守一定的规则:n恒定电场原则CEn恒定电压原

9、则CVn准恒定电场原则QCE24n器件的横向尺寸和纵向尺寸缩小倍n外加电压按同样比例缩小n衬底掺杂浓度按同样比例增大n对于相邻两代工艺, 1.4n n 按比例缩小:按比例缩小:CE规则规则AADDDDjjoxox/ ,/ ,/ ,/NNVVxxttWWLL25MOS器件器件按比例缩小按比例缩小AADDDDjjoxox/ ,/ ,/ ,/NNVVxxttWWLL26按按CE规则缩小后的器件性能规则缩小后的器件性能1. 耗尽层厚度的变化耗尽层厚度的变化/222/102/10dBSDSbiAsidBSDSbiAsidXVVVqNXVVVqNXAADDDDjjoxox/ ,/ ,/ ,/NNVVxxt

10、tWWLLCE中通过按比例降低工作电压和提高衬底掺杂浓度,可以使得源漏pn结耗尽区宽度实现按比例缩小272. 阈值电压的变化阈值电压的变化 002(2)112(2)/siFBSoxToxoxoxsiAFBSoxoxTqNVQVCCQqNVCCV 阈值电压不是严格的按比例缩小283. 工作电流的变化工作电流的变化/DDIIeff12DoxGSTDSDSWICVVVVL按CE规则缩小的器件的导通电流按比例缩小由于沟道宽度w按比例缩小,因此器件的沟道电流密度不变器件的导电因子增加倍29MOS器件缩小前后的器件缩小前后的输入和输出特性输入和输出特性n根据实际测量的结果,按比例缩小后的器件基本符合CE规

11、则的预计30 /dDLdtIVCt4.延迟时间和功耗的变化延迟时间和功耗的变化222)( DDDLDDLDPVCfVCfPn按比例缩小后,器件的特性基本按比例变化n性能:速度按比例增加n功耗:由于电流和电压按比例缩小,功耗按照平方的关系缩小31按比例CE规则对电路影响n综合考虑速度和功耗的参数PDP按3次方减小,而面积,按照平方减小n可见,CE规则变化的器件集成度按平方增加,速度线性增加,而功耗平方减小n这就是为什么人们不断追求半导体工艺的进步的主要原因3/)(PDPtPPDPd32按比例变化CE 1工艺参数的按比例缩小器件尺寸(Tox,L,W,Xj)1/掺杂浓度(Na,Nd)电源电压(Vdd

12、)1/器件参数的变化电场1载流子速度1耗尽区宽度1/电容1/漂移电流1/沟道电阻1电路参数的变化电路的延迟(TCV/I)1/ 好器件的功耗(PVI)1/2 很好功耗延迟乘积PDP(=PT)1/3 非常好33按比例缩小理论n恒定电场原则CEn恒定电压原则CVn准恒定电场原则QCE34Silicons RoadmapYear2019201920192019 20192019Feature size (nm)180130100705035Chip size (mm2)170214235269308354Clock rate (GHz)*Power supply V

13、dd (V)Power (W)90130160170174183For a Cost-Performance MPU(L1 on-chip SRAM cache; 32KB in 2019 doubling every two years)35Worldwide Semiconductor RevenueSource: ISSCC 2019 G. Moore “No exponential is forever, but forever can be delayed”36绪论n集成电路的历史n集成电路的发展规律n等比例缩小原则n未来发展和挑战37Gate L

14、ength Scaling微电子未来发展more moore38微电子未来发展more than moore3940微电子未来挑战:物理极限n2019 1000 electrons to change staten2019 8 electrons to change staten2020 - 1 electron to change statenSource: California Computer News, 2019 41微电子未来挑战:工艺技术n光刻线条n晶圆尺寸42微电子未来挑战:经济因素42G. MooreISSCC 03Litho CosticknowledgeFAB Cost$

15、per Transistor$ per MIPS43 经济因素:加工费用q研制成本每代产品增加1.5倍q增加工艺步骤每代成本增加1.3倍q设备费用q封装价格q能源价格集成电路原理与设计集成电路制作工艺:工艺基础45第二章 集成电路制作工艺n2.1.1 集成电路加工的基本操作n2.1.2 MOS结构和分类n2.2.1 N阱CMOS工艺n2.2.2 深亚微米CMOS工艺n2.3.1 CMOS IC中的寄生效应n2.3.2 SOI工艺n2.3.3 CMOS版图设计规则462.1.1 集成电路加工的基本操作n1、形成薄膜二氧化硅、多晶硅、金属等薄层)n2、形成图形器件和互连线)n3、掺 杂调整器件特性)47半导体芯片制作过程48硅片wafer的制作49掩模版mask,reticle的制作50外延衬底的制作511、形成图形n半导体

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论