东北大学计算机组成原理课程设计Word版_第1页
东北大学计算机组成原理课程设计Word版_第2页
东北大学计算机组成原理课程设计Word版_第3页
东北大学计算机组成原理课程设计Word版_第4页
东北大学计算机组成原理课程设计Word版_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、传播优秀Word版文档 ,希望对您有帮助,可双击去除!计算机组成原理课程设计报告班级: 班 姓名: 学号: 完成时间: 一、课程设计目的1在实验机上设计实现机器指令及对应的微指令(微程序)并验证,从而进一步掌握微程序设计控制器的基本方法并了解指令系统与硬件结构的对应关系;2通过控制器的微程序设计,综合理解计算机组成原理课程的核心知识并进一步建立整机系统的概念;3培养综合实践及独立分析、解决问题的能力。二、课程设计的任务针对COP2000实验仪,从详细了解该模型机的指令/微指令系统入手,以实现乘法和除法运算功能为应用目标,在COP2000的集成开发环境下,设计全新的指令系统并编写对应的微程序;之

2、后编写实现乘法和除法的程序进行设计的验证。三、 课程设计使用的设备(环境)1硬件l COP2000实验仪l PC机2软件l COP2000仿真软件四、课程设计的具体内容(步骤)1详细了解并掌握COP 2000模型机的微程序控制器原理,通过综合实验来实现该模型机指令系统的特点: 总体概述:COP2000模型机包括了一个标准CPU所具备所有部件,这些部件包括:运算器ALU、累加器A、工作寄存器W、左移门L、直通门D、右移门R、寄存器组R0-R3、程序计数器PC、地址寄存器MAR、堆栈寄存器ST、中断向量寄存器IA、输入端口IN、输出端口寄存器OUT、程序存储器EM、指令寄存器IR、微程序计数器uP

3、C、微程序存储器uM,以及中断控制电路、跳转控制电路。其中运算器和中断控制电路以及跳转控制电路用CPLD来实现,其它电路都是用离散的数字电路组成。微程序控制部分也可以用组合逻辑控制来代替。模型机为8位机,数据总线、地址总线都为8位,模型机的指令码为8位,根据指令类型的不同,可以有0到2个操作数。指令码的最低两位用来选择R0-R3寄存器,在微程序控制方式中,用指令码做为微地址来寻址微程序存储器,找到执行该指令的微程序。而在组合逻辑控制方式中,按时序用指令码产生相应的控制位。在本模型机中,一条指令最多分四个状态周期,一个状态周期为一个时钟脉冲,每个状态周期产生不同的控制逻辑,实现模型机的各种功能。

4、模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。模型机的缺省的指令集分几大类: 算术运算指令、逻辑运算指令、移位指令、数据传输指令、跳转指令、中断返回指令、输入/输出指令。 模型机的寻址方式表1 模型机的寻址方式模型机的寻址方式寻址方式说明指令举例指令说明累加器寻址操作数为累加器ACPL A将累加器A的值取反隐含寻址累加器AOUT将累加器A的值输出到输出端口寄存器OUT寄存器寻址参与运算的数据在R0-R3的寄存器中ADD A,R0将寄存器R0的值加上累加器A的值,再存入累加器A中寄存器间接寻址参与运算的数据在存储器EM中,数据的地址在寄存器R0-R3中MOV

5、A,R0将寄存器R0的值作为地址,把存储器EM中该地址的内容送入累加器A中存储器直接寻址参与运算的数据在存储器EM中,数据的地址为指令的操作数。AND A,40H将存储器EM中40H单元的数据与累加器A的值做逻辑与运算,结果存入累加器A立即数寻址参与运算的数据为指令的操作数。SUB A,#10H从累加器A中减去立即数10H,结果存入累加器ACOP2000模型机指令的最低两位(IR0和IR1)用来寻址R0R3四个寄存器;IR2和IR3与ELP微控制信号,Cy和Z两个程序状态信号配合,控制PC的置数即程序的转移。各种转移的条件判断逻辑如下所示:PC 置数逻辑 当ELP=1时,不允许PC被预置 当E

6、LP=0时 当IR3=1时,无论Cy和Z什么状态,PC被预置 当IR3=0时 若IR2=0,则当Cy=1时PC被预置 若IR2=1,则当Z=1时PC被预置本模型机时序控制采用不定长机器周期的同步控制方式,一条指令最多分四个节拍。系统提供的默认指令系统包括以下7类指令:算术运算指令:逻辑运算指令:数据传输指令:跳转指令:ADD A, R? ADD A, R? ADD A, MM ADD A, #II ADDC A, R? ADDC A, R? ADDC A, MM ADDC A, #II SUB A, R?SUB A, R? SUB A, MM SUB A, #II SUBC A, R? SUB

7、C A, R? SUBC A, MM SUBC A, #IIAND A, R? AND A, R? AND A, MM AND A, #II OR A, R?OR A, R? OR A, MM OR A, #IICPL AMOV A, R? MOV A, R? MOV A, MM MOV A, #II MOV R?, A MOV R?, AMOV MM, A MOV R?, #IIJC MM JZ MM JMP MMCALL MM RET移位指令:中断返回指令:输入/输出指令:RR A RL A RRC A RLC ARETIREAD MMWRITE MM INOUT该模型机微指令系统的特点(

8、包括其微指令格式的说明等): 总体概述微命令是用直接表示法表示的,其特点是操作控制字段中的每一位代表一个微命令。这种方法的优点是简单直观,其输出直接用于控制。缺点是微指令字较长,因而使控制存储器容量较大。 微指令格式的说明模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。微程序控制器由微程序给出24位控制信号,而微程序的地址又是由指令码提供的,也就是说24位控制信号是由指令码确定的。该模型机的微指令的长度为24位,其中微指令中只含有微命令字段,没有微地址字段。其中微命令字段采用直接按位的表示法,哪位为0,表示选中该微操作,而微程序的地址则由指令码指定。这24位操

9、作控制信号的功能如表2所示:(按控制信号从左到右的顺序依次说明)表2 微指令控制信号的功能操作控制信号控 制 信 号 的 说 明XRD外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。EMWR程序存储器EM写信号。EMRD程序存储器EM读信号。PCOE将程序计数器PC的值送到地址总线ABUS上。EMEN将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD决定是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。IREN将程序存储器EM读出的数据打入指令寄存器IR和微指令计数器PC。EINT中断返回时清除中断响应和中断请求标志,便于下次中断。ELPPC打入允许,与

10、指令寄存器的IR3、IR2位结合,控制程序跳转。MAREN将数据总线DBUS上数据打入地址寄存器MAR。MAROE将地址寄存器MAR的值送到地址总线ABUS上。OUTEN将数据总线DBUS上数据送到输出端口寄存器OUT里。STEN将数据总线DBUS上数据存入堆栈寄存器ST中。RRD读寄存器组R0R3,寄存器R?的选择由指令的最低两位决定。RWR写寄存器组R0R3,寄存器R?的选择由指令的最低两位决定。CN决定运算器是否带进位移位,CN=1带进位,CN=0不带进位。FEN将标志位存入ALU内部的标志寄存器。X2X2、X1、X0三位组合来译码选择将数据送到DBUS上的寄存器。X1X0WEN将数据总

11、线DBUS的值打入工作寄存器W中。AEN将数据总线DBUS的值打入累加器A中。S2S2、S1、S0三位组合决定ALU做何种运算。S1S0COP2000中有7个寄存器可以向数据总线输出数据, 但在某一特定时刻只能有一个寄存器输出数据. 由X2,X1,X0决定那一个寄存器输出数据。X2 X1 X0输出寄存器0 0 0IN_OE 外部输入门0 0 1IA_OE 中断向量0 1 0ST_OE 堆栈寄存器0 1 1PC_OE PC寄存器1 0 0D_OE 直通门1 0 1R_OE 右移门1 1 0L_OE 左移门1 1 1没有输出COP2000中的运算器由一片EPLD实现. 有8种运算, 通过S2,S1

12、,S0来选择。运算数据由寄存器A及寄存器W给出, 运算结果输出到直通门D。S2 S1 S0功能0 0 0A+W 加0 0 1A-W 减0 1 0A|W 或0 1 1A&W 与1 0 0A+W+C 带进位加1 0 1A-W-C 带进位减1 1 0A A取反1 1 1A 输出A2. 计算机中实现乘法和除法的原理(1)无符号乘法算法流程图: 图1 无符号乘法流程图 硬件原理框图:图2 硬件原理框图(2)无符号除法算法流程图:硬件原理框图:3对应于以上算法如何分配使用COP2000实验仪中的硬件(初步分配,设计完成后再将准确的使用情况填写在此处)(1) 无符号乘法表3 无符号乘法的硬件分配情况硬件名称

13、实现算法功能描述寄存器R0计算时用来存放部分积和最后的积寄存器R11.初始化时,用来存放被乘数;2.在程序执行的过程中,用来存放向左移位后的被乘数。寄存器R21.初始化时,用来存放乘数;2.在程序执行的过程中,用来存放向右移位后的乘数。累加器A执行ADD A,R?(加法)、SHL R?(左移一位)、SHR R?(右移一位)等命令时所必须使用的寄存器。寄存器W执行ADD A,R?(加法)、TEST R?,#II(测试R2的末位)等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线

14、。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC1.控制程序按顺序正常执行;2.当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。3.当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微指令。(2) 无符号除法表4 无符号除法的硬件分配情况寄存器R0用来存放被除数;寄存器R11.初始化时,用来存放除数;2.在程序执行的过程中,用来存放向移位后的除数。寄存器R2用来存放商累加器A执行ADD A,R?(加法)、SHL R?(左移一

15、位)、SHR R?(右移一位)等命令时所必须使用的寄存器。寄存器W执行ADD A,R?(加法)、TEST R?,#II等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令

16、的地址。微程序存储器M存储相应指令的微指令。4在COP2000集成开发环境下设计全新的指令/微指令系统设计结果如表所示(可按需要增删表项)(1) 新的指令集(如果针对乘除法设计了两个不同指令集要分别列表)助记符机器码1机器码2指令说明_FATCH_ 000000xx00-03实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。JZ000001xx04-07MM若零标志位置1,跳转到MM地址。JMP000011xx0C-0FMM跳转到MM地址。MOV R?,#II000100xx10-13II将立即数II存放到寄存器R?中。MOV A,R?000101xx14-17

17、将寄存器R?中的数加入累加器A中ADD R?,A000110xx18-1B将累加器A中的数加入到寄存器R?中,并影响标志位。SHL R?000111xx1C-1F寄存器R?中的数不带进位向左移一位,并不影响标志位。SHR001000xx寄存器R?中的数不带进位向右移一位,并不影响标志位。20-23OVER001001xx24-27程序结束。TEST R?,#II001010xx28-2BII寄存器R? “与” 立即数II,只改变标志位,并不改变R?中的数值。ADD R?,#II001011xx2C-2FII将立即数II加入到寄存器R?中,并影响标志位。SUB R?,A001100xx30-33

18、从寄存器R?中减去累加器A中的数,并影响标志位。SUB R?,#II001101xx34-37II从寄存器R?中减去立即数II,并影响标志位。(2) 新的微指令集助记符状态微地址微程序数据输出数据打入地址输出运算器移位控制mPCPC_FATCH_T000CBFFFF指令寄存器IRPC输出A输出写入+101FFFFFFA输出+102FFFFFFA输出+103FFFFFFA输出+1JZ MMT104C6FFFF存储器值EM寄存器PCPC输出A输出+1写入T005CBFFFF浮空指令寄存器IRPC输出A输出写入+106FFFFFF浮空浮空A输出+107FFFFFF浮空浮空A输出+1JMP MMT10

19、CC6FFFF存储器值EM寄存器PCPC输出A输出+1写入T00DCBFFFF浮空指令寄存器IRPC输出A输出写入+10EFFFFFF浮空浮空A输出+10FFFFFFF浮空浮空A输出+1MOV R?,#IIT110C7FBFF存储器值EM寄存器R? PC输出A输出+1+1 T011CBFFFF浮空指令寄存器IRPC输出A输出写入+112FFFFFF浮空浮空A输出+113FFFFFF浮空浮空A输出+1MOV A,R?T114FFF7F7寄存器值R?寄存器A浮空A输出+1T015CBFFFF浮空指令寄存器IRPC输出A输出+116FFFFFF浮空浮空A输出+117FFFFFF浮空浮空A输出+1AD

20、D R?,AT318FFF7EF寄存器值R?寄存器W浮空A输出+1T219FFFE90ALU直通寄存器A标志位C、Z浮空加运算+1T11AFFFB9FALU直通寄存器R?浮空A输出+1T01BCBFFFF浮空指令寄存器IRPC输出A输出+1SHL R?T21CFFF7F7寄存器值R?寄存器A浮空A输出+1T11DFFF8DFALU左移寄存器R?标志位C、Z浮空A输出左移+1T01ECBFFFF浮空指令寄存器IRPC输出A输出写入+11FFFFFFF浮空浮空A输出+1SHR R?T220FFF7F7寄存器值R?寄存器A 浮空A输出+1T121FFF8BFALU右移寄存器R?标志位C、Z浮空A输出

21、右移+1T0 22CBFFFF浮空指令寄存器IRPC输出A输出写入+123FFFFFF浮空浮空A输出+1OVERT024CBFFFF浮空指令寄存器IRPC输出A输出写入+125FFFFFF浮空浮空A输出+126FFFFFF浮空浮空A输出+127FFFFFF浮空浮空A输出+1TEST R?,#IIT328C7FFEF存储器值EM寄存器WPC输出A输出+1+1T229FFF7F7寄存器值R?寄存器A浮空A输出+1+1T12AFFFE93ALU 直通寄存器A 标志位C、Z浮空与运算+1T02BCBFFFF浮空指令寄存器IRPC输出A输出写入+1ADD R?,#IIT32CFFF7F7寄存器值R?寄存

22、器A浮空A输出+1T22DC7FFEF存储器值EM寄存器WPC输出A输出+1+1T12EFFFA98ALU直通寄存器R?标志位C、Z浮空加运算+1T02FCBFFFF浮空指令寄存器IRPC输出A输出写入+1SUB R?,AT330FFFF8FALU直通寄存器W浮空A输出+1T231FFF7F7寄存器值R?寄存器A浮空A输出+1T132FFFA99ALU直通寄存器R?标志位C、Z浮空减运算+1T033CBFFFF浮空指令寄存器IRPC输出A输出写入+1SUB R?,#IIT334FFF7F7寄存器值R?寄存器A浮空A输出+1T235C7FFEF存储器值EM寄存器WPC输出A输出+1+1T136F

23、FFA99ALU直通寄存器R?标志位C、Z浮空减运算+1T037CBFFFF浮空指令寄存器IRPC输出A输出写入+15用设计完成的新指令集编写实现无符号二进制乘法、除法功能的汇编语言程序(1)乘法4位乘法的算法流程图与汇编语言程序清单:流程图:程序清单:MOV R0,#00HMOV R1,#03hMOV R2,#05HLOOP:TEST R2,#0FHJZ LASTTEST R2,#01HJZ NEXTMOV A,R1ADD R0,ANEXT:SHL R1SHR R2JMP LOOPLAST:OVER(2)除法 4位除法的算法流程图与汇编语言程序清单:流程图:程序清单:MOV R0,#28H

24、;被除数MOV R1,#05h ;除数MOV R2,#00H ;商MOV R3,#00HMOVE:ADD R3,#01HSHL R1TEST R1,#80HJZ MOVEADD R3,#01HSTART:TEST R3,#0FHJZ LASTMOV A,R1SUB R0,ATEST R0,#80HJZ NEXTADD R2,#00HSUB R3,#01HJZ LASTSHL R2MOV A,R1ADD R0,ASHR R1JMP STARTNEXT:ADD R2,#01HSUB R3,#01HJZ LASTSHL R2SHR R1JMP STARTLAST:OVER6上述程序的运行情况(跟踪结

25、果)按下表填写描述以上各程序运行情况的内容。按每个程序一张表进行。程序运行的过程乘法运行情况汇 编 指 令程序地址机器码指令说明微程序PC mPC运行时寄存器或存储器的值_FATCH_0000实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。CBFFFF+1写入EM:10MOV R0,#0000011000将立即数00H存放到寄存器R0中。C7FBFFCBFFFF01021011EM 10 EM 00 R0 00MOV R1,#0302031103将立即数03H存放到寄存器R1中。C7FBFFCBFFFF03041011EM 11EM 03 R1 03MOV R

26、2,#0504051205将立即数05H存放到寄存器R2中。C7FBFFCBFFFF05061011EM 12EM 05 R3 05TEST R2,#0FH060606072A0F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF0708080828292A2BEM 2AEM 0F W 0FA 05D 05 A 05JZ 1408090414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF090A0405EM 04EM 14TEST R2,#010A0B0B0B2A01寄存器R2与立即数01H,只改变标志位,并不改变R2

27、中的数值。C7FFEFFFF7F7FFFE93CBFFFF0B0C0C0C28292A2BEM 2A EM 01 W 01A 05A 01 D 01JZ 100C0D0410若零标志位置1,跳转到10H地址。C6FFFFCBFFFF0D0E0405EM 04EM 10MOV A,R10E0E15将寄存器R1中的数放入累加器A中。FFF7F7CBFFFF0F0F1415EM 15A 03ADD R0,A0F0F0F0F18将累加器A中的数加入到寄存器R0中,并影响标志位。FFF7EFFFFE90FFFB9FCBFFFF1010101018191A1BEM 18W 00A 03R0 03SHL R

28、1101010101D寄存器R1中的数不带进位向左移一位,并不影响标志位。FFF7F7FFFCD7FFFB9FCBFFFF111111111C1D1E1FEM 1DA 06R1 06SHR R21111111122寄存器R2中的数不带进位向右移一位,并不影响标志位。FFF7F7FFFCB7FFFB9FCBFFFF1212121220212223EM 22A 02R2 02JMP 06120C06跳转到06H地址。C6FFFFCBFFFF13060C0DEM 0CEM 06TEST R2,#0FH060606072A0F寄存器R2与立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFF

29、FF7F7FFFE93CBFFFF0708080828292A2BEM 2AEM 0F W 0FA 02D 02 A 02JZ 1408090414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF090A0405EM 04EM 14TEST R2,#010A0B0B0B2A01寄存器R2与立即数01H,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF0B0C0C0C28292A2BEM 2AEM 01 W 01A 02 A 00 D 00JZ 100C0D0410若零标志位置1,跳转到10H地址。C6FFFFCBFFFF0D0E0405EM 04E

30、M 10SHL R1101010101D寄存器R1中的数不带进位向左移一位,并不影响标志位。FFF7F7FFFCD7FFFB9FCBFFFF111111111C1D1E1FEM 1DA 0CR1 0CSHR R21111111122寄存器R2中的数不带进位向右移一位,并不影响标志位。FFF7F7FFFCB7FFFB9FCBFFFF1212121220212223EM 22A 01R2 01JMP 06120C06跳转到06H地址。C6FFFFCBFFFF13060C0DEM 0CEM 06TEST R2,#0FH060606072A0F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中

31、的数值。C7FFEFFFF7F7FFFE93CBFFFF0708080828292A2BEM 2AEM 0F W 0FA 01D 01 A 01JZ 1408090414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF090A0405EM 04EM 14TEST R2,#010A0B0B0B2A01寄存器R2 与 立即数01H,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF0B0C0C0C28292A2BEM 2AEM 01 W 01A 01 A 01 D 01JZ 100C0D0410若零标志位置1,跳转到10H地址。C6FFFFCBFFFF0

32、D0E0405EM 04EM 10MOV A,R10E0E15将寄存器R1中的数放入累加器A中。FFF7F7CBFFFF0F0F1415EM 15A 0CADD R0,A0F0F0F0F18将累加器A中的数加入到寄存器R0中,并影响标志位。FFF7EFFFFE90FFFB9FCBFFFF1010101018191A1BEM 18W 03A 0FR0 0FSHL R1101010101D寄存器R1中的数不带进位向左移一位,并不影响标志位。FFF7F7FFFCD7FFFB9FCBFFFF111111111C1D1E1FEM 1DA 18R1 18SHR R21111111122寄存器R2中的数不带

33、进位向右移一位,并不影响标志位。FFF7F7FFFCB7FFFB9FCBFFFF1212121220212223EM 22A 00R2 00JMP 06120C06跳转到06H地址。C6FFFFCBFFFF13060C0DEM 0CEM 06TEST R2,#0FH060606072A0F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF0708080828292A2BEM 2AEM 0F W 0FA 00D 00 A 00JZ 1408090414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF09140405EM 0

34、4EM 14OVER1424CBFFFF1524EM 24除法运行情况汇 编 指 令程序地址机器码指令说明微程序PC mPC运行时寄存器或存储器的值_FATCH_0000实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。CBFFFF+1写入EM:10MOV R0,#28H00011028把立即数28H放入寄存器R0中C7FBFFCBFFFF01021011EM 28 EM 11 R0 28MOV R1,#05H02031105把立即数05H放入寄存器R1中C7FBFFCBFFFF03041011EM 05EM 12 R1 05MOV R2,#00H0405120

35、0把立即数00H放入寄存器R2中C7FBFFCBFFFF05061011EM 00EM 13 R2 00MOV R3,#00H06071300把立即数00H放入寄存器R3中C7FBFFCBFFFF07081011EM 00EM 2F R3 00ADD R3,#01080809092F01把立即数01加入寄存器R3中FFF7F7C7FFEFFFFA98CBFFFF09090A0A2C2D2E2FEM 2FA 00W 01R3 01SHL R10A0A0A1D寄存器R1的值左移一位FFF7F7FFF8DFCBFFFF0B0B0B1C1D1EEM 1DA 05R1 0ATEST R1,#800B0C

36、0C0C2980判断R1 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF0C0D0D0D28292A2BEM 29EM 80 W 80A 0AA 00JZ 080D0408若ZF为1,则跳转到08地址处C6FFFFCBFFF0E080405EM 04EM 08ADD R3,#01080809092F01把立即数01加入寄存器R3中FFF7F7C7FFEFFFFA98CBFFFF09090A0A2C2D2E2FEM 2FA 01W 01R3 02SHL R10A0A0A1D寄存器R1的值左移一位FFF7F7FFF8DFCBFFFF0B0B0B1C1D1EEM 1DA 0AR 1

37、4TEST R1,#800B0C0C0C2980判断R1 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF0C0D0D0D28292A2BEM 29EM 80 W 80A 14A 00JZ 080D0408若ZF为1,则跳转到08地址处C6FFFFCBFFF0E080405EM 04EM 08ADD R3,#01080809092F01把立即数01加入寄存器R3中FFF7F7C7FFEFFFFA98CBFFFF09090A0A2C2D2E2FEM 2FA 02W 01R3 03SHL R10A0A0A1D寄存器R1的值左移一位FFF7F7FFF8DFCBFFFF0B0B0B1C

38、1D1EEM 1DA 14R1 28TEST R1,#800B0C0C0C2980判断R1 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF0C0D0D0D28292A2BEM 29EM 80 W 80A 28A 00JZ 080D0408若ZF为1,则跳转到08地址处C6FFFFCBFFF0E080405EM 04EM 08ADD R3,#01080809092F01把立即数01加入寄存器R3中FFF7F7C7FFEFFFFA98CBFFFF09090A0A2C2D2E2FEM 2FA 03W 01R3 04SHL R10A0A0A1D寄存器R1的值左移一位FFF7F7FFF

39、8DFCBFFFF0B0B0B1C1D1EEM 1DA 28R1 50TEST R1,#800B0C0C0C2980判断R1 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF0C0D0D0D28292A2BEM 29EM 80 W 80A 50A 00JZ 080D0408若ZF为1,则跳转到08地址处C6FFFFCBFFF0E080405EM 04EM 08ADD R3,#01080809092F01把立即数01加入寄存器R3中FFF7F7C7FFEFFFFA98CBFFFF09090A0A2C2D2E2FEM 2FA 04W 01R3 05SHL R10A0A0A1D寄存器

40、R1的值左移一位FFF7F7FFF8DFCBFFFF0B0B0B1C1D1EEM 1DA 50R1 A0TEST R1,#800B0C0C0C2980判断R1 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF0C0D0D0D28292A2BEM 29EM 80 W 80A A0A 80JZ 080D0408若ZF为1,则跳转到08地址处C6FFFFCBFFF0E080405EM 04EM 08ADD R3,#01080809092F01把立即数01加入寄存器R3中FFF7F7C7FFEFFFFA98CBFFFF09090A0A2C2D2E2FEM 2FA 05W 01R3 06

41、TEST R3,#0F111212122F01判断R3 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF1213131328292A2BEM 2BW 0FA 06JZ 3113140431若ZF为1,则跳转到31地址处C6FFFFCBFFF14150405EM 04EM 31MOV A,R1151515把寄存器R1的值放入累加器A中FFF7F7CBFFFF16161415EM 15A A0SUB R0,A1616161630R0减去A的值,结果存入R0中FFFF8FFFF7F7FFFA99CBFFFF1717171730313233EM 30W A0A 28R0 88TEST

42、R0,#80H171818182880判断R0 的第八位是否为1C7FFEFFFF7F7FFFE93CBFFFF1819191928292A2BEM 28W 80A 88A 80JZ 27191A0427若ZF为1,则跳转到27地址处C6FFFFCBFFF1A1B0405EM 04EM 27ADD R2,#00H1B1B1C1C2E00把立即数00加入寄存器R2中FFF7F7C7FFEFFFFA98CBFFFF1C1C1D1D2C2D2E2FEM 2EA 00W 00R2 00SUB R3,#011D1D1E1E3701R3的值减去立即数01FFF7F7C7FFEFFFFA99CBFFFF343536371E1E1F1FEM 37A 06W 01R3 05JZ 311F200431若ZF为1,则跳转到31地址处C6FFFFCBFFF20210405EM 04EM 31SHL R22121211E寄存器R2的值左移一位FFF7F7FFF8DFCBFFFF2222221C1D1EEM 1EA 00R2 00MOV A,R1222215把寄存器R1的值放入累加器A中FFF7F7CBFFFF23231415EM 15A A0ADD R0,A23232318把累加器A的值加入寄存器R0中FFF7EFFFFA98CBFFFF24242418191

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论