电子产品设计之四路抢答器的设计_第1页
电子产品设计之四路抢答器的设计_第2页
电子产品设计之四路抢答器的设计_第3页
电子产品设计之四路抢答器的设计_第4页
电子产品设计之四路抢答器的设计_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

(1)设计一台可供4名选手参加比赛的智力竞赛抢答器。用数字显示抢答倒计时间,鸣响,倒计时停止。(2)分组:A负责抢答控制电路和定时电路。B负责第一信号鉴别电路和核心控制电路。开始。(3)抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,该选定时(15秒)抢答的功能。(4)当主持人按下开始按钮后,定时器开始倒计时,定时显示器显示倒计时间,若无抢答时间,并保持到主持人将系统清零为止。(5)如果抢答定时已到,却没有选手抢答时,本次抢答无效。系统扬声器报警,并封锁输入编码电路,禁止选手超时后抢答,时间显示器显(6)用石英晶体振荡器产生频率为1Hz的脉冲信号,作为定时计数器的译码器将数字显示在显示器上同时产生音响。系统原理框图如下:抢答器控制电路是抢答器设计的关键,它要完成以下三项功能:(1)当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。作。的可逆十进制计数器74LS192对时钟信号进行计数,当计数到达预置的时间,计数器产生溢出而封锁计数脉冲,使计数器停止计数。数码管指示时间值。4081BT_5VLS48D4081BT_5V26674LS48D7429 3328L_____2927740LS192D740LS192DVs74LS192D577.2k¦9324577.2k¦9324555_VIRTUALTimer708318J110nFC10nFCfKey10nFC10nFCf74LS192(54/74194)两个引脚图管脚及功能表如下:74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示:(a)引脚排列图中:为置数端,为加计数端,为减计数端,为非同步进位输出端, Q3为数据输出端。1×××××××000000××dcbadcba011××××011××××它基本原理是,由于电容C的两端的电压不能突变,定时器的2端电压低触发端为低电平,输出端3为高电平。电源经过R1、R2给电容C充电,当电容的电压充到电源电压管放电,当电容的两端电压下降到低于1/3的电源电压时,MOS管截止电容放电停止,此出,根据公式:功能如下: 1o 本以为这个环节没有什么问题了,但到了实验仿真阶段后,由于在multisim软件中没有仅含四个D触发器的器件,我们经过辛苦的尝试,终于找到一个八D触发器器件74LS273,这使我们濒临破产的设计有了一线生机,然后我们就翻阅资料,查询它的个个引脚的功能,选择了其中四个输入端D触发端口,进行布线并最终获本模块成功。同学后仍无法的到解决,我们知道是布线出了问题,但是不知道具体问题出在哪里。功的。一周的时间虽然很短暂,但从中获益匪浅.毕竟在课堂上学习的内容真真设计一个什么样的数字电路到绘制电路图,然后打印排版,最后校正设计中的漏洞与不足。整个过程中我翻阅大量资料,跑遍图书馆各个能找到数电资料的角落,上网查找有关内容,马不停蹄思考如何绘制电路,并和周围同学进行着一遍又一遍的交流与设计思想。阅复习以前学过的知识确立了实验总体设计方案,然后逐步细化进行各模块的设计。例如:选择我们所需要的芯片,从而实现我们所想实现的功能。其次,以前没有接触过仿真软件,这次审计要使用仿真软件,所以学会了multisim软仿真软件,多向老师请教学习。学会了把自己的设计经验和思路拿出来与大家分享。正学习到了东西。总之,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论