基于单片机交通控制器设计论文_第1页
基于单片机交通控制器设计论文_第2页
基于单片机交通控制器设计论文_第3页
基于单片机交通控制器设计论文_第4页
基于单片机交通控制器设计论文_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

2系统概述人机接口3方案选择用单片机来实现交通控制器设计,无须外接其他芯片,充分利用了单片机的资源。但是精度不够高,误差较大,掉电后丢失所有数据,软件编程较复杂。3.2方案2——基于与非门数字电子的交通控制器设计用电子元器件来搭交通控制器设计,电路较复杂,接点较多,运行不稳定。时序控制时序控制时间显15秒控4系统硬件电路的设计键盘接口模块、显示模块和闹铃模块共6个模块组成,电路系统构成框图如图4-1在2.5V时耗电小于300nA)下继续计时,并可编程选择多种充电电流来对后备电源进行慢速充电,可以保证后备电源基本不耗电。传感器控制器4.1系统核心部分——闪电存储型器件AT89S52·8KB可改编程序Flash存储器(可经受1000次的写入/擦除周期)123456789(1)主要电源引脚③/PSEN程序存储允许(/PSEN)输出是外部程序存储器的读选通信号。当①PO端口(P0.0~P0.7)PO是一个8位漏极开路型双向I/0端口。作为输出②P1端口(P1.0~P1.7)P1是一个带有内部上拉电阻的8位双向I/0端口。P1的输出缓冲器可驱动(吸收或输出电流方式)4个TTL输入。对端口写1时,通过③P2端口(P2.0~P2.7)P2是一个带有内部上拉电阻的8位双向I/0端口。P2的输出缓冲器可驱动(吸收或输出电流方式)4个TTL输入。对端口写1时,通过④P3端口(P3.0~P3.7)P3口管脚是8个带内部上拉电阻的双向I/0口,可端口引脚(串行输入口)(串行输出口)(外部中断0)(外部中断1)(定时器0的外部输入)(定时器1的外部输入)(外部数据存储器写选通)(外部数据存储器读选通)特别适用于电池供电的场合。LM386的封装形式有塑封8引线双列直插式和贴片式。静态功耗低,约为4mA,可用于电池供电。外围元件少。低失真度。LM386电源电压4--12V,音频功率0.5w。LM386音响功放是由NSC制造的,它的电源电压范围非常宽,最高可使用到15V,消耗静态电流为4mA,当电源电压为12V时,在8欧姆的负载情况下,可提供几百mW的功率。它的典型输入阻抗为4.3报警电路当数码管显示“关”时,闹铃不起作用;当闹铃显示“开”时,设定闹铃时间,闹铃时间只可设定时和分,当前时间不断与设定的闹铃时间比较,不相等时不产生任何现象,一旦相等,P3.5输出一个高电平使三极管导通,从而使蜂鸣器工作,闹铃起作用。闹铃电路如图4-12所示。图4-12报警电路XTAL2分别是放大器的输入、输出端。石英晶如图12所示。由于外部时钟信号经过二分频触发后作为外部时钟电路输入的,所以对外部图11内部振荡电路连接图图12外部振荡电路连接图0图11内部振荡电路连接图图12外部振荡电路连接图在空闲工作模式下,CPU处于睡眠状态,而所有片上外部设备保持激活状态。这种状禁止访问内部RAM,而可以访问端口引脚。空闲模式被硬件复位终止后,为了防止预想中表6空闲模式和掉电模式下的外部引脚状态空闲内部11数据数据数据数据空闲外部11浮空数据地址数据掉电内部00数据数据数据数据掉电外部00浮空数据数据数据AT89S52有三个加密位不可编程(U)和可编程获得下表所示的功能。1UUU2PUU存储器的MOVC指令。3PPU除与方式2功能相同外,同时禁止校验4PPP除与方式3相同外,同时禁止外部执行编(1994~1995).

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论