数字电子技术智慧树知到期末考试答案章节答案2024年内蒙古科技大学_第1页
数字电子技术智慧树知到期末考试答案章节答案2024年内蒙古科技大学_第2页
数字电子技术智慧树知到期末考试答案章节答案2024年内蒙古科技大学_第3页
数字电子技术智慧树知到期末考试答案章节答案2024年内蒙古科技大学_第4页
数字电子技术智慧树知到期末考试答案章节答案2024年内蒙古科技大学_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术智慧树知到期末考试答案+章节答案2024年内蒙古科技大学下列触发器中,没有约束条件的是()。

答案:边沿D触发器在下列逻辑电路中,不是组合逻辑电路的有()。

答案:寄存器同步计数器和异步计数器比较,同步计数器的显著优点是工作速度快。()

答案:对若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()

答案:错锁存器和触发器都属于双稳态电路,它们存在两个稳定状态,从而可存储、记忆1位二进制数据。()

答案:对施密特触发器有两个稳态。()

答案:对

答案:对时序逻辑电路通常由逻辑门和触发器组合而成。()

答案:对JK触发器在JK输入信号的作用下可以工作在4个状态——置1,置0,保持和翻转。()

答案:对以下关于锁存器和触发器描述错误的是()

答案:锁存器和触发器都是脉冲边沿敏感器件###锁存器和触发器都是脉冲电平敏感器件###锁存器是脉冲边沿敏感器件,触发器是脉冲电平敏感器件N个触发器可以构成能寄存()位二进制数码的寄存器。

答案:N个组合逻辑电路通常是由()构成的。

答案:门电路哪种D/A转换器类型通常具有较低的速度但较高的精度()

答案:逐次逼近型在A/D转换器中,量化误差会随着什么因素的增加而减小()

答案:输入信号幅度的增加

答案:要构成容量为2K×8的RAM,需要()片容量为256×4的RAM

答案:16某数字钟需要一个分频器将32768HZ的脉冲转换为1HZ的脉冲,欲构成此分频器至少需要()个触发器。

答案:15

答案:图a时序逻辑电路中一定是含().

答案:触发器

答案:一个D/A转换器的输出电压范围是0V到5V,输入数字代码的分辨率为12位。每位代码代表的电压是多少()

答案:0.00391V触发器的输出逻辑电平从1到0或从0到1的转换称为()

答案:翻转一个A/D转换器的采样率为1kHz,输入信号频率为500Hz,是否满足奈奎斯特采样定理()

答案:是下降沿触发的边沿JK触发器在CP下降沿到来之前J=1、K=0,而CP下降沿到来之后变为J=0、K=1,则触发器的状态为()。

答案:1仅当全部输入均为0时,输出才为0,否则输出为1,这种逻辑关系为()。

答案:与逻辑采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。()

答案:错触发器是构成组合逻辑电路的基本单元()

答案:错异步时序逻辑电路里所有触发器同时动作。()

答案:错4个变量可构成()个最小项,变量的每一种取值可使()个最小项的值为1。()

答案:一个容量为1024×8的静态RAM具有()。

答案:地址线10根,数据线8根若一个A/D转换器的最大输入电压为1.8V,分辨率为12位,参考电压为2.5V,输入信号为1.2V,那么它的数字输出是多少()

答案:614某存储器的地址线为A15~A0,数据线为D7~D0,其存储容量是()。

答案:64K×8位D/A转换器的精度通常以什么单位表示()

答案:位(bits)()存储器是利用电容器存储电荷来保存数据0或1的。

答案:动态RAM一个计数器的模(也称做进制)是指()。

答案:计数器状态图中有效状态数对于门控D锁存器来说,在()条件下,输出端Q总是等于输入的数据D

答案:使能脉冲期间

答案:Y=AB+C对于与逻辑运算描述正确的是()。

答案:有0出0,全1出1只考虑本位,不考虑低位来的进位的加法器是()。

答案:半加器十六路数据选择器的地址输入(选择控制)端有4个。()

答案:对单稳态触发器的暂稳态维持时间用tW表示,与电路中RC成正比。()

答案:对

答案:图a###图d

答案:主从型JK触发器,当JK=11是,完成()功能。

答案:翻转

答案:模3的计数器,能自启动一个T触发器,在T=1时,加上时钟脉冲,则触发器()。

答案:翻转()存储器可以实现组合逻辑函数。

答案:ROM

答案:要区分60个数符,至少需()位二进制代码。

答案:6要构成容量为1K×4的RAM,需要()片容量为256×4的RAM

答案:4在A/D转换器中,分辨率是指:()

答案:最小可分辨的电压差寄存器不是组合逻辑电路。()

答案:对单稳态触发器的稳态维持时间与电路中RC成正比。()

答案:错一个16位D/A转换器的参考电压为3.6V,输入代码为8192,输出电压是多少伏特()(四舍五入到最接近的选项)

答案:3.0V在逻辑变量中,1比0大。()

答案:错或逻辑是至少一个条件具备事件就发生的逻辑。()

答案:对用或非门构成的基本SR锁存器,其特性方程中,约束条件为SR=0。这说明两个输入信号()。

答案:不能同时为1组合逻辑电路在结构上()。

答案:由逻辑门构成且无反馈

答案:触发器有个稳定状态,它可以存储1位二进制码,存储8位二进制信息需要个触发器.()

答案:2,8D/A转换器的响应时间通常受到什么因素的影响()

答案:转换速度

答案:1kHz下列触发器中,有约束条件的是()。

答案:同步RS触发器

答案:1001石英晶体多谐振荡器的振荡频率与电路中的R、C成正比。()

答案:错组合逻辑电路设计的结果一般是要得到逻辑电路图。()

答案:对RAM不仅可以读,也可以写,则它可以替代所有ROM。()

答案:错组合电路的分析是指已知逻辑图,求解逻辑表达式的过程。()

答案:错除了时钟CP外,没有输入变量的电路不是时序电路。()

答案:错

答案:错

答案:

答案:EN1=0和EN2=1###EN1=1和EN2=0###EN1=0和EN2=0

答案:一个10位的D/A转换器的参考电压为1.8V,输入代码为768,输出电压是多少伏特()(四舍五入到最接近的选项)

答案:1.5V下列表达式中符合逻辑运算法则的是()。

答案:下面的4个CMOS电路,不能正常工作的是()。

答案:一个班做表决,四个班委都必须同意,表决才生效,其逻辑关系是()。

答案:与逻辑()存储器是一种组合逻辑电路。

答案:ROM将8位RAM扩展成16位RAM的方法是将下列选项中的()以外的信号线相应地并联在一起。

答案:数据线时序逻辑电路中必须有()。

答案:时钟信号()存储器断电之后数据不会丢失。

答案:ROM或非逻辑关系表述正确的是()。

答案:有1出0,全0出1一个4输入端的与非门,使其输出为1的输入变量取值组合有()种。

答案:15

答案:模3可逆计数器用触发器设计一个24进制的计数器,至少需要()个触发器。

答案:5触发器CP输入端的三角形符号指的是()

答案:边沿触发

答案:一个8位D/A转换器的参考电压为3.3V,输入代码为128,输出电压是多少伏特()(四舍五入到最接近的选项)

答案:1.0V若一个A/D转换器的量化步进为0.025V,输入信号为0.15V,那么它的数字输出是多少()

答案:5ROM具有()功能。

答案:只读逐次逼近型A/D转换器的基本原理是:()

答案:将输入信号与多个参考电压比较下列器件中,实现逻辑加法运算的是()。

答案:或门用4级触发器组成计数器,其最大计数模是()。

答案:16以下各电路中,()可以产生脉冲定时。

答案:多谐振荡器同步计数器和异步计数器比较,同步计数器的显著优点是()。

答案:工作速度高一位8421BCD码译码器的数据输入线与译码输出线的组合是3:8。()

答案:错

答案:对一个32K×4的存储系统的起始地址为全0,其最高地址的十六进制地址码为7FFFH。()

答案:对三态门有三种输出状态,即输出高电平、输出低电平和高阻状态,分别代表三种不同的逻辑值。对吗?()

答案:错施密特触发器的正向阈值电压一定大于负向阈值电压。()

答案:对在使用卡诺图法化简时,最小项既可以当作0,也可以当作1。()

答案:错集成逻辑门电路在使用时,一般不让多余的输入端悬空,以防引入干扰信号。对多余输入端的处理以不改变电路工作状态及稳定可靠为原则。对吗?()

答案:对单稳态触发器可用于将正弦波变换成方波。()

答案:错时序电路的根本特征是任意时刻的输出不仅取决于当时的输入,而且还取决于电路原来的状态。()

答案:对EPROM不仅可以读,也可以写,则它可以替代RAM。()

答案:错5V电源供电74HC系列的CMOS与非门;已知74HC系列VIL(max)=1.5V,VOL(max)=0.1V;VIH(min)=3.5V,VOH(min)=4.9V。输入端在以下()接法中属于高电平逻辑1。

答案:输入端接5V电源###输入端接同类与非门输出高电平4.9V一个4输入的或非门,只使用其中的3个输入端,另外一输入端应该()。

答案:正逻辑体制下,接逻辑0###接低电平下列电路中属于时序电路的是()。

答案:寄存器###计数器

答案:4位二进制译码器,其输出端个数为()。

答案:16

答案:图a某EPROM有4位数据线,10位地址线,则其存储容量为()。

答案:4KBD/A转换器的作用是将什么类型的信号转换为模拟信号()

答案:数字信号转模拟信号

答案:

答案:一个A/D转换器的参考电压为2.048V,分辨率为12位,输入信号为1.5V,则其数字输出是多少()

答案:1843能够实现从多路数据输入端中选择一路进行传输的电路称为()。

答案:数据选择器

答案:1,1一个12位D/A转换器的参考电压为4V,输入代码为2048,输出电压是多少伏特()(四舍五入到最接近的选项)

答案:2V如果一个16位的D/A转换器的参考电压为10V,那么最大输出精度是多少毫伏()

答案:0.3052mV用二进制异步计数器从0开始计数,计到十进制数100,则最少需要()个触发器。

答案:7使用布尔代数运算时,可以使用的运算规则不包括()。

答案:引用

答案:2500Hz

答案:5kHz

答案:在四变量的卡诺图中,逻辑上不相邻的最小项为()。

答案:m2与m8下列不是3线—8线译码器74LS138输出端状态的是()。

答案:01011100在A/D转换中,采样定理的含义是:()

答案:输入信号的频率不能高于采样率的一半数据选择器,某瞬间在选择变量作用下,从多路信号中选出()。

答案:13线—8线译码器74LS138,当控制端使其处于不译码状态时,各输出端的状态为()。

答案:全为1状态某ROM有4位数据线,13位地址线,则其存储容量为()。

答案:32KB只有保持和翻转功能的触发器是()。

答案:T触发器某存储器的地址线为A12~A0,数据线为D7~D0,其存储容量是()。

答案:8K×8位优先编码器同时有两个信号输入时,是按()的输入信号编码。

答案:高优先级逐次比较型A/D转换器的基本原理是:()

答案:逐步逼近输入信号的真实值

答案:时序逻辑电路在输入有限个CP时钟后,电路进入有效循环,称()电路

答案:自启动()存储器是利用锁存器来保存数据0或1的。

答案:静态RAM串行式逐次逼近型A/D转换器的优点之一是:()

答案:多通道输入可以有多个输入信号同时有效的编码器是()。

答案:优先编码器比较两个一位二进制数A和B,当A=B时输出F=1,则F的表达式为()。

答案:如果一个12位D/A转换器的参考电压为5V,那么最小的输出电压分辨率是多少?()

答案:0.00125V一个10位的D/A转换器的输出范围是0V到10V,如果输入数字为512,对应的输出电压是多少?()

答案:5VD/A转换器的作用是将数字信号转换为()信号。

答案:模拟若一个A/D转换器的分辨率为10位,其最大输入电压范围为0到5V,那么每个量化级代表的电压是多少()

答案:0.01V在一个8位的D/A转换器中,有多少个可能的输出电压级别()

答案:256一个12位A/D转换器的参考电压为2.5V,输入电压为1.8V,则转换器的数字输出是多少()

答案:1853A/D转换的精度通常用什么来衡量()

答案:位数A/D模数转换器的作用是将模拟信号转换为:()

答案:数字信号一个A/D转换器的最大采样率为1Msps(百万样本每秒),其最小采样周期是多少纳秒()

答案:100ns逐次逼近型D/A转换器的工作原理是基于()。

答案:逐位比较石英晶体多谐振荡器的突出优点是。()

答案:振荡频率稳定单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。()

答案:错石英晶体多谐振荡器的缺点是。()

答案:频率不能调节多谐振荡器可产生。()

答案:矩形脉冲脉冲整形电路有()。

答案:施密特触发器()无需外加输入信号就能在接通电源后自动产生矩形波输出。

答案:多谐振荡器用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为。()

答案:3.33V多谐振荡器的输出信号的周期与阻容元件的参数成正比。()

答案:对集成单稳态触发器可分为和两大类。()

答案:可重复触发,不可重复触发()存储器在读/写的同时需要进行数据刷新。

答案:动态RAM一个容量为512×1的静态RAM具有()。

答案:地址线9根,数据线1根E2PROM不仅可以读,也可以写,则它可以替代RAM。()

答案:错随机存取存储器具有()功能。

答案:读/写某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是()。

答案:32K×4位要构成容量为4K×4的RAM,需要()片容量为256×4的RAM

答案:16一个16K×4的存储系统的起始地址为全0,其最高地址的十六进制地址码为3FFFH。()

答案:对()不具有多次擦除重写功能。

答案:PROM将4位RAM扩展成8位RAM的方法是将下列选项中的()以外的信号线相应地并联在一起。

答案:数据线某EPROM有8位数据线,13位地址线,则其存储容量为()。

答案:64KB4个触发器可以构成能寄存()位二进制数码的寄存器。

答案:4个8位移位寄存器,串行输入时经()脉冲后,8个数据全部移入寄存器。

答案:8个下列电路中不属于时序电路的是()。

答案:编码器用二进制异步计数器从0开始计数,计到十进制数178,则最少需要()个触发器。

答案:8

答案:40kHz设计一个8421BCD码计数器至少需要()个触发器。

答案:4把一个五进制计数器和四进制计数器串联,可得到()进制计数器。

答案:20用D触发器设计一个15进制的计数器,至少需要()个D触发器。

答案:4用n级触发器组成计数器,其最大计数模是()。

答案:

答案:要实现JK触发器转换为D触发器,应使()。

答案:

答案:J=1,K=1以下关于锁存器和触发器描述正确的是()

答案:锁存器是脉冲电平敏感器件,触发器是脉冲边沿敏感器件只有置0和置1功能的触发器是()。

答案:D触发器主从型JK触发器,当JK=00是,完成()功能。

答案:保持存储4位二进制信息需要()个触发器。

答案:4个当输入端S和R为()时,由或非门构成的基本SR锁存器保持原状态不变。

答案:S=0,R=0

答案:0,1普通编码器在任何时刻只能对一个输入信息进行编码,优先编码器允许多个输入信号有效,按优先级别高的有效输入信号进行编码。()

答案:对编码器的逻辑功能是()。

答案:把某种状态转换成相应的二进制代码引起组合电路中竞争冒险的原因是()。

答案:延时一个16选一的数据选择器,地址输入端有()个。

答案:4全加器只能完成两个1位二进制数的相加。()

答案:错组合逻辑电路不带有记忆功能。()

答案:对若在编码器中有50个编码对象则要求输出二进制代码的位数为()。

答案:6组合逻辑电路的分析就是根据逻辑电路分析找出电路的逻辑功能。()

答案:对LED共阳极型七段数码管一般采用低电平驱动。()

答案:对

答案:多余端1接高电平,多余端2接低电平一个4输入的与非门,只使用其中的3个输入端,另外一输入端应该()。

答案:正逻辑体制下,接逻辑1

答案:图c

答案:

答案:

答案:图c和图d输出端可以并联使用的CMOS逻辑门是()。

答案:漏极开路门,即OD门###三态门,即TSL

答案:

答案:已知74LVC系列CMOS门,在3.3V电源供电时,VIL(max)=0.8V,VOL(max

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论