创新中心FPGA开发板技术要求_第1页
创新中心FPGA开发板技术要求_第2页
创新中心FPGA开发板技术要求_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

创新中心FPGA开发板技术要求通信与信息工程学院创新中心因大学生创新训练及实践教学需要,拟采购FPGA口袋实验平台32套、电子系统设计FPGA开发板7套、基于ZYNQ的开源量测FPGA开发板4套,要求该批设备为同一生产厂家产品,具体技术要求如下:一、FPGA口袋实验平台 32套主芯片:XilinxArtixFPGA,逻辑单元不低于33,280、Slices不低于5,200、分布式RAM不低于400Kb、DSP单元不低于90个、BlockRAM不低于1,800Kb;板上时钟不低于100MHz;板卡配置方式:支持USB-JTAG编程接口和SPI闪存配置方式;板上需要有不少于2Mbit的SRAM;需要有SPI闪存;需要提供不少于16个LED、不少于8个的拨码开关、不少于8个DIP开关、不少于5个按键;提供通用扩展IO不少于32pin;板上7段数码管不少于8个;板上需要提供VGA视频输出接口与Audio音频接口;提供用于系统调试的USB-UART接口;板卡需要具有板载蓝牙模块;板卡需要具有板载DAC模块;板卡需要具有可调节的电位器,为XADC提供模拟输入;板卡需要具有XADC;要求提供XilinxVivado完全正式版开发工具以及license;提供XilinxVivado相关培训资料;提供XilinxVivado开发流程培训;提供板卡开发流程上手视频;提供不少于12个参考实验案例,包括蓝牙远程控制实验,嵌入式 Microblaze实验。、电子系统设计FPGA开发板 7套主芯片:XilinxArtixFPGA,逻辑单元不低于33,280、Slices不低于5,200、分布式RAM不低于400Kb、DSP单元不低于90个、BlockRAM不低于1,800Kb;板上时钟不低于100MHz;板卡配置方式:支持JTAG编程接口和SPI闪存配置方式;板上需要有不少于8Mbit的SRAM;需要具有板载SMA接口、80MSPS采样率、10bit分辨率ADC;需要具有板载SMA接口、165MSPS采样率、10bit分辨率DAC;需要具有独立时钟/FPGA输出/外部SMA输入可选的ADC时钟;需要具有板FPGA提供DAC时钟;需要提供不少于4个LED、不少于4个的拨码开关、不少于2个按键;需要提供不少于20个GPIO;需要具有底板连接器支持5V单电源供电;需要支持USB供电;

需要具有128-64液晶;需要具有4×4小键盘;需要具有RS-232接口;需要具有VGA接口;需要具有PWM信号接口;需要具有高速PMOD接口;需要具有可插拔的TM4C1294XLLaunchpad。基于ZYNQ的开源量测FPGA开发板 4套要求主控芯片使用ZYNQ-7000系列芯片,集成两颗ARMCortex-A9硬核,提供2.8万FPGA逻辑单元、2Mb片上blockRAM以及80个DSP计算单元;板上需要提供4个12-bit、100k/s采样的模拟输入;板上需要提供4个12-bit、100k/s采样的模拟输出;需要具有板载125MSPS采样率、14bit分辨率、双通道ADC,带宽50MHz;需要具有板载125MSPS采样率、14bit分辨率、双通道DAC,带宽50MHz;板上需要提供4GbDDR3内存以及MicroSD卡;板上需要提供千兆以太网连接器、USB2.0接口、USB-UART接口;板上需要提供至少16个扩展IO;需要具有提供扩展子板用于连接外部功能模块,并支持 IIC、SPI等总线接口;13.14.15.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论