版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第第页串行配置和并行配置模式下的多片FPGA配置数据流加载方式引言:在需要多个(FPGA)(芯片)的应用中,如果JTAG链上所有FPGA采用相同配置,可以通过“成组”加载方式同时加载;如果每个FPGA需要采用不同的配置数据流,可以通过“菊花链”加载方式或者使用外部逻辑依次加载。本文分别介绍串行配置和并行配置模式下的多片FPGA配置数据流加载方式。
1.菊花链串行配置模式(串行,多片FPGA采用不同配置流)
单一配置源可以通过利用串行菊花链方式加载多片7系列FPGA。在串行菊花链中,器件通过DIN管脚接收配置数据,通过DOU管脚将配置数据传输给下游器件。离配置源最近的器件称为最上游器件,离配置源最远的器件称为最下游器件。如下图所示。
图1Slave串行模式菊花链配置
在串行菊花链中,所有器件都设置为串行模式,配置(时钟)由外部提供,如图1中的Processor设备。如图1所示:
1)DONE管脚为开路输出,在Slave串行菊花链中应连接在一起,在最远一片FPGA上拉;
2)INIT_B管脚为双向管脚,开路,需要外部上拉电阻;
3)比特流启动时钟必须设置为CCLK。
串行菊花链中的第一个器件是最后加载数据流的。在配置链中的最后一个器件完成配置,并通过CRC校验,进入启动顺序。在所有器件释放它们的DONE管脚后,DONE(信号)上拉为高或者有链路中第一个器件驱动为高。
7系列FPGA与早期Virtex/Spartan系列FPGA串行菊花链连接考虑
1)许多较旧的FPGA设备无法接受7系列设备所能产生的CCLK频率。选择链中所有设备支持的配置CCLK速度;
2)7系列设备应始终位于串行菊花链的开头,而较旧的系列设备位于链的末端;
3)为7系列FPGA位流选项提供的指南应尽可能适用于串行菊花链中的所有设备;
4)设备可通过其DOUT引脚的配置位数有限。对于从VirtexII系列开始的7系列和Virtex设备,限制为4294967264位。对于Spartan-6和Spartan-3代设备,限制为2147483632位。所有下游设备的比特流长度总和不得超过此数字。
串行菊花链配置设计要点
1)启动顺序
应在DONE之前或在DONE的同一周期内释放,以确保所有DONE引脚释放后,设备可正常工作。
2)连接所有DONE管脚
所有设备的DONE引脚必须以串行菊花链连接,以防止配置失败。出于调试目的,有一种断开单个DONE的方法通常很有用,从而可以通过串行或JTAG接口单独配置设备。
3)DONE管脚上升时间
释放所有DONE引脚后,DONE引脚应从逻辑0上升到逻辑1。如果DONE信号上升需要额外的时间,可以通过Done(Pi)pe选项设置,参看UG628。
2.成组串行配置模式(串行,多片FPGA采用相同配置流)
使用成组串行配置设置,可以从同一位流源同时配置多个设备(图9-2)。在这种布置中,串行配置引脚被连接在一起,使得每个设备看到相同的信号转变。对于成组串行配置,所有设备必须相同。配置可以由外部配置控制器驱动,从闪存或其他存储器读取位流。
图2成组串行配置模式如图2所示:
1)DONE引脚为漏极开路输出;
2)INIT_B引脚是双向开放漏极引脚。需要外部上拉(电阻器);
3)必须为串行配置的CCLK设置启动时钟设置;
4)对于成组串行配置,所有设备必须相同(相同的IDCODE),并且必须使用相同的比特流进行配置。
成组串行配置考虑要点
1)启动顺序
应在DONE之前或在DONE的同一周期内释放,以确保所有DONE引脚释放后,设备可正常工作。
2)DONE管脚可断开
出于调试目的,有一种断开单个DONE的方法通常很有用,从而可以通过串行或JTAG接口单独配置设备。
3)CCLK作为电路板时钟信号布局布线
CCLK信号相对较慢,但7系列FPGA输入缓冲器上的边缘速率非常快。即使CCLK信号上的轻微信号完整性问题也会导致配置失败。典型的故障症状是DONE仍然为低,INIT_B为高。因此建议采用注重信号完整性的设计实践,包括IBIS的信号完整性(仿真)。
4)用于组合串行配置的PROM
用于组合串行配置的PROM文件与用于配置单个设备的PROM相同。没有特殊的PROM文件注意事项。
3.成组串行配置模式(并行Slave,多片FPGA采用不同配置流)
处于从属SelectMAP模式的多个7系列设备可以连接在一个公共SelectMAP总线上,如图3所示。在SelectMAP总线中,DATA、CCLK、RDWR_B、PROG(RAM)_B、DONE和INIT_B引脚在所有设备之间共享公共连接。
为了允许单独访问每个设备,不得将(CSI)_B(芯片选择)输入连接在一起。需要CSI_B信号的外部控制,通常由微处理器或(CPLD)提供。
图3从属SelectMAP模式的多个7系列设备
如果要在配置后对设备执行回读,则必须正确处理RDWR_B信号。否则,RDWR_B可能被绑定为低。
如图3所示:
1)DONE引脚为漏极开路输出;
2)INIT_B引脚是双向开放漏极引脚。需要外部上拉电阻器;
3)不支持回退重新配置;
4)必须为SelectMAP配置的CCLK设置启动时钟设置;
5)需要诸如微处理器或CPLD的外部控制器来控制配置;
6)数据总线可以是x8、x16或x32(用于从属SelectMAP)。
4.并行菊花链配置模式(主/从并行,多片FPGA采用不同配置流)
7系列FPGA配置支持并行菊花链。图4显示了BPI模式下主导设备的示例示意图。
主导设备也可以处于主或从SelectMAP模式。D[15:00]、CCLK、RDWR_B、PROGRAM_B、DONE和INIT_B引脚在所有设备之间共享公共连接。CSI_B引脚为菊花链。
图4并行菊花链
如图4所示:
1)DONE引脚为漏极开路输出;
2)INIT_B引脚是双向开放漏极引脚,需要外部上拉;
3)必须为SelectMAP配置的CCLK设置启动时钟设置;
4)应启用FCS_B、FWE_B、FOE_B、CSO_B弱上拉电阻器,否则每个引脚需要外部上拉电阻器。默认情况下,所有多功能I/O都具有配置后的弱下拉;
5)链中的第一个设备可以是主SelectMAP、从SelectMAP或BPI。以下设备必须处于从属SelectMAP模式;
6)不支持并行菊花链方案中的回读;
7)不支持回退重新配置。
5.并行成组配置模式(并行,多片FPGA采用相同配置流)
也可以通过使用成组的SelectMAP配置,使用相同的配置位流同时配置多个设备。
如图5所示,在成组SelectMAP布置中,两个或更多设备的CSI_B引脚连接在一起(或连接到GND),使所有设备识别D引脚上显示的数据。
图5成组的SelectMAP配置
如图5所示,如果外部(振荡器)可用,所有设备都可以设置为SlaveSelectMAP模式。
1)不支持同步SelectMAP模式;
2)不支持回退重新配置;
3)DONE引脚为漏极开路输出;
4)INIT_B引脚是一
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024年安徽省中考英语试题含解析
- 心理健康教育习题
- 协方差相关系数
- 高中语文专题三杂记第3课越州赵公救灾记课件苏教版选修唐宋八大家散文蚜
- 2014-2020年钢轨行业咨询报告
- 2013-2015年中国公路治安卡口系统行业市场调查分析及生产技术工艺研究报告
- 2024至2030年中国微型直流风扇行业投资前景及策略咨询研究报告
- 缓和医疗科普
- 2024至2030年中国尼龙缝纫线数据监测研究报告
- 2024至2030年中国多股漆包绞线数据监测研究报告
- 广东省2024年初中学业水平考试语文模拟试卷附答案
- 小学生中医药文化知识科普传承中医文化弘扬国粹精神课件
- 素养立意下的小学数学命题设计新走向
- 2024年贵州省中考英语试题卷(其他市、州卷)及答案详解
- 2024年海南省预防接种技能竞赛理论考试题库(含答案)
- 2024年铸牢中华民族共同体意识网络知识竞赛题库(附答案)
- 叙事护理案例分享(精制手工图文)
- 合同作废重签声明范文
- 环境保护教育培训(3篇模板)
- 人音版初音 八上 4.1我的祖国 教案
- 人教版七年级数学上册专题03线段的双中点模型(原卷版+解析)
评论
0/150
提交评论