电大本科计算机组成原理期末考试复习题库_第1页
电大本科计算机组成原理期末考试复习题库_第2页
电大本科计算机组成原理期末考试复习题库_第3页
电大本科计算机组成原理期末考试复习题库_第4页
电大本科计算机组成原理期末考试复习题库_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

27/27二,推断题:推断下列说法是否正确,并说明理由。1.只有定点数运算才可能溢出,浮点数运算不会产生溢出。(X)2.间接寻址是指指令中间接给出操作数地址。(√)3.程序计数器的位数取决于指令字长,指令寄存器的位数取决于机器字长。(X)4.半导体RAM信息可读可写,且断电后仍能保持记忆。(X)5.DMA传送方式时,DMA限制器每传送一个数据就窃取——个指令周期。(X)1.两个补码数相加,只有在最高位都是l时有可能产生溢出。(×)2.相对寻址方式中,操作数的有效地址等于程序计数器内容与偏移量之和。(√)3.指令是程序设计人员与计算机系统沟通的媒介;微指令是计算机指令和硬件电路建立联系的媒介。(√)4.半导体ROM是非易失性的,断电后仍旧能保持记忆。(√)5.在统一编址方式下,CPU访问I/O端口时必需运用专用的I/O指令。(×)1.ASCII编码是一种汉字字符编码;×2.一般采纳补码运算的二进制减法器,来实现定点二进制数加减法的运算;×3.在浮点数表示法中,阶码的位数越多,能表达的数值精度越高;×4.只有定点数运算才可能溢出,浮点数运算不会产生溢出。×1.变址寻址须要在指令中供应一个寄存器编号和一个数值。√2.计算机的指令越多,功能越强越好。×3.程序计数器PC主要用于解决指令的执行次序。√4.微程序限制器的运行速度一般要比硬连线限制器更快。×1.CPU访问存储器的时间是由存储器的容量确定的,存储器容量越大,访问存储器所需的时间越长。×2.引入虚拟存储系统的目的,是为了加快外存的存取速度。×3.按主机与接口间的数据传送方式,输入/输出接口可分为串行接口和并行接口。√4.DMA限制器通过中断向CPU发DMA恳求信号。√填空题(把正确的答案写进括号内。每空1分,共30分)1.计算机系统由硬件系统和软件系统构成,计算机硬件由(运算器),(限制器),(存储器),输入设备和输出设备等五部分组成。2.运算器是计算机进行数据处理的部件,主要具有算术运算和(逻辑运算)的处理功能。运算器主要由—算术逻辑单元(ALU),(累加器),(各种通用寄存器)和若干限制电路组成。3.执行一条指令,要经过(读取指令),(分析指令)和(执行指令)所规定的处理功能三个阶段完成,限制器还要保证能按程序中设定的指令运行次序,自动地连续执行指令序列。1.主频是计算机的一个重要指标,它的单位是(MH2);运算速度的单位是MIPS,也就是(每秒百万指令数)。2.十进制到二进制的转换,通常要区分数的(整数)部分和(小数)部分,并分别按(除2取余数)和(乘2取整数)部分两种不同的方法来完成。3.寻址方式要解决的问题是如何在指令巾表示一个操作数的地址,如何用这种表示得到操作数,或怎样计算出操作数的地址。表示在指令中的操作数地址通常被称为(形式地址);用这种形式地址并结合某些规则,可以计算出操作数在存储器中的存储单元地址,这地址被称为数据的(物理(有效)地址)·4.三级不同的存储器,是用读写速度不同,存储容量不同,运行原理不同,管理运用方法也不尽相同的不同存储器介质实现的。高速缓冲存储器运用(静态存储器芯片)实现,上存储器运用(动态存储器芯片)实现,而虚拟存储器则运用(快速磁盘设备)上的—片存储区。5.在计算机主机和I/O设备之间,可以采纳不同的限制方式进行数据传送。通常分为以下五种方式,即(程序直接限制方式),(程序中断传送方式),(直接存储器存取方式),(I/O通道限制方式)和(外围处理机方式)。1.计算机字长一般指的是(总线宽度),所谓n比特的CPU,其中的n是指(数据总线宽度)。2.任何进位计数制都包含两个基本要素,即(基数)和(位权)。在8进制计数中,基数为(8),第i位上的位权是(8i)。3.当前流行的计算机系统中,广泛采纳由三种运行原理不同,性能差异很大的存储介质,来分别构建(高速缓冲存储器),(主存储器)和(虚拟存储器),再将它们组成通过计算机硬软件统一管理与调度的三级结构的存储器系统。4.计算机输入输出子系统,通常由(计算机总线),(输入输出接口)和(输入输出设备)等3个层次的逻辑部件和设备共同组成,(计算机总线)用于连接计算机的各个部件为一体,构成完整的整机系统,在这些部件之间实现信息的相互沟通与传送。5.可以从不同的角度对打印机进行分类。从(印字方式)的角度来分,可以把打印机分成击打式和非击打式,击打式打印机又被分为(点阵式)和(活字式)两种。非击打式打印机是通过(静电)和(喷墨)等非机械撞击方式完成在纸上着色。1~2答案:3.在一个二进制编码的系统中,假如每个数据同一位上的符号“1”都代表确定的值,则该编码系统属于\有权码\,该值被称为这个数位的\位权\,计算一个数据表示的十进制的值时,可以通过把该数据的全部取值为1\数位的位权\累加求和来完成。4.计算定点小数补码一位除时,是用被除数和除数的补码表示直接计算商的\补码\表示的结果。求得每位商的依据,是比较被除数[和中间步骤的差]与除数的\肯定值\的大小,其规则是:(1)开始时,当被除数与除数同号,用\减\运算求第一位商,当被除数与除数异号,用\加\运算求第一位商;(2)当计算的结果与除数(同号),该位商为1,求下一位商时要用(减)运算完成,结果与除数(异号)时,该位商为0,求下一位商时要用(加)运算完成;(3)对运算的结果左移一位写回开始时存放(被除数)的累加器,对存放商的寄存器的内容也同时(左移)一位。接下来开始求下一位商。(4)用此方法计算,假如结果不溢出,商的符号和数值位是用相同的方法计算出来的,严格他说,此时求出的商是(反)码表示的结果,对正的商,也就是补码表示,对负的商,应当再在最低位(加1)后才是真正的补码表示的商;为了简单,也可以不去区分商的符号,商的最低位不再经过计算得到,而是恒置为(1)。5.在计算机系统中,地址总线的位数确定了内存储器(最大的可寻址)空间,数据总线的位数与它的工作频率的乘积(正比于)该总线最大的输入/输出实力。6.运用阵列磁盘可以比较简单地增加磁盘系统的(存储容量),提高磁盘系统的读写速度,能便利地实现磁盘系统的(容错)功能。一,选择题(每小题3分,共30分)1.下列数中最小的数是(C).A.(1O1001)2:B.(52)8C.(00101001)BCDD.(233)162.1946年研制胜利的第一台计算机称为——,1949年研制胜利的第一台程序内存的计算机称为。(B)A.EDVAC,MARKIBENIAC,EDSACC.ENIAC,MARKID.ENIAC,UNIVACI3.冯.诺依曼机工作方式的基本特点是(A)。A多指令流单数据流B按地址访问并依次执行指令c堆栈操作D存储器按内部选择地址4.两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C)。A有可能产生溢出B会产生溢出C肯定不会产生溢出D不肯定会产生溢出5.在指令的寻址方式中,寄存器寻址,操作数在(AB)中,指令中的操作数是()。A通用寄存器B,寄存器编号C内存单元D.操作数的地址E.操作数地址的地址F.操作数本身G.指令6.关于操作数的来源和去处,表述不正确的是(D)。A第一个来源和去处是CPU寄存器B第二个来源和去处是外设中的寄存器C第三个来源和去处是内存中的存贮器D.第四个来源和去处是外存贮器7.对磁盘进行格式化,在一个记录面上要将磁盘划分为若干——,在这基础上,又要将——划分为若干——。(A)A.磁道,磁道,扇区B.扇区,扇区,磁道C扇区,磁道,扇区D.磁道,扇区,磁道8.在采纳DMA方式的I/O系统中,其基本思想是在(B)之间建立直接的数据通路。A.CPU与外围设备B主存与外围设备C外设与外设D.CPU与主存1.冯·诺依曼机工作方式的基本特点是(B)。A,多指令流单数据流B.按地址访问并依次执行指令C.堆栈操作D.存储器按内部选择地址2.计算机系统中的存储器系统是指——,没有外部存储器的计算机监控程序可以存放在中。(D)A.RAM,CPUB.ROM,RAMC.主存储器,RAM和ROMD.主存储器和外存储器,ROM3.某机字长16位,采纳定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为——,最小负小数为——。(C)A.+(216一1),一(1—2-15)B.+(215一1),一(1—2-16)C,+(1—215),一(1一2-15)D.+(215一1),—(1—215)4.在定点数运算中产生溢出的缘由是(C)。A.运算过程中最高位产生了进位或借位B.参与运算的操作数超出了机器的表示范围C.运算的结果的操作数超山了机器的表示范围D.寄存器的位数太少,不得不舍弃最低有效位5.间接寻址是指(D)。A,指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址6.输入输出指令的功能是(C)。A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和I/O设备之间的数据传送D.改变程序执行的依次7.某计算机的字长是8位,它的存储容量是64KB,若按字编址,则它的寻址范围应当是(B)。A.0—128KB.0—64KC,0—32KD.0一16K8.若主存每个存储单元为16位,则(B)。A.其地址线也为16位B.其地址线与16无关C.其地址线为“位D.其地址线与16有关9.在计算机I/O系统中,在用DMA方式传送数据时,DMA限制器应限制(D)。A.地址总线B.数据总线C.限制总线D.以上都是1o.在计算机总线结构的单机系统中,三总线结构的计算机的总线系统由(B)组成,A.系统总线,内存总线和l/()总线B.数据总线,地址总线和限制总线C.内部总线,系统总线和I/O总线D,ISA总线,VESA总线和PCI总线1.完整的计算机系统应当包括(D)。A.运算器,存储器和限制器B.外部设备和主机C.主机和好用程序D.配套的硬件设备和软件系统2.迄今为止,计算机中的全部信息仍以二进制方式表示的缘由是——,计算机硬件能直接执行的只有——。(C)A.节约元件,符号语言B.运算速度快,机器语言和汇编语言C.物理器件性能所致,机器语言D.信息处理便利,汇编语言3.下列数中最小的数是(C)。A.(1010010)2B.(512)8C.(00101000)BCDD.(235)164.定点数补码加法具有两个特点:一是符号位(B);二是相加后最高位上的进位要舍去。A.与数值位分别进行运算B.与数值位一起参与运算C.要舍去D.表示溢出5.长度相同但格式不同的2种浮点数,假设前者阶码长,尾数短,后者阶码短,尾数长,其他规定均相同,则它们可表示的数的范围和精度为(B)。A.两者可表示的数的范围和精度相同B.前者可表示的数的范围大但精度低C.后者可表示的数的范围大且精度高D.前者可表示的数的范围大且精度高6.马上寻址是指(B)。A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址7.在限制器中,必需有一个部件,能供应指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是(C)。A.IPB.IRC.PCD.AR8.某计算机的字长是16位,它的存储容量是64KB,若按字编址,则它的寻址范围应当是(B)。A.0—64KB.0—32KC.0—64KBD.0—32KB9.在采纳DMA方式的I/O系统中,其基本思想是在(B)之间建立直接的数据通路。A.CPU与外围设备B.主存与外围设备C.外设与外设D.CPU与主存10.在单级中断系统中,CPU一旦响应中断,则马上关闭(C)标记,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。A.中断允许B.中断恳求C.中断屏蔽D.中断响应答案:A2.在定点二进制运算器中,加法运算一般通过(D)来实现。A.原码运算的二进制加法器B.反码运算的二进制加法器C.补码运算的十进制加法器D.补码运算的二进制加法器3.定点数补码加法具有两个特点:一是符号位与数值位一起参与运算;二是相加后最高位上的进位(C)。A.与数值位分别进行运算B.与数值位一起参与运算C.要舍去D.表示溢出4.长度相同但格式不同的2种浮点数,假设前者阶码长,尾数短,后者阶码短,尾数长,其他规定均相同,则它们可表示的数的范围和精度为(C)。A.两者可表示的数的范围和精度相同B.前者可表示的数的范围大且精度高C.后者可表示的数的范围小但精度高D.前者可表示的数的范围小且精度高5.直接寻址是指(A)。A.指令中直接给出操作数地址B.指令中直接给出操作数C.指令中间接给出操作数D.指令中间接给出操作数地址6.堆栈寻址的原则是(B)。A.随意进出B.后进先出C.先进先出D.后进后出7.组成硬连线限制器的主要部件有(B)。A.PC,IPB.PC,IRC.IR,IPD。AR,IP8.微程序限制器中,机器指令与微指令的关系是(B)。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来说明执行C.一段机器指令组成的程序可由一条微指令来执行,D.一条微指令由若干条机器指令组成9.若主存每个存储单元存8位数据,则(B)。A.其地址线也为8位B.其地址线与8无关C.其地址线为16位D.其地址线与8有关10.CPU通过指令访问Cache所用的程序地址叫做(A)。A.逻辑地址B.物理地址C.虚拟地址D,真实地址11.在独立编址方式下,存储单元和I/O设备是靠(A)来区分的。A.不同的地址和指令代码B.不同的数据和指令代码C.不同的数据和地址D.不同的地址,12,在采纳DMA方式高速传输数据时,数据传送是通过计算机的(D)传输的。A.限制总线B.专为DMA设的数据总线C.地址总线D.数据总线1~5答案:BABCB6.输入输出指令的功能足(C)。A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和I/O设备之间的数据传送D.改变程序执行的依次7.微程序限制器中,机器指令与微指令的关系是(D)。A.一段机器指令组成的程序可由一条微指令来执行B.一条微指令由若干条机器指令组成C.每一条机器指令由一条微指令来执行D.每一条机器指令由一段用微指令编成的微程序来说明执行8.相对指令流水线方案和多指令周期方案,单指令周期方案的资源利用率和性能价格比(A)。A.最低B.居中C.最高D.都差不多9.某一RAM芯片,其容量为1024X8位,除电源端和接地端外,连同片选和读/写信号该芯片引出脚的最小数目应为(B)。A.23B.20C.17D.1910.在主存和CPU之间增加Cache的目的是(C)。A.扩大主存的容量B.增加CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配D.代替CPU中的寄存器工作11.计算机系统的输入输出接口是(B)之间的交接界面。A.CPU与存储器B.主机与外围设备C.存储器与外围设备D.CPU与系统总线12.在采纳DMA方式的I/O系统中,其基本思想是在(B)之间建立直接的数据通路。A.CPU与外围设备B.主存与外围设备C.外设与外设D.CPU与主存一,选择题:1.机器数_____中,零的表示形式是唯一的。A.原码B.补码C.移码D.反码答案:B2.某计算机字长16位,采纳补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_____,最小负小数为_____。

A.B.C.D.答案:C3.加法器采纳并行进位的目的是_____。A.提高加法器的速度B.快速传递进位信号C.优化加法器结构D.增加加法器功能答案:B4.组成一个运算器须要多个部件,但下面所列_____不是组成运算器的部件。A.状态寄存器B.数据总线C.ALUD.地址寄存器答案:D一,选择题:1.计算机硬件能直接识别和运行的只能是_______程序。A.机器语言B.汇编语言C.高级语言D.VHDL答:A2.指令中用到的数据可以来自_______(可多选)。A.通用寄存器B.微程序存储器C.输入输出接口D.指令寄存器E.内存单元F.磁盘答:A,C,E3.汇编语言要经过_______的翻译才能在计算机中执行。A.编译程序B.数据库管理程序C.汇编程序D.文字处理程序答:C4.在设计指令操作码时要做到_______(可多选)。A.能区分一套指令系统中的全部指令B.能表明操作数的地址C.长度随意确定D.长度适当规范统一答:A,B,D5.限制器的功能是_______。A.向计算机各部件供应限制信号B.执行语言翻译C.支持汇编程序D.完成数据运算答:A6.从资源利用率和性能价格比考虑,指令流水线方案_______,多指令周期方案_______,单指令周期方案_______。A.最好B.次之C.最不可取D.都差不多答:A,B,C一,选择题:1.下列部件(设备)中,存取速度最快的是______。答:CA.光盘存储器B.CPU的寄存器

C.软盘存储器D.硬盘存储器2.某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为______。答:DA.23B.25C.50D.203.在主存和CPU之间增加Cache的目的是______。A.扩大主存的容量B.增加CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配D.代替CPU中的寄存器工作答:C4.在独立编址方式下,存储单元和I/O设备是靠______来区分的。A.不同的地址和指令代码B.不同的数据和指令代码C.不同的数据和地址D.不同的地址答:A5.随着CPU速度的不断提升,程序查询方式很少被采纳的缘由是______。A.硬件结构困难B.硬件结构简单C.CPU与外设串行工作D.CPU与外设并行工作答:D6.在采纳DMA方式的I/O系统中,其基本思想是在____之间建立直接的数据通路。A.CPU与外设B.主存与外设C.CPU与主存D.外设与外设答:B1.在做脱机运算器试验时,送到运算器芯片的限制信号是通过()供应的,外部送到运算器芯片的数据信号是通过()供应的,并通过()查看运算器的运算结果(运算的值和特征标记位状态)。FDBA.计算机的限制器B.发光二极管指示灯亮灭状态C.显示器屏幕上的内容D.手拨数据开关E.运算器累加器中的内容F.微型开关2.在组合逻辑的限制器中,节拍发生器〔TIMING〕的作用在于指明指令的执行(),它是一个典型的()逻辑电路,从一个节拍状态变到下一个节拍状态时,同时翻转的触发器数目以尽可能的()为好。LBHA.快B.时序C.多D.组合E.数据F.限制G.类型H.少1.次序J.状态K.过程L.步骤3.在计算机硬件系统中,在指令的操作数字段中所表示的内存地址被称为(),用它计算出来的送到内存用以访问一个存储器单元的地址被称为();在讲解虚拟存储器时,程序的指令中运用的是存储器的(),经过地址变换后得到的可以用以访问一个存储器单元的地址被称为();CAFEA.有效地址B.内存地址C.形式地址D.文件地址E.物理地址F.逻辑地址G.虚拟地址H.指令地址I.指令地址J.CACHE地址三,简答题(50分)1.简述计算机运算器部件的主要功能。(分)答:运算器部件是计算机五大功能部件中的数据加工部件。运算器的首要功能是完成对数据的算术和逻辑运算,由其内部的ALU担当。运算器的第二项功能是暂存将参与运算的数据和中间结果,由其内部的一组寄存器担当。另外,运算器通常还作为处理机内部传送数据的重要通路。2.一条指令通常由哪些部分组成简述各部分的功能。(8分)答:通常状况下,一条指令要由操作码和操作数地址两部分内容组成。其中第一部分是指令的操作码,它确定了本条指令是执行算术,逻辑,读写等多种操作中的哪一种功能,计算机为每条指令安排了一个确定的操作码。第二部分是指令的操作数地址,用于给出被操作的信息(指令或数据)的地址,包括参与运算的一或多个操作数所在的地址,运算结果的保存地址,程序的转移地址,被调用的子程序的人口地址等。3.什么是高速缓冲存储器在计算机系统中它是如何发挥作用的(7分)答:高速缓冲存储器,是一个相对于主存来说容量很小,速度特快,用静态存储器器件实现的存储器系统。它的作用在于缓解主存速度慢,跟不上CPU渎写速度要求的冲突。它的实现原理是,把CPU最近最可能用到的少量信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就不必访问慢速的主存,而直接从快速的CACHE中得到,从而提高了得到这些信息的速度,使CPU有更高的运行效率。4.说明术语:总线周期。(7分)答:总线周期通常指的是通过总线完成一次内存读写操作或完成一次输入输出设备的读写操作所必需的时间。依据详细的操作性质,可以把一个总线周期区分为内存读周期,内存写周期,I/O读周期和I/O写周期等4种类型。1.1.按你自己的理解和想像的计算机的硬件(应有中断功能)组成,写出完成下面给定的指令格式的指令的执行流程;(18分)(1)累加器内容完成“异或”运算“异或”指令的指令格式操作码DRSR(2)把一个内存单元中的内容读到所选择的一个累加器中。操作码DRSR答案:(1)执行流程:a.程序计数器的内容→地址寄存器b.读内存,读出的指令→指令寄存器c.DR的内容异或SR的内容,结果→DRd.检查有无中断恳求,有,则进行相应处理;无,则转入下一条指令的执行过程。(2)执行流程:a.程序计数器的内容→地址寄存器b.读内存,读出的指令→指令寄存器c.SR的内容→地址寄存器(寄存器间接寻址方式)d.读内存,读出的数据→DRe.检查有无中断恳求,有,则进行相应处理;无,则转入下一条指令的执行过程2.2.回答中断处理功能在计算机系统中的主要作用,至少说出5点。(15分)参考答案(随意选答5个)(1)一种重要的输入输出方式(2)硬件故障报警处理(3)支持多道程序运行(4)支持实时处理功能(5)支持人机交互的重要手段(6)支持计算机之间高速通讯和网络功能(刀支持建立多任务系统和多处理机系统3.3.在计算机系统中,运用直接存储器访问的目的是什么?在采纳总线周期“挪用”方式把外围设备传送来的一个数据写进内存储器的一个单元的期间,CPU可能处于何种运行方式?对采纳直接存储器访问的外围设备,要给出中断恳求功能吗?为什么?(17分)答案:(1)既要提高高速外围设备与计算机主机(内存储器)之间传送数据的速度,又要降低数据人出对CPU的时间开销;(5分)(2)在采纳总线周期“挪用”方式把外围设备传送来的一个数据写进内存储器的一个单元的期间,CPU可能处于等待运用总线的状态(与DMA竞争运用总线而且未取得总线运用权),或正在正常执行程序(未遇到与DMA竞争运用总线的状况);(6分)(3)对采纳直接存储器访问的外围设备,也要给出中断恳求功能,因为一次数据传送可能要多次(每次传送一批数据)启动DMA传送过程才能完成,每传送完成一批数据,DMA卡要送中断恳求信号给CPU。1.简述计算机运算器部件的主要功能。答案:运算器部件是计算机五大功能部件中的数据加工部件。运算器的首要功能是完成对数据的算术和逻辑运算,由其内部的ALu担当。运算器的第二项功能是暂存将参与运算的数据和中间结果,由其内部的一组寄存器担当。另外,运算器通常还作为处理机内部传送数据的重要通路。2.在教学计算机的总线设计中,提到并实现了内部总线和外部总线,这指的是什么含义他们是如何连接起来的如何限制二者之间的通断以及数据传送的方向?答案:在教学计算机的总线设计中,cPu一侧运用的数据总线被称为内部总线,在内存储器和I/O接口一侧运用的数据总线被称为外部总线,他们经过双向三态门电路实现相互连接,而双向三态门电路本身就有一个选择接通或断开两个方向的数据信息的限制信号,还有另一个选择数据传送方向的限制信号,只要依据运行要求正确地供应出这2个限制信号即可。1.简述奇偶校验码和海明校验码的实现原理。答:奇偶校验码原理:通常是为一个字节补充一个二进制位,称为校验位,通过设置校验位的值为0或1的方式,使字节自身的8位和该校验位含有1值的位数肯定为奇数或偶数。在接收方,检查接收到的码字是否还满意取值为1的总的位数的奇偶关系,来确定数据是否出错。海明校验码原理:是在k个数据位之外加上r个校验位,从而形成一个k+r位的新的码字,使新的码字的码距比较匀称地拉大。把数据的每一个二进制位安排在几个不同的偶校验位的组合中,当某一位出现错误,就会引起相关的几个校验位的值发生变化,这不但可以发觉错误,还可以指出哪一位出错,为进一步纠错供应了依据。2.简述教材中给出的MIPS计算机的运算器部件的功能和组成。答:MIPS计算机的运算器部件的功能和组成:运算器的首要功能是完成对数据的算术和逻辑运算,由其内部的一个被称之为算术与逻辑运算部件(英文缩写为ALU)担当;运算器的第二项功能,是暂存将参与运算的数据和中间结果,由其内部的一组寄存器担当;为了用硬件线路完成乘除指令运算,运算器内一般还有一个能自行左右移位的专用寄存器,通称乘商寄存器。这些部件通过几组多路选通器电路实现相互连接和数据传送;运算器要与计算机其它几个功能部件连接在一起协同运行,还必需有接受外部数据输入和送出运算结果的逻辑电路。3.浮点运算器由哪几部分组成?答:处理浮点数指数部分的部件,处理尾数的部件,加速移位操作的移位寄存器线路以及寄存器堆等组成。4.假定X=0.0110011*211,Y=0.1101101*2-10(此处的数均为二进制),在不运用隐藏位的状况下,回答下列问题:(1)浮点数阶码用4位移码,尾数用8位原码表示(含符号位),写出该浮点数能表示的肯定值最大,最小的(正数和负数)数值;解答:肯定值最大:111101111111,111111111111;肯定值最小:000100000000,000110000000(2)写出X,Y的浮点数表示。[X]浮=101100110011

[Y]浮=011001101101(3)计算X+YA:求阶差:|△E|=|1011-0110|=0101B:对阶:Y变为10110000001101101C:尾数相加:00011001100000+00000001101101=00011011001101D:规格化:左规:尾数为011011001101,阶码为1010F:舍入处理:采纳0舍1入法处理,则有001101100+1=001101101E:不溢出所以,X+Y最终浮点数格式的结果:101001101101,即0.1101101*2101.一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式?各自应用在什么场合?各自的优缺点是什么?答:一条指令通常由操作码和操作数两个部分组成。指令的操作码一般有定长的操作码,变长的操作码两种组织方式。定长操作码的组织方式应用在当前多数的计算机中;变长的操作码组织方式一般用在小型及以上的计算机当中。(注:存疑)定长操作码的组织方式对于简化计算机硬件设计,提高指令译码和识别速度有利。变长的操作码组织方式可以在比较短的指令字中,既能表示出比较多的指令条数,又能尽量满意给出相应的操作数地址的要求。2.如何在指令中表示操作数的地址?通常运用哪些基本寻址方式?答:是通过寻址方式来表示操作数的地址。

通常运用的基本寻址方式有:马上数寻址,直接寻址,寄存器寻址,寄存器间接寻址,变址寻址,相对寻址,间接寻址,堆栈寻址等。3.为读写输入/输出设备,通常有哪几种常用的寻址方式用以指定被读写设备?答:为读写输入/输出设备,通常有两种常用的编址方式用以指定被读写设备,一是I/O端口与主存储器统一的编制方式,另一种是I/O端口与主存储器彼此独立的编制方式。(存疑,此答案回答的是编码方式,而非寻址方式--!)4.简述计算机中限制器的功能和基本组成,微程序的限制器和硬连线的限制器在组成和运行原理方面有何相同和不同之处?答:限制器主要由下面4个部分组成:(1)程序计数器(PC),是用于供应指令在内存中的地址的部件,服务于读取指令,能执行内容增量和接收新的指令地址,用于给出下一条将要执行的指令的地址。(2)指令寄存器(IR),是用于接收并保存从内存储器读出来的指令内容的部件,在执行本条指令的整个过程中,为系统运行供应指令本身的主要信息。(3)指令执行的步骤标记线路,用于标记出每条指令的各个执行步骤的相对次序关系,保证每一条指令按设定的步骤序列依次执行。(4)全部限制信号的产生部件,它依据指令操作码,指令的执行步骤(时刻),或许还有些另外的条件信号,来形成或供应出当前执行步骤计算机各个部件要用到的限制信号。计算机整机各硬件系统,正是在这些信号限制下协同运行,执行指令,产生预期的执行结果。由于上述后两个部分的详细组成与运行原理不同,限制器被分为硬连线限制器和微程序限制器两大类。微程序的限制器和组合逻辑的限制器是计算机中两种不同类型的限制器。共同点:①基本功能都是供应计算机各个部件协同运行所须要的限制信号;②组成部分都有程序计数器PC,指令寄存器IR;③都分成几个执行步骤完成每一条指令的详细功能。不同点:主要表现在处理指令执行步骤的方法,供应限制信号的方案不一样。微程序的限制器是通过微指令地址的连接区分指令执行步骤,应供应的限制信号从限制存储器中读出,并经过一个微指令寄存器送到被限制部件。组合逻辑限制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应供应的限制信号。微程序的限制器的优点是设计与实现简单些,易用于实现系列计算机产品的限制器,理论上可实现动态微程序设计,缺点是运行速度要慢一些。组合逻辑限制器的优点是运行速度明显地快,缺点是设计与实现困难些,但随着EDA工具的成熟,该缺点已得到很大缓解。5.限制器的设计和该计算机的指令系统是什么关系?答:限制器的的基本功能,是依据当前正在执行的指令,和它所处的执行步骤,形成并供应在这一时刻整机各部件要用到的限制信号。所以,限制器的设计和该计算机的指令系统是一一对应的关系,也就是限制器的设计应依据指令的要求来进行,特殊是要分析每条指令的执行步骤,产生每个步骤所须要的限制信号。6.指令采纳依次方式,流水线方式执行的主要差别是什么?各有什么优点和缺点?依次方式是,在一条指令完全执行结束后,再开始执行下一条指令。优点是限制器设计简单,简单实现,;缺点是速度比较慢。指令流水线方式是提高计算机硬件性能的重要技术和有效措施,在成本增加不多的状况下很明显地提高了计算机的性能。追求的目标是力争在每一个指令执行步骤中完成一条指令的执行过程。实现思路是把一条指令的几项功能划分到不同的执行部件去完成,在时间上又允许这几个部件可以同时运行。缺点是限制器设计困难,比较不简单实现,;突出的优点是速度明显提高。1.在三级存储体系中,主存,外存和高速缓存各有什么作用?各有什么特点?答:多级存储器系统,是围绕读写速度尚可,存储容量适中的主存储器来组织和运行的,并由高速缓冲存储器缓解主存读写速度慢,不能满意CPU运行速度须要的冲突;用虚拟存储器更大的存储空间,解决主存容量小,存不下规模更大的程序与更多数据的难题,从而达到使整个存储器系统有更高的读写速度,尽可能大的存储容量,相对较低的制造与运行成本。高速缓冲存储器的问题是容量很小,虚拟存储器的问题是读写速太慢。追求整个存储器系统有更高的性能/价格比的核心思路,在于运用中充分发挥三级存储器各自的优势,尽量避开其短处。2.什么是随机存取方式?哪些存储器采纳随机存取方式?答:RAM,即随机存储器,可以看作是由很多基本的存储单元组合起来构成的大规模集成电路。静态随机存储器(RAM)和动态随机存储器(DRAM)可采纳随机存取方式。3.什么是虚拟存储器?它能解决什么问题?为什么?答:虚拟存储器属于主存-外存层次,由存储器管理硬件和操作系统中存储器管理软件支持,借助于硬磁盘等协助存储器,并以透亮方式供应应用户的计算机系统具有辅存的容量,接近主存的速度,单位容量的成本和辅存差不多的存储器。主要用来缓解内存不足的问题。因为系统会运用一部分硬盘空间来补充内存。4.什么是串行接口和并行接口?简述它们的数据传输方式和适用场合。答:串行接口只须要一对信号线来传输数据,主要用于传输速度不高,传输距离较长的场合。并行接口传输按字或字节处理数据,传输速率较低,好用于传输速度较高的设备,如打印机等。5.CPU在每次执行中断服务程序前后应做哪些工作?答:CPU在每次执行中断服务程序前完成:关中断;保存断点和被停下来的程序的现场信息;判别中断源,转中断服务程序的入口地址;执行开中断指令。CPU在每次执行中断服务程序后完成:关中断,打算返回主程序;复原现场信息,复原断点;执行开中断;返回主程序。6.总线的信息传输有哪几种方式?详细说明几种方式的特点。答:总线的传输方式有:串行传送,并行传送,复用传送和数据包传送。1.简述浮点运算器的作用,它由哪几部分组成(分)答:浮点运算器是主要用于对计算机内的浮点数进行运算的部件。浮点数.通常由阶码和尾数两部分组成,阶码是整数形式的,尾数是定点小数形式的。这两部分执行的操作不尽相同。因此,浮点运算器总是由处理阶码和处理尾数的这样两部分逻辑线路组成。2.计算机指令中要用到的操作数一般可以来自哪些部件(分)答:操作数的来源一是CPU内部的通用寄存器,二是外围设备(接口)中的一个寄存器,三是内存储器的一个存储单元。3.Cache,有哪3种基本映像方式,直接映像方式的主要优缺点是什么(7分)答:Cache,存储器通常运用3种映像方式,它们是全相联映像方式,直接映像方式,组相联映像方式。直接映像是简单的地址映像,地址变换速度较快,且遇到冲突替换时,只要将所在的块替换出来。不须要替换算法,硬件实现更简单,但它的命中率略低。4.简述总线的串行传送,并行传送,复用传送和数据包传送四种基本信息传输方式的特点。(8分)答:串行传送方式是I\位字长的数据通过一条通信信号线一位一位地传送;并行传送方式是字长n位的数据由n条信号线同时传送,数据传输的速度当然快多子;复用传送方式也就是将数据分时分组传送的方式,它由同步信号限制,在一组通信线上采纳分时的方法,轮番地并行传送不同组信号。这种方式削减了信号线的数目,提高了总线的利用率,同时也降低了成本,但影响了整体的传输速度;数据包传送方式是将被传送的信息组成一个固定的数据结构,通常包含数据,地址和时钟等信息,这样削减了通信中同步操作的时间。1.举例说明计算机中寄存器寻址,寄存器间接寻址方式,从形式地址到得到操作数的寻址处理过程。答案:(1)寄存器寻址,形式地址为寄存器名(或编号),寄存器中的内容为操作数;(2)寄存器间接寻址,形式地址为寄存器名(或编号),寄存器中的内容为操作数的地址,再读一次内存得到操作数。2.多级结构的存储器是由哪3级存储器组成的每一级存储器运用什么类型的存储介质,这些介质的主要特性是什么答案:多级结构的存储器是由高速缓存,主存储器和虚拟存储器组成的。高速缓冲存储器运用静态存储器芯片实现,主存储器通常运用动态存储器芯片实现,而虚拟存储器则运用快速磁盘设备上的一片存储区。前两者是半导体电路器件,以数字逻辑电路方式进行读写,后者则是在磁性介质层中通过电磁转换过程完成信息读写。1.高速缓冲存储器在计算机系统中的主要作用是什么,用什么类型的存储器芯片实现,为什么答案:.高速缓冲存储器,是一个相对于主存来说容量很小,速度特快,用静态存储器器件实现的存储器系统。它的作用在于缓解主有速度慢,跟不上CPU读写速度要求的冲突。它的实现原理,是把CPU最近最可能用到的少量信息(数据或指令)从主存复制到CACHE中,当CPU下次再用这些信息时,它就不必访问慢速的主存,而直接从快速的CACHE中得到,从而提高了得到这些信息的速度,使CPU有更高的运行效率。2.开中断,关中断的含义是什么他们的作用是什么答案:通常是在CPU内部没置—个"中断允许”触发器,只有该触发器被置为“1“状态,才允许CPU响应中断恳求,该触发器被置为“o”状态,则禁止CPU响应中断恳求。为此,在指令系统中,为操作“中断允许”触发器,应设置“开中断”指令(置“1”中断允许触发器)和“关中断”指令(清“o”中断允许触发器)。四,计算题:1.将十六进制数据14.4CH表示成二进制数,然后表示成八进制数和十进制数。14.4CH=(10100.01001100)2=(14.23)8=(20.21875)10注:本题原答案疑似错误,本人答案为:14.4CH=(10100.01001100)2=(24.23)8=(20.296875)10,请各位同学自行学习验证。2.对下列十进制数表示成8位(含一位符号位)二进制数原码和补码编码。(1)17;

[X]原=00010001,[X]补=00010001(2)-17;[X]原=10010001,[X]补=111011113.已知下列各[x]原,分别求它们的[x]反和[x]补。(1)[x]原=0.10100;[x]反=010100,[x]补=010100(2)[x]原=1.00111;[x]反=111000,[x]补=111001(注:本答案不确定)(3)[x]原=010100;[x]反=010100,[x]补=010100(4)[x]原=110100;[x]反=101011,[x]补=1011004.写出X=10111101,Y=-00101011的双符号位原码,反码,补码表示,并用双符号补码计算两个数的差。

[X]原=0010111101,[X]反=0010111101,[X]补=0010111101

[Y]原=1100101011,[Y]反=1111010100,[Y]补=1111010101

[X]补+[Y]补=0010010010(注:本答案存疑)1.写出X=10111101,Y=一0010101l的原码和补码表示,并用补码计算两个数的差。答案:[X]原=010111101[Y]原=100101011[X]补=010111101[Y]补=111010101[X—Y]补=0111010002.将十进制数47化成二进制数,再写出它的原码,补码表示(符号位和数值位共8位)。(责任编辑:电大试题库)(47)l0=(0101111)2原码00101111补码00101111(((((((((((((1.写出X=0.1101,Y=一0.0111的双符号位原码,反码,补码表示,并用双符号补码计算数的和。(每空2分,共18分)2.将十进制数47化成二进制数,再写出它的原码,补码表示(符号位和数值位共8位)。))))))))))答案在放在一起在下:(2)原码0010111l补码001011111.写出X=10111101,Y=一00101011的双符号位原码,反码,补码表示,并用双符号补码计算两个数的差。(每空2分,共18分)原码反码补码答案:原码反码补码X=10llllo10010111101001011110l001011110lY=一0010101111001010111111010100111101010lX-Y0110010010(溢出)111110100100lllol0002.把正确的答案或选择写进括号内(二进制须要小数点后保留8位)答案:1,用补码运算方法计算X-}-Y的值及运算结果的特征(几个标记位的值):1.X=O.1011Y=O.1100(1)X=O.1011Y=O.1lOO[X]补001011[Y]补十0011000l0111(溢出)2.X=-O.1011Y=O.1001(2)X=-0.1011Y=0.1001[X]补110101[Y]补+001001111110(无进位,结果非零,不溢出,符号位为负)(2016.06.22)计算机组成原理课程期末复习指导(文本)宁晨:同学们好!老师好!欢迎参与本次教学活动,本次活动主要是扶植大家开始期末复习,盼望大家仔细阅读后面的帖子,有问题及时提问。关于本课程的期末考核方式和题型本课程无论是面授班还是网络课程试点班,均按指定时间,指定地点,参与纸质试卷的闭卷考试,考试时间为90分钟。详细题型分值是:试卷总分100分,题型,分值安排比例:(1)选择题:共36分。本题含12小题,每小题3分。(2)推断题:共15分。本题含5小题,每小题3分。(3)计算题:共20分。本题含2小题,每小题10分。(4)简答题:共29分。本题含4小题,每小题6~8分。期末复习指导一为了扶植大家对本课程内容进行全面复习,这里给大家一些重点难点要求。一,数据表示和运算方法(一)考核要求1.驾驭数制及数制转换的基本概念,娴熟运用各种进制数间的转换规则进行手工转换运算;2.驾驭原码,反码和补码的基本概念和定义,并能娴熟完成定点数的原码,反码和补码之间的转换;3.理解浮点数在计算机内的表示方法,能够说明阶码和尾数的位数与数值范围和数值精度的关系;4.理解检错纠错编码的用途,能够区分几种常见的校验码,能够说明奇偶校验码的实现方法,能够说明海明码及循环码实现检错和纠错的基本原理;5.驾驭运用定点数的补码加减法运算规则进行基本的运算和溢出检查的方法;6.了解定点数的原码一位乘,除法的可行算法。(二)例题1.把正确的答案或选择写进括号内(二进制须要小数点后保留8位)。(0.71)10=(0.01110001)BCD=(0.10110101)2=(0.B5)16(1AB)16=(000110101011)2=(427)102.某计算机字长16位,采纳补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为,最小负小数为。3.长度相同但格式不同的2种浮点数,假设前者阶码长,尾数短,后者阶码短,尾数长,其他规定均相同,则它们可表示的数的范围和精度为。两者可表示的数的范围和精度相同前者可表示的数的范围大但精度低后者可表示的数的范围大且精度高前者可表示的数的范围大且精度高4.已知X=0.1101,Y=-0.0111。求[X]原,[Y]原,[X]补,[Y]补,[X+Y]补。解题思路:正数的原码=反码=补码负数的补码为原码求反,末位加1[X+Y]补=[X]补+[Y]补[X-Y]补=[X]补+[-Y]补5.已知X=0.1101,Y=-0.0111。求[X]原,[Y]原,[X]补,[Y]补,[X+Y]补。答案:[X]原=01101[Y]原=10111[X]补=01101[Y]补=11001[X+Y]补=00110二,运算器部件(一)考核要求1.驾驭定点运算器中ALU的功能;2.了解定点运算器中ALU的线路和实现原理;3.驾驭定点运算器的功能与组成,了解运算器在整机系统中的地位;4.理解MIPS计算机的运算器实例的组成特点;5.了解浮点运算器的功能与组成。(二)例题举例说明运算器中的ALU通常可以供应的至少5种运算功能,运算器中运用多累加器的好处是什么?答:ALU通常应供应加,减,与,或,异或等多种算术及逻辑运算功能;运算器中运用多累加器有利于削减运算器执行运算过程中访问内存储器的次数,即可以把一些中间结果暂存在累加器中,有利于提高计算机的运行效率。三,指令系统和汇编语言程序设计(一)考核要求1.理解指令的功能,构成格式,操作码和操作数地址两个字段的内容和组织方式;2.了解指令分类的方案和分类结果;3.理解并记忆指令中的形式地址和物理地址的概念;4.理解并叙述几种常用的寻址方式的用法及其编码表示;5.理解3个级别的计算机语言之间的关键区分和各自的应用场合。(二)例题1.说明寄存器寻址,寄存器间接寻址,变址寻址和堆栈寻址,从形式地址到得到操作数的寻址处理过程。答:(1)寄存器寻址,形式地址为寄存器名(或编号),寄存器中的内容为操作数;(2)寄存器间接寻址,形式地址为寄存器名(或编号),寄存器中的内容为操作数的地址,再读一次内存得到操作数;(3)变址寻址,形式地址为变址寄存器名(或编号)和变址偏移值,把变址寄存器中的内容与变址偏移值相加得到操作数的地址,再读一次内存得到操作数;(4)堆栈寻址,通常形式地址为将写入堆栈的,或接收堆栈读出内容的寄存器名(或编号),指令中不直接给出内存地址,而是选用默认的堆栈指针寄存器中的内容为内存地址,读写堆栈总伴有修改堆栈指针的操作。2.确定一台计算机的指令系统并评价其优劣,通常应从哪几个方面考虑?答:主要从以下四个方面进行考虑:(1)指令系统的完备性,常用指令齐全,编程便利;(2)指令系统的高效性,程序占内存空间少,运行速度快;(3)指令系统的规整性,指令和数据运用规则统一简单,易学易记;(4)指令系统的兼容性,同一系列的低档计算机的程序能在新的高档机上直接运行。2.推断题:变址寻址方式中,操作数的有效地址等于变址寄存器内容加上变址偏移量。(√)四,限制器部件(一)考核要求1.理解并记忆计算机限制器的功能与基本组成,体会限制器在计算机整机中的地位;2.理解并记忆硬连线限制器部件的实际组成及其各子部件的功能;3.了解MIPS32计算机系统及其限制器部件的运行原理;4.了解限制器部件的设计过程和基础技术;5.理解并记忆微程序限制器的一般组成和基本运行原理;6.理解并叙述微指令中的下地地址字段,微命令字段的内容及其限制功能;7.了解微程序限制器与硬连线限制器在组成与性能方面的异同之处;8.理解并记忆指令流水线的概念,关键技术指标;9.了解指令流水线的实现思路,3类相关问题及其解决方案;10.了解指令级并行技术的概念。(二)例题1.说明计算机的组合逻辑限制器和微程序限制器在组成和运行原理两个方面的同异之处,比较它们的优缺点?答:共同点是:(1)基本功能都是供应计算机各个部件协同运行所须要的限制信号;(2)组成部分都有程序计数器PC,指令寄存器IR,都分成几个执行步骤完成每一条指令的详细功能。不同点是:处理指令执行步骤的方法,供应限制信号的方案不一样。组合逻辑限制器是用节拍发生器指明指令执行步骤,用组合逻辑电路直接给出应供应的限制信号,其优点是运行速度快,缺点是设计与实现困难,但随着大规模现场可编程集成电路的出现,该缺点已得到很大缓解;微程序的限制器是通过微指令地址的连接,区分指令执行步骤,应供应的限制信号是从限制存储器中读出来的,并经过一个微指令寄存器送到被限制部件的,其缺点是运行速度要慢一些,优点是设计与实现简单些,宜用于实现系列计算机产品的限制器,理论上可实现动态微程序设计。2.一台MIPS计算机的多周期CPU系统由哪几部分组成?各部分功能是什么?答:由运算器,存储器,限制器3部分组成。(1)运算器:寄存器组REGs(存数),算逻运算单元ALU(运算)(2)存储器:主存储体(保存程序和数据),数据寄存器DR(存读出数)(3)限制器:①程序计数器PC(保存指令地址)②指令寄存器IR(保存指令内容)③节拍发生器(产生指令执行步骤信号)④限制信号产生电路(供应限制各部件的全部限制信号)3.什么是指令流水线?答:流水线技术:处理机内部的时间并行性技术。是提高计算机硬件性能的重要技术和有效措施,在成本增加不多的状况下很明显地提高了计算机的性能。指令流水线:流水线的每个阶段完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。五,存储器系统(一)考核要求1.了解存储器的分类及各类存储器的特点;2.理解并记忆存储器系统的分层结构及原则;3.驾驭主存储器的组成,技术指标和运行原理;4.驾驭并描述Cache的功能及工作原理;5.理解Cache的3种地址映像方式;6.了解虚拟存储器的基本概念与实现方法。(二)例题说明多级结构的存储器系统是建立在什么原理之上的?说明什么是多级结构存储器系统中的一样性原则和包含性原则?答:建立在程序运行的局部性原理之上的。局部性原理:在一小段时间内运行的程序,只运用少量的指令和少量的数据,而这少量的指令和少量的数据往往又集中在存储器的一小片存储区域中。一样性原则:保存在不同级的存储器中同一个数据必需有相同的值包含性原则:保存在内层存储器(靠近CPU)中的数据肯定也被保存在外层存储器中,即保存在内层存储器中的数据只是已保存在外层存储器中更多数据中的一小部分的复制品。六,输入/输出设备与输入/输出系统(一)考核要求1.理解接口的含义,信息交换的过程,具有的功能和类型;2.了解接口电路的两种端口编址方式的特点;3.理解并区分几种标准接口的不同特点;4.理解并区分几种输入/输出方式的不同特点;5.理解与中断和DMA相关的一些重要的基本概念;6.理解并能说明中断全过程中涉及到的一些重要名词和结论;7.驾驭DMA限制器的功能,组成,数据传送方法和过程;8.理解与总线相关的一些重要的基本概念;9.驾驭总线仲裁和数据传送限制等基本的工作原理。(二)例题1.简述输入输出端口的统一编址方式和独立编址方式的含义。答:统一编址方式是将主存地址空间分出一部分地址用于对I/O端口进行编址,也就是I/O端口运用了原本属于主存地址对其进行编址。此方式无需设置特地的输入输出指令,只要用一般的访问主存的指令就可以访问I/O端口。独立编址方式则是将I/O端口单独进行编址,使I/O端口和存储空间的地址空间相互独立。采纳这种编址方式,CPU访问I/O端口时必需运用专用的I/O指令。2.什么状况下CPU可以响应中断?简要说明一次中断处理过程。答:当有中断恳求时,若此时系统允许中断,CPU正在处理的程序的优先级比正在恳求的中断优先级低,又到了一条指令执行结束时刻,则CPU将可以响应中断。形考作业指导1计算题:1.将十六进制数据14.4CH表示成二进制数,然后表示成八进制数和十进制数。说明:十进制数(Decimalnumber)用后缀D表示或无后缀二进制数(Binarynumber)用后缀B表示八进制数(O

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论