第06章 时序逻辑电路5_第1页
第06章 时序逻辑电路5_第2页
第06章 时序逻辑电路5_第3页
第06章 时序逻辑电路5_第4页
第06章 时序逻辑电路5_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

6.5寄存器和移位寄存器6.5.1寄存器6.5.2移位寄存器6.5.3集成移位寄存器74194

移位寄存器的工作原理

双向移位寄存器寄存器是用来存储二进制代码的电路。它的主要组成部分是触发器。一个触发器能存储1位二进制代码,要存储n位二进制代码,就需要用n个触发器,所以寄存器实际上是若干触发器的集合。6.5.1寄存器—74LS1756.5.1多位寄存器—74LS175保持××××HH1D2D3D4D4D3D2D1DHLLLL×××××L1Q2Q3Q4Q4D3D2D1DCPRD输出输入保持××××LH表7.2.174LS175的功能表6.5.2移位寄存器把若干个触发器串接起来,就可以构成一个移位寄存器。图7.2.2串行数据输入端串行数据输出端并行数据输出端1.单向移位寄存器(串入/串出、并出、右移)6.5.2移位寄存器D2=Q1D1=Q0D3=Q2D0=DIQ0n+1=DQ1n+1=Q0Q2n+1=Q1Q3n+1=Q2Qn+1=DD触发器的特性方程驱动方程:次态方程:工作原理:设DI

=Q0Q1Q2Q3

=1011

10

11

01

10

11

00

10

00

00

00

4个CP后,输入端的数据“1011”,串行送入寄存器,并行输出;再经过4个CP,串行输出(数码移出寄存器)。FF0FF1FF2FF3CR=01CP后12CP后13CP后04CP后11011图7.2.3时序图D3D2D1D0D3D3D3D3123456789D2D2D1D2D1D0D2D1D0D1D0D0

再经过4个CP后,从DI端串行输入的数据从DO端串行输出。

串入串出

从图中可看出:经过4个CP作用后,从DI端串行输入的数据从Q0Q1Q2Q3并行输出。串入并出工作波形:2.双向移位寄存器S=1S=0右移左移还可实现串行输入/串行输出、串行输入/并行输出。6.5.3集成移位寄存器---741944个并行输入端2个控制端控制信号功能S1S000保持01右移10左移11并行输入4个并行输出端表7.2.474194功能表×××××××LLH8L××××L×HLH7H××××H×HLH6L×××××LLHH5并入并出H×××××HLHH4ABCDABCD××HHH3保持××××H(L)××××H2LLLL×××××××××L1ABCD右移DSR左移DSLS0S1QAQBQCQD并行输入时钟脉冲CP串行输入控制信号输出输入清零RD序号说明异步清0左移1左移0右移0右移1保持6.5.4应用例1远距离数据传送

例2完成算术运算移位寄存器发射接收移位寄存器CPCPD0------D7D0------D7左移一位,00100100,相当于×2;左移两位1000,相当于×4;同理,右移一位相当于÷2……用左移、右移实现×2,÷2运算。如(0010)2=2106.5.4应用例3时序脉冲产生器。电路如图所示。画出Q0--Q3波形,分析逻辑功能。启动解:开始启动,信号为0,∴S1=1此时S0=1,则194工作在“并入并出”状态,Q0-Q3=0111启动信号撤除后为1,所以S1S0=01,则194工作在“右移”状态。DSR=Q3,故循环移位。因为Q0-Q3总有一个为0,∴S1一直为0,不断右移。&&CPQ0Q1Q2Q3S1S0CRDSR74194D0D1D2D31101110

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论