EDA与数字系统设计_第1页
EDA与数字系统设计_第2页
EDA与数字系统设计_第3页
EDA与数字系统设计_第4页
EDA与数字系统设计_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

会计学1EDA与数字系统设计

基本概念EDA——电子设计自动化

ASIC——专用集成电路

FPGA——现场可编程门阵列

CPLD——复杂可编程器件

GAL——通用阵列逻辑

ISP——在系统可编程

JTAG——联合测试行动小组第1页/共8页EDA概念发展EDA广义定义:半导体工艺设计自动化、可编程器件设计自动化、电子系统设计自动化、印刷电路板设计自动化、仿真与测试、故障诊断自动化形式验证自动化统称为EDA工程第2页/共8页EDA技术极大地降低硬件电路设计难度,提高设计效率,是电子系统设计方法质的飞跃。EDA技术实现载体:CPLD/FPGA描述方式:硬件描述语言HDL设计方法:自上至下(ToptoDown)设计工具:开发软件、开发系统硬件验证:实验开发系统第3页/共8页EDA设计流程第4页/共8页设计输入(原理图/HDL文本编辑)1.图形输入

状态图输入波形图输入原理图输入在EDA软件的图形编辑界面上绘制能完成特定功能的电路原理图

2.

HDL文本输入

将使用了某种硬件描述语言(HDL)的电路设计文本,如VHDL或Verilog的源程序,进行编辑输入。

综合

整个综合过程就是将设计者在EDA平台上编辑输入的HDL文本、原理图或状态图形描述,依据给定的硬件结构组件和约束控制条件进行编译、优化、转换和综合,最终获得门级电路甚至更底层的电路描述网表文件。第5页/共8页适配

将由综合器产生的网表文件配置于指定的目标器件中,使之产生最终的下载文件,如JEDEC、Jam格式的文件。时序仿真与功能仿真

时序仿真

接近真实器件运行特性的仿真

功能仿真直接对VHDL、原理图描述或其他描述形式的逻辑功能进行测试模拟编程下载

硬件测试

第6页/共8页实现载体:CPLD/FPGA描述方式:硬件描述语言VHDL、VerlogHDL等设计工具:开发软件、开发系统硬件验证:实验开发系统EDA技术的涉及内容生产厂家:Altera、Xilinx、Lattice设计思路:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论