东北大学 嵌入式系统与FPGA实验室开放实验项目_第1页
东北大学 嵌入式系统与FPGA实验室开放实验项目_第2页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

嵌入式系统与FPGA实验室开放实验项目表嵌入式系统原理与序号实验项目实验内容实验说明学时1嵌入式软件开发基础实验熟悉ARM嵌入式开发实验箱,学习EmbestIDE集成开发环境;掌握使用C语言和汇编语言开发嵌入式软件的流程。开放项目4学时2基本接口实验掌握存储器的配置、读写;掌握S3C2410芯片I/O的使用方法;掌握ARM处理器的中断方式和中断处理方法;掌握ARM串行通信的使用方法。开放项目4学时3人机接口实验掌握S3C2410芯片的LCD控制器的使用方法;学习液晶显示文本和图形的方法和程序设计;掌握键盘控制与设计方法。开放项目4学时4通信接口实验掌握I2C串行数据通信协议的使用方法。开放项目4学时FPGA原理与应用

序号实验项目实验内容实验说明学时1QuartusII环境入门实验熟悉QuartusII软件的使用熟悉EDA/SOPC-II+实验箱熟悉EDA开发的基本流程开放项目4学时2VHDL语言基础实验加法器设计开放项目2学时3组合逻辑电路设计编译码器设计,按FPGA设计流程,利用EDA/SOPC-II+实验箱中的拨挡开关模块和LED模块来实现其功能开放项目2学时4时序电路设计计数器设计,按FPGA设计流程,利用EDA/SOPC-II+实验箱中的拨挡开关模块和LED模块及数码管来实现其功能开放项目2学时5图形设计输入实验学习QuartusII中基于图形设计输入的流程开放项目2学时6七人表决器设计利用EDA/SOPC-II+实验箱中的拨挡开关模块和LED模块来实现一个简单的七人表决器的功能开放项目2学时

7抢答器设计利用EDA/SOPC-II+实验箱中的按键开关模块和LED模块来实现抢答器的功能开放项目2学时8步长可变的加减计数器设计个8位的计数器,步长的改变量要求从0〜15开放项目4学时9存储器设计实验存储器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论