电子科大课件VHDL2_第1页
电子科大课件VHDL2_第2页
电子科大课件VHDL2_第3页
电子科大课件VHDL2_第4页
电子科大课件VHDL2_第5页
已阅读5页,还剩20页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字集成电路的结构特点(CMOS电路)MOS晶体管模型组合逻辑基本结构逻辑单元的优化设计组合单元的规模约束问题时序逻辑的时间关系问题数字集成电路的结构特点(CMOS电路)MOS晶体管模型MOS晶体管模型典型尺度参数为:沟道宽度W、沟道长度L,逻辑面积A;MOS晶体管模型典型尺度参数为:MOS晶体管电学模型典型参数为:导通电阻、栅极电容、漏极电容和源极电容MOS晶体管电学模型典型参数为:电学参数与尺度参数的关系在电路单元设计时,为了提高集成度,通常沟道长度总是希望保持最小值,而沟道宽度却可以进行加长;电学参数与尺度参数的关系在电路单元设计时,为了提高集成度,通CMOS基本电路结构通常采用N网络与

2、P网络互补连接构成:N网络实现逻辑,并联为“与”,串联为“或”CMOS基本电路结构通常采用N网络与P网络互补连接构成:N网典型CMOS基本电路CMOS反相器 典型CMOS基本电路CMOS反相器 典型CMOS基本电路与非门和或非门典型CMOS基本电路与非门和或非门典型CMOS基本电路与或非结构(AOI)典型CMOS基本电路与或非结构(AOI)CMOS传输门(TG)电路采用N晶体管和P晶体管并接构成,两管的栅极接互补控制电平。CMOS传输门(TG)电路采用N晶体管和P晶体管并接构成,两CMOS传输门(TG)电路异或门MUX2 CMOS传输门(TG)电路异或门MUX2 基于CMOS传输门(TG)电路

3、异或门MUX2 基于CMOS传输门(TG)电路异或门MUX2 基于CMOS传输门(TG)电路MUX2 的应用形式基于CMOS传输门(TG)电路MUX2 的应用形式CMOS组合逻辑单元的设计优化目标:实现要求的逻辑功能;减少电路的时间延迟;降低电路功耗;提高电路集成度。CMOS组合逻辑单元的设计优化目标:最小晶体管所有设计尺度都采用版图设计规则所能容许的最小尺度进行设计。参数表征基本单位:设定对于NMOS的最小晶体管:沟道宽度W=1,导通电阻R=1,栅极电容Cg=1,逻辑面积A=1;最小晶体管所有设计尺度都采用版图设计规则所能容许的最小尺度进单元电路的时间延迟电路的时间延迟主要是由于随着状态的改

4、变,电路通过导通电阻为相关的电容充电和放电导致的。若导通电阻为R,连接到输出端上的总电容为C,则延迟时间可以粗略表达为t=RC。单元电路的时间延迟电路的时间延迟主要是由于随着状态的改变,电单元电路的优化基本单元电路主要指INV,NAND,NOR,AOI等;设计优化主要有面积优化和性能优化两种方案;单元电路的优化基本单元电路主要指INV,NAND,NOR,A面积优化的设计面积优化设计时,所有晶体管的面积均采用最小晶体管形式。可以采用预先制备的标准晶体管阵列形式进行设计,只考虑晶体管之间的连线问题,设计过程相对简单。面积优化的设计面积优化设计时,所有晶体管的面积均采用最小晶体面积优化的特点逻辑单元

5、的逻辑面积就等于该单元所使用的晶体管数量。每个输入端的输入电容都等于2;每个输出端的输出电容等于该输出端直接连接的晶体管数量乘以3。面积优化的特点逻辑单元的逻辑面积就等于该单元所使用的晶体管数面积优化的特点逻辑单元的输出电阻取决于导通支路上串联晶体管的数量。对于N管,导通电阻为1;对于P管,导通电阻为2。根据逻辑的不同以及输出电平的不同,输出电阻会有较大差异。面积优化的特点逻辑单元的输出电阻取决于导通支路上串联晶体管的面积优化的特点 逻辑面积 上升时间 下降时间 INV: 2 16 8NAND(n): 2n 6n+10 n(3n+5)NOR(n): 2n 3n+5 2n(3n+5) AOI(2

6、,2): 8 52 32AOI(3,3): 12 94 42假定扇出系数均为1进行计算面积优化的特点 逻辑面积 上升时间 面积优化的问题逻辑单元的输出电阻可以有很大的变化,导致输出端上升时间和下降时间的不一致;不同的逻辑单元也具有不同的输出电阻,这使电路的时间性能设计显得非常复杂。面积优化的问题逻辑单元的输出电阻可以有很大的变化,导致输出端性能优化的设计性能优化的要点是保持所有逻辑单元的输出电阻为最小(都等于1),上升时间和下降时间能够保持一致,在此情况下,延迟时间单纯取决于逻辑单元的电容。这一方案可以简化电路性能的设计,同时提高电路的速度。性能优化的设计性能优化的要点是保持所有逻辑单元的输出电阻为最性能优化的规则沟道长度设置为最小尺度,通过调整沟道宽度使电阻一致。P管的宽度大于N管(=2);当n个晶体管串联时,宽度应该增加为n倍;沟道宽度增加时,相关电容和逻辑面积成比例增加。性能优化的规则沟道长度设置为最小尺度,通过调整沟道宽度使电阻一些典型逻辑器件的优化设计一些典型逻辑器件的优化设计一些典型逻辑器件的优化设计 延迟时间 逻辑面积 INV: 12 3 NAND(n

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论