录井数电复习课件_第1页
录井数电复习课件_第2页
录井数电复习课件_第3页
录井数电复习课件_第4页
录井数电复习课件_第5页
已阅读5页,还剩37页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术课程复习文汉云计算机科学院2013年6月27日Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.留媒腋获堵机油窗昂过诊概枷范怨赃巳丘恰竹匪崖妄险盒鼎籍沮霜茁拨挣长江大学级录井数电复习资料B8/20/20221题型介绍一、填空题(1分20空=20分)二、选择题(2分5题=10分)三、简答题(5分4题=20分)四、分析题(组合12分+时序13分=25分)五、设计题(组合10分+时序15分=25分)Evaluat

2、ion only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.淋和踊恰寄贤嘴煽塑秩绸疽昌段白檄您垣炭数园网倔蕊逻耸逞凶烘丽椽足长江大学级录井数电复习资料B8/20/20222方法一:代数化简法(教材P13) 基本公式,常用公式,三个规则 依赖于对公式的熟练方法二:卡诺图化简法 卡诺圈的画法2N个最小项 充分利用无关项一、逻辑函数化简Evaluation only.Created with Aspose.Slides for .NET 3.5 C

3、lient Profile .Copyright 2004-2011 Aspose Pty Ltd.迂尊肆航让缎昨砷惋雪曼示依霜腾猴固啥茄猿攘势侣闻沥侯韶货赃崩石恰长江大学级录井数电复习资料B8/20/202231. 用卡诺图法化简:一、逻辑函数化简Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.寝证找饶筑螟瓷恫纠傲勇炳道腰澡翼二姐宰御步茅绑吗贫抨齿逊塞载塑麓长江大学级录井数电复习资料B8/20/202

4、24(2)化简函数 一、逻辑函数化简若要求此函数的反函数和对偶式,如何求?Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.瘁维程弘哩回愈追誉泪俯鸵丢贷式荷押掷道为骤健竟巨宗提龟祝侄铸窘喘长江大学级录井数电复习资料B8/20/20225(3)化简F3=F4=F3答案F4答案Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2

5、.0.0.Copyright 2004-2011 Aspose Pty Ltd.屁杏呸傀陷娜锤扮石押棚皆戍杨淋郴座奎嚏饲朔滇谦登酥咯丽凿秃邑姓漂长江大学级录井数电复习资料B8/20/20226 F3= BC返回Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.贫连窑宾虑墙梯终猩凋湖缨赤顾营拳它德盛妻盘绳劫蔼冀夏棱釉侥辈胸甭长江大学级录井数电复习资料B8/20/20227F4=Evaluation only.Create

6、d with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.惺慑内雨游检爵臀尸底级听匙凹琢漾梁孵坠氢馈螟京诽试培了弊梯声蓉涎长江大学级录井数电复习资料B8/20/20228二、简答题1、教材P113-114:加法器的VHDL语言描述如果是三态门应该如何描述?请参考教材P76,【例3-2】Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-

7、2011 Aspose Pty Ltd.旭唾踪翟辜退弯遏退祝侵乏基旷娟娃纱沸溺柿陌蛮灿欢波滚缉鸥梳激憾匪长江大学级录井数电复习资料B8/20/202292、试画出维持阻塞(负边沿触发)D触发器在下图所示波形作用下的Q端波形。触发器初始状态为0。Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.赡惊填哪潘督完叁吭墒寻狞官防奢筹更弧台物碑谍兼漾鞭纽致宋移要砂王长江大学级录井数电复习资料B8/20/202210解:如果是JK

8、触发器?参考教材P144-145【例5-3】Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.揪崇泌壕响酷耙氏味积搐域豁悼皋敷糠升嫂律慷函帧铝湍救诣峡炼锣蛮喘长江大学级录井数电复习资料B8/20/2022113、试用74LS138实现逻辑函数。以教材P103【例4-5】为例。如果是要求用74LS151实现逻辑函数,参阅教材P121【例4-8】。Evaluation only.Created with Aspose.Sl

9、ides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.睡各蘸芥都魂膝筑慈巡鳞伯翱来俘蛾甥模菜片竣鄂牙炮杉今买熄肠在噎撇长江大学级录井数电复习资料B8/20/202212所谓组合逻辑电路的分析,就是根据给定的逻辑电路图,求出电路的逻辑功能。 分析的主要步骤如下: (1)由逻辑图写表达式; (2)化简表达式; (3)列真值表; (4)描述逻辑功能。四、组合电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Pro

10、file .Copyright 2004-2011 Aspose Pty Ltd.妊魂余艳悟球五曰眷秋艰败两湃申质诞攀锑隶赔绳恩其急监胶旭霓截等饼长江大学级录井数电复习资料B8/20/202213 组合逻辑电路的设计方法组合逻辑电路的设计步骤: (1)分析设计要求,设置输入输出变量并逻辑赋值; (2)列真值表; (3)写出逻辑表达式,并化简; (4)画逻辑电路图。与分析过程相反,组合逻辑电路的设计是根据给定的实际逻辑问题,求出实现其逻辑功能的最简单的逻辑电路。返回Evaluation only.Created with Aspose.Slides for .NET 3.5 Cli

11、ent Profile .Copyright 2004-2011 Aspose Pty Ltd.庞寄噪酒穷揩哺悯债赖邱写埂佃弗汗踌赏沿哎拭鬃赂囱玻糯撵贬酞钓寿吩长江大学级录井数电复习资料B8/20/2022141.分析所示电路,其中X为控制端,F为输出,分析此电路逻辑功能 四、组合电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.杀炙账疥脊杨纸荧帐倚摆楔堤旨省缉活峨夯奇莽哎豌舒氨仟署芒掘继

12、氓醇长江大学级录井数电复习资料B8/20/202215解:(1)由图写出函数F的表达式并化简如下: (2)列真值表 (3)功能描述如下: X=0 完成判奇功能。 X=1 完成逻辑一致判断功能。四、组合电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.昼女旦肄椰傍乳缴械晃链了蒋僚肢股咒楚费洒鉴挂兄蕾朋珊屋溢绩玄释髓长江大学级录井数电复习资料B8/20/2022162. 设计一个带控制端的组合逻辑电路,控制

13、端X=0时,实现F=A+B,控制端X=1时,实现 F=AB,请用74LS138 和必要的门电路实现。 四、组合电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.忱貉呵返赞卢己严萍蔬舅高舵槛米盘洼辑垂搐窑渣幢禽延蚊螟兽蒂揭彻屠长江大学级录井数电复习资料B8/20/202217解:解:(1) 真值表见右表(2) 卡诺图自己画(3) 写出函数式 (4) 画电路图 XABF0000001101010111100

14、1101111011110四、组合电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.础距帚烤粉锌哦琵哆躇邪诸综靶载召恢耀婿爽邓夫蠢歹猜旧鹅您痹司唆镭长江大学级录井数电复习资料B8/20/202218如果用74LS151实现,请自己画出图来!四、组合电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile

15、.Copyright 2004-2011 Aspose Pty Ltd.舜秉可犯作下砖踢努抡感料馋彻孤凉操扶籍嫩东敛隘柱癣沃琉颈斡酝诀败长江大学级录井数电复习资料B8/20/2022193. 使用七段集成显示译码器74LS48和数码管组成一个6位数字的译码显示电路,要求将003.470显示成3.47,各片74LS48的控制端应如何处理?(1)写出设计思路;(2)在下面的图上画出连线图。(注:不考虑小数点的显示)Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyrig

16、ht 2004-2011 Aspose Pty Ltd.略痔例莽甜毗甲田孝咕闯岁脉淀锄推纽谎堪拈顽藉狄内熟键添泻也淄裔族长江大学级录井数电复习资料B8/20/2022208421BCD码Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.敌殿砒者忆腥掳坚想启式奸飞政霹焊慢慰蜂蹭竭租猜慎味效凄酿访涩柞带长江大学级录井数电复习资料B8/20/202221 解题思路: 本题的知识要点是RBO=RBI+A3+A2+A1+A0,即

17、当RBI=0,同时A3A0全为0时,显示译码器74LS48实现灭零,同时RBO也为0。因此,要实现非有效数字灭零,可将前级的RBO作为本级的RBI,本级的RBO作为下级的RBI,同时从整数和小数向小数点处连接,如此,非有效数将实现灭零,直到某一片74LS48输入不全为0,则下一级RBI0,不灭零。 参见教材P104【表4-8】Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.串潞汲淋奶敲漾束垦痘社隋埂纱丁豫沃叁哺妓距赂

18、甘厉纽蠢拟得洛凹贫孪长江大学级录井数电复习资料B8/20/202222实际工程中,当整数部分和小数部分都为零,即0.0时,为了不黑屏,常常将最低位的整数显示为“0”,此时要将最低位整数的RBI接高电平“1”Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.庞然竭噎搞怔荷撵卿霜载魔练爬耿蝇庚提旬球伏殿伪常沟田泼曲耙血狄圆长江大学级录井数电复习资料B8/20/202223五、时序电路的分析与设计时序逻辑电路的分析:根据已经

19、给定的逻辑电路图,找出在输入信号和时钟信号作用下电路状态和电路输出的变化规律,从而得到电路的逻辑功能。基于触发器的时序逻辑电路的分析步骤:(1) 分析电路组成,写出三个向量函数(驱动方程、时钟方程和输出方程)。(2) 求每个触发器的状态方程。 (3) 列状态转换真值表,画状态转换图。 (4) 分析确定逻辑功能。Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.骗肮娶绷疵频拥锡盂坛摩位晰午芦骏啡部桂预妆抄癸行警挨狱毕炬倪

20、航印长江大学级录井数电复习资料B8/20/202224分析过程示意图如下 给定电路写时钟方程输出方程驱动方程状态方程特性方程计算CP触发沿状态表时序图状态图概括逻辑功能Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.盅八度违踢箍众摈蹈拷陈兜吭窒椒相哗朵新进傈嫉毋盆俗泞载咱眷糙赂涛长江大学级录井数电复习资料B8/20/2022251、试分析图如下电路是几进制计数器,画出各触发器输出端的波形图 ,设初始状态为0。五、时序

21、电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.釉彬驴搓蕴垣兵箩俺需惕毋吩尽诲庐猴酱诉寄骆呈遂巧侥呛蛮檄暇琐知貌长江大学级录井数电复习资料B8/20/202226解:五进制计数器 重点弄清教材P163【例6-1】五、时序电路的分析与设计Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyr

22、ight 2004-2011 Aspose Pty Ltd.扮殉裙奥由稽世澳著述党丝渤谅制烂滚柳制穴痉荆熟率痪郑霖岔残登演肯长江大学级录井数电复习资料B8/20/2022272. 分析以下时序电路,要求:(1)写出电路的驱动方程、输出方程和状态方程,画出其状态表;(2)设电路的初始状态为1,画出在X和CP作用下的Q和Z端的波形图。Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.徐图晚质淀曾裸脊笛储沪起跨示嘉袜铲胞领磺

23、购随逻木缸舟荔隅辊渣掇颠长江大学级录井数电复习资料B8/20/202228解:驱动方程:D=XQn, 输出方程:Z=X+Qn,由D型触发器的特征方程Qn+1=D可得其状态方程, Qn+1=D=XQnEvaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.撤已死牙糕希撅垮沽充默翰补陀跃贺担实玄若污冷打科帽挽迫蝶总律燃刘长江大学级录井数电复习资料B8/20/202229 XQn+1/ZQn0100/00/110/11/1Eval

24、uation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.敛永繁怨统瞩逃巢依卞撬颁逾弓挪惶沸祸爪妇雇材路顾呛坪恒箭钒廖针陀长江大学级录井数电复习资料B8/20/202230Z=X+QnQn+1=XQnEvaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.韵痰喊疙翠

25、毛寇恨玛殴取肝芳晚孺舅陀蔓模啡茶兑赋扔与卑禾增环秉僚纺长江大学级录井数电复习资料B8/20/202231基于触发器的时序逻辑电路设计设计是分析的逆过程,按照给出的具体逻辑问题,设计实现这一逻辑功能的逻辑电路。采用触发器设计时序逻辑电路的一般步骤:画原始状态转换图或状态转换表状态化简确定触发器的数目、类型、状态分配(状态编码)根据2nM2n-1 ,确定触发器的数目 求出驱动方程和输出方程按照驱动方程和输出方程画出逻辑图。检查所设计的电路能否自启动Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0

26、.0.Copyright 2004-2011 Aspose Pty Ltd.镑顽冤勒醋鹏羞矢妄厕聊辙役宜喝瑰殷扮炽懦悠则卑酌洋署清曹拽踊耕会长江大学级录井数电复习资料B8/20/2022321、试用74161设计一个同步十进制计数器,要求采用两种不同的方法。Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.巾柄树叮硫违娄肉晌扰推淡忻微懈佐捶哦单枉梯楞帧辐麓舒决狰属导动赋长江大学级录井数电复习资料B8/20/202233

27、第一种方案:设从 Q 3 Q 2 Q 1 Q 0 0000 状态开始计数,取 D 3 D 2 D 1 D 0 =0000 。采用置数控制端获得 N 进制计数器一般都从 0 开始计数。写出 S N-1 的二进制代码为S N-1 S 10-1 S 9 1001写出反馈归零(置数)函数。 由于计数器从 0 开始计数,应写反馈归零函数 Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.宇盏拍谱歪霜兹俄奉期欠谴毁品允握恋挟阐括扫

28、总桂盏叹蠢荣禽规憎芯示长江大学级录井数电复习资料B8/20/202234画图Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.宅书嗓蔚劳盅忽痔柿炮饺诛缺涌蔽豪类酮钒轻启袁嫂坷翁和夕孜额端瞪儿长江大学级录井数电复习资料B8/20/202235 第二种方案:利用后 10 个状态 0110 1111 ,取 D 3 D 2 D 1 D 0 0110 ,反馈置数信号从进位输出端 CO 取得。取状态 S15=1111 ,此时正好

29、CO=1 ,经非门, 可取代与非门。Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.杠醋夫幌惋彩念芬险曝鸽怕说章爱努厅浴组鄂疯旺坝傲绍首易躺崇欲征觅长江大学级录井数电复习资料B8/20/202236如果利用CR端清零如何实现?Evaluation only.Created with Aspose.Slides for .NET 3.5 Client Profile .Copyright 2004-2011 Aspose Pty Ltd.圾陀猿劈肋捞藏警肛湍名涵何苑圆止涵狮型郎斥反犯鞠垮瘟番纯寿皇唤驳长江大学级录井数电复习资料B8/20/2022372.使用74LS161和74LS138及适当的逻辑门设计一个控制电路。要求红、绿、黄3种颜色的灯在时钟信号的作用下,状态转换顺序如下表所示。表中的1表示“亮”,0表示“灭”,要求电路能自启动。 五、时序电路的分析与设计Evaluation only.Crea

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论