数字电路及逻辑设计复习题_第1页
数字电路及逻辑设计复习题_第2页
数字电路及逻辑设计复习题_第3页
数字电路及逻辑设计复习题_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、-. z.数字电路与逻辑设计复习题一、填空题1将十进制数转换成等值的二进制数、八进制数、十六进制数。(23.375)10=()2=()8=()162十进制数74的余3BCD码是。3逻辑函数的对偶式和反演式用反演规则分别为: 对偶式:; 反演式:;4假设采用奇较验方式,信息码为1000101的校验码为 0 。5假设采用偶较验方式,信息码1101101校验位为 1 。6钟控RS触发器的特征方程是 Sd+!Rd*Qn ,约束条件是 (!Sd)=(!Rd) 。7同步RS触发器的特性方程为Qn+1=S+!R*Qn_;约束方程为 RS=0。8四位同步二进制加法计数器的初始状态为Q3Q2Q1Q0=1101,

2、经过3个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0=。9触发器有个稳态,存储8位二进制信息要个触发器。10四位同步二进制减法计数器的初始状态为Q3Q2Q1Q0=1101,经过5个CP时钟脉冲作用后,它的状态为Q3Q2Q1Q0= 1000 。11OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能12三态门的三种可能的输出状态是高电平、 低电平、高阻态。13具有16位地址码可同时存取8位数据的RAM集成片,其存储容量为64K*8位。14具有13位地址码可同时存取8位数据的RAM集成片HM6264,其存储容量为 8K*8位 。15常用的脉冲单元电路有、和。16200810= 010

3、1 0011 00111011 余3BCD。17假设,则:(F = !A*!B+C) 1,3,5 , 2,4,6 。18数字电路按照是否有记忆功能通常可分为组合逻辑电路和时序逻辑电路两类。1974LS00是TTL类型的门电路,CC4069是CMOS 类型的门电路。选择填TTL或CMOS20一数据选择器,A1A0为地址信号,D1=1,D2=1,D0=D3=C;当A1A0=01时,F=1;当A1A0=10时,输出F=1。A1A2=01时,F = D1;A1A2=10时,F=D2;21共阳接法的发光二极管数码显示器,应采用 低 电平驱动的七段显示译码器。单项选择题1属于组合逻辑电路的是 。A 触发器

4、 B. 全加器C. 移位存放器 D. 计数器2以下四个数中最大的数是( )A.(198)10B.(0)8421BCD282C.(10100000)2160 D.(AF)161753.以下图所示是 触发器的状态图。A. SR B.T C. D D. T4在以下逻辑电路中,不是组合逻辑电路的是 。A.全加器 B.译码器 C.存放器 D.编码器5*电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要 个触发器。31500/60=525 -29525210A.31500 B.60 C.525 D.106只读存储器ROM中的容,当电源断掉后又接通,存

5、储器中的容 。A.全部改变 B.全部为0 C.不可预料 D.保持不变7函数F= +AB转换成或非或非式为 A. B.C. D. 8. 逻辑函数的表示方法中具有唯一性的是 。A .真值表 B.表达式 C.逻辑图 D.卡诺图9对于钟控RS触发器,假设要求其输出0状态不变,则输入的RS信号应为 A.RS=*0 B.RS=0* C.RS=*1 D.RS=1*10同步计数器和异步计数器比拟,同步计数器的显著优点是。A.工作速度高B.触发器利用率高 C.电路简单 D.不受时钟CP控制。(异步计数器)11n个变量的逻辑函数应该有最小项 A.2n个B.n2个C.2n个D. (2n-1)个12时序逻辑电路的一般

6、构造由组合电路与 组成。A全加器B存储电路时序逻辑电路有记忆功能C译码器D选择器13以下图所示逻辑图输出为1时,输入变量 ABCD取值组合为F=!(AB)CDA0000 B0101C1110 D111114随机存取存储器(RAM)正常工作时具有( )功能A.只读 B.可读可写 C.只写 D以上都不对15以下编码中,常用于表示键盘上的数字、字母和标点符号的编码是 A.ASCII码 B.BCD码 C.余3码 D.格雷码162009个0连续同或的结果是( )同或是偶函数A.0 B.1 C.任意 D.无法确定异或是奇函数17优先编码器响应的输入是 ( )A.没有有效输入 B.最低级优先有效输入C.所有

7、有效输入 D.最高级优先有限输入三、函数化简题作图题1、CP脉冲,对如下图电路,画出Q1,Q2的输出波形。设触发器的初始状态为0。CPF1F2Q1Q22、触发器电路如以下图所示,试画出在CP信号作用下触发器Q端的波形。设触发器的初始状态为0。3.试画出图2a所示边沿触发器构成的电路在图2b作用下输出端Q1、Q2的工作波形设初始状态Q1Q2=00。图2五、分析题1、分析以下图所示电路,要求:写出 F1和F2 的逻辑表达式,列出真值表,并说明电路功能。2、分析以下图所示电路,要求:写出S和C的逻辑表达式,列出真值表,并说明电路功能。 3、试分析以下图电路,写出Y0、Y1表达式,说明电路功能。Y07

8、4LS138ABCA2A1A0S1Y11&4、由8选1数据选择器CT74151和门电路构成的组合逻辑电路如以下图所示,请完成:(1) 请写出输出G的逻辑表达式; A2 A1 GA0 EN D0 D1 D2 D3 D4 D5 D6 D7MU*Y07ABCGD11(2) 列出真值表。5、分析如以下图所示阵列图,请完成:1 写出逻辑表达式;2 列出真值表;3 说明该阵列图是由ROM构成的什么电路? 111A B CF CO地址译码器全加器6、分析如图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,并画出电路的状态图和波形图。六、设计题1、采用降维法用一片集成8选1数据选择器CT74151和必要的门电路实现逻辑函数:用A作记图符号。2、用集成3线-8线译码器CT74LS138和门电路实现一组多输出逻辑函数,并画出逻辑图。3、输入信号A、B、C及输出函数P1,P2的波形如下图。试列出函数P1,P2的真值表及表达式,并用3-8译码器74LSl38及必要的门电路产生函数P1、P2。4、用4位二进制同步计数器74LS161和必要的门电路采用同步置数法设计一个11进制计数器。要求:简要说明设计思路,并画出逻辑连线图和状态转移图。5、用一块CT74161和必要的门电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论