集成电路原理与设计之一数字教案taolun_第1页
集成电路原理与设计之一数字教案taolun_第2页
集成电路原理与设计之一数字教案taolun_第3页
集成电路原理与设计之一数字教案taolun_第4页
集成电路原理与设计之一数字教案taolun_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字集成电路原理3课堂题1分析如下电路在各种输入状态下的KNeff和KPeff,确定电路的直流噪声容限,假定所有MOS管的阈值电压绝对值都是VT,导电因子都是K。VDDCBADY=(A+B)C+DCDBA题2-32、如何实现下述逻辑功能,画出对应的静态CMOS电路。Y AC BD ADE BCE3、若所有输入信号的是VDD,低电平是,所有MOS管的阈值电压是VT,导电因子是K,分析传输门阵列的输出高、低电平以及传输延迟时间。题44、分析下图电路中各节点的电压,近似分析Y4的传输延迟时间。题55、在保证功能不变的前提下,如何改进如下电路,使电路能可靠工作。题66、分析如下DPL电路的逻辑功能和高、低电平。题7下图是2级电路,分析电路中F和G的逻辑功能,并分析F和G的输出哪一个更易受到电荷近似分析从输入到G的传输延迟时间。的影响,题8如图一个TTL电路,已知R2/R3 = 1.6,IIL = 1.6mA, 输出低电平时电源电流为5.5mA,输出时电源电流,电源电压为5V,VBE(on)=0.8V考虑电阻的制为造误差为20%,电源电压有10%的波动,设计R1、R2和R3的标称值。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论