微机期末复习课有用2010备选题松_第1页
微机期末复习课有用2010备选题松_第2页
微机期末复习课有用2010备选题松_第3页
微机期末复习课有用2010备选题松_第4页
微机期末复习课有用2010备选题松_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子科技大学二零 零九 至二零 一零 学年第 二 学期期 末 微处理器系统结构与系统设计 课程题 A 卷 ( 120 分钟)形式:一本书开卷日期2011 年 1 月 10 日课程成绩:平时10分,期中 15分,实验 15分,期末 60分注意:请将第一、二题填入本页指定位置。一、 单选题(共 30 分,共 30 题,每题 1 分)二、 填空题(共 25 分,共 25 空,每空 1 分)41. 电源 时钟 复位2.低地址存数据的低字节 3.器4.高速缓存技术流水线技术 (可交换顺序)5.辅助器 主器高速缓冲器 寄存器组6.片内总线 片间总线 内总线 外总线7.用户 8.各寄存器的使用 数据栈的使用

2、 参数传递9.MACROMEND10. R14R15;11.THUMB12.得 分161718192021222324252627282930ADDBDDACBBADCBC123456789101112131415DCDABBACDCCABAC得 分一二三(1)三(1)三(2)三(3)三(4)三(5)三(6)合计复核人签名得分签名一、单选题(共 30 分,共 30 题,每题 1 分)1.冯计算机的基本特点是()。器按内容选择地址A、多指令流单数据流 C、堆栈操作存放待执行指令所在地址的是(B、D、按地址并顺序执行指令)。2.A、指令寄存器C、程序指针B、数据指针D、地址寄存器3.对寄存器R2的

3、内容乘8的指令是()A、MOV R2,R2,LSR#3C、LSLR2,#3B、LSRR2,#3D、MOV R2,R2,LSL #34.同CISC相比,下面哪一项不属于RISC处理器的特征(A、RISC处理器都采用哈佛结构)B、减少指令数和寻址方式,使控制简化,加快执行速度。C、数据处理指令只对寄存器进行操作,只有加载/指令可以器,以提高指令的执行效率,同时简化处理器的设计。D、采用固定长度的指令格式,指令规整、简单、基本寻址方式有23种。5.计算机系统中的存贮器系统是指()。A C字A CRAM存贮器主存贮器单元是指。存放一个二进制信息位的存贮元存放一个字节的所有存贮元集合BDcache、主存

4、贮器和外存贮器ROM存贮器6.BD存放一个机器字的所有存贮元集合存放两个字节的所有存贮元集合;7.基址变址寻址方式中,操作数的有效地址等于。ACB堆栈指示器内容加上形式地址(位移量)D程序记数器内容加上形式地址(位移量)基值寄存器内容加上形式地址(位移量)变址寄存器内容加上形式地址(位移量)8.带有处理器的设备一般称为设备。A通信B交互式C智能化D过程控制9.已知某计算机控制系统中的RAM容量为8K8位,首地址为9800H,其最后一个单元的地址为。A A800H计算机的B. C7FFH器采用分级C. C800HD. B7FFH10.体系的主要目的是。B. 减小机箱的体积A 便于读写数据C.解决

5、双端口容量、价格和存取速度之间的器在情况下会发生读/写D. 便于系统升级11.。B. 左端口与右端口的数据码相同D. 左端口与右端口的地址码不同A. 左端口与右端口的数据码不同C. 左端口与右端口的地址码相同MOVR1,#0X100912.LDRR0,R1,#2执行上述指令序列后,R1寄存器的值是()C、0 x0ffcA、0 x100BB、0 x1009D、0 x100713.算术右移指令执行的操作是。A. 符号位填0,并顺次右移1位,最低位移至进位标志位C进位标志位移至符号位,顺次右移1位,最低位移至进位标志位B符号位不变,并顺次右移1位,最低位移至进位标志位D符号位填1,并顺次右移1位,最

6、低位移至进位标志位14.发生中断请求的条件之一是()。B. 一次I/O操作结束A. 机器发生故障C. 一条指令执行结束D.一次DMA操作结束15.EPROM是指()。A. 读写器B. 只读器C. 光擦除可编程只读器是计算机系统中的A. 存放数据和程序C.存放数据器D.可编程只读器16.设备,它主要用来()。B. 存放程序D. 存放微程序17.用于对某个寄存A. 直接C. 寄存器间接器中操作数的寻址方式称为(B. 间接D.寄存器直接)寻址。18.某计算机的字长32位,它的容量是128KB,若按字(4Bytes)编址,那么它的寻址范围是。A. 16KC. 32KBB.32KD. 128KB.19.

7、为了便于实现多级中断,保存现场信息最有效的方式是采用。A. 通用寄存器B. 堆栈D. 外存C.器20.CPSR寄存器中反映处理器状态的位是()A、J位B、I位C、F位D、T位21. ATPCS中规定,栈是()A、满递增C、空递增B、空递减D、满递减22.在ARM体系结构中,要从用户模式(User)切换到超级用户模式(Supervisor),应采用的方法是()A、使用中断指令(SWI)B、先修改程序状态备份寄存器(SPSR)到对应的模式,再更新CPU状态 C、直接修改CPU状态寄存器(CPSR)对应的模式D、让处理器执行未定义指令23.MMU的作用是(A、安全)B、加快存取速度C、内存保护)D、

8、内存分配24.ARM数据处理指令中有效的立即数是(A、0 x102B、0 xf000000fC、0Xff1D、0 xff00000125.在指令系统的各种寻址方式中,获取操作数最快的方式是()。A、直接寻址B、寄存器寻址C、立即寻址)。D、间接寻址26.对ARM处理器说法不正确的是(A、寻址方式多而复杂C、只有Load/Store指令可以B、支持Thumb(16位)/ARM(32位)双指令集D、小体积、低功耗、低成本、高性能器27.若内存地址范围为4000H43FFH,每个存贮单元可16位二进制数,该内存区域用4片器,则该内存所用的器的容量是()。A、51216bitB、2568bitC、10

9、248bitD、25616bit)。28.处理机主要由处理器、器和总线组成,总线包括(A、数据总线、串行总线、逻辑总线、物理总线C、数据总线、地址总线、控制总线B、并行总线、地址总线、逻辑总线、物理总线D、并行总线、串行总线、全双工总线29.下面关于DMA方式的描述,不正确的是()。A、DMA方式使外设接口可直接与内存进行高速的数据传输C、DMA方式在外设与内存进行数据传输时不需要CPU干预B、采用DMA方式进行数据传输时,首先需要进行现场保护D、DMA方式执行I/O交换要有专门的硬件电路30.若下列字符码中有奇偶校验位,但没有数据错误,那么采用偶校验的字符码是()。A、11111011B、1

10、1010110C、11100001D、11101001二、填空题(共 25 分,共 25 空,每空 1 分)1.2.每条ARM指令包含()位的条件码。系统设计的最小硬件系统是指以作的基本硬件电路处理器为内核,包含(), ()和()等保障处理器正常工3.4.5.6.7.8.9.多字节数据时可以采用大端格式或小端格式。小端格式的特点是()。)为中心。冯.计算机在结构上以运算器为RISC成功的两大技术支柱是 (,而发展到现在,已转向以()和()()。)()(现代计算机的四级结构是()()()。计算机总线按其传送范围和应用场合分为()()。ARM处理器的模式指除()模式之外的模式。基本ATPCS规定了

11、子程序调用时的一些基本规则,包括(规则)规则及其相应的名字,()规则和()10.11.包含在伪指令(在ARM体系结构中,()和()之间的指令序列称为宏定义体.)寄存器作为连接寄存器,当进入子程序时或者处理器响应异常的时候,用来保存PC的返回值;()寄存器作为处理器的程序计数器指针。12.ARM处理器有ARM 和()两种工作状态。三、应用分析题(共 45 分)1. 写出实现下列功能采用的掩码和运算符(6 分)从一个字节中分离出最高 3 位,其它位置为 1将一个字节的最低位取反,其它各位保持不变(1)采用或运算,掩码:00011111(2)采用异或运算,掩码:00000001异步总线、同步总线、半

12、同步总线,他们的主要应用在什么场合?(5 分)2.同步总线协议规定所有设备都采用一个的时钟信号来协调收发双方的定时关系,速度快成本低,适合高速短距离系统;异步总线协定依靠传送双方互相制约的握手信号来实现定时控制,没有公共时钟,设备之间一问一答,它的传输距离长,比同步总线效率低半同步总线结合同步异步两者的优点,它具有同步总线的高速度和异步总线的适应性。得 分得 分3.用 8255A 作为 CPU 与的接口,8255A 的 A 端口工作于方式 0 输出;C 端口工作于方式 0。8255A 与及 CPU 的连线如下图所示。试给出查询方式下将 100 个数据送打印的流程。(6 分)CPU读C口并判断P

13、C0(BUSY)电平,若PC0(BUSY)=1,则重复(1);若PC0(BUSY)=0,表示空闲,CPU即可向A口输出一个数据;CPU写C口令PC6=0(延时后再令PC6=1),通知取走数据后令BUSY=0;重复(1)(4)100 次;数据已准备好;4. 已知某(1)(2)器有 20 位地址,每个单元16 位的数据,问:(6 分)该器容量是多少?2MB若该器是由 512KB8 位的组成,则所需数目多少?45. 说明以下 ARM 程序段完成的功能。(6 分)strcmpLDRB R2, R0, #1 LDRB R3, R1, #1 CMP R2, #0CMPNE R3, #0BEQCMP BEQ

14、return R2, R3strcmpreturnSUB R0, R2, R3 MOV PC, LR答:以上程序将寄存器 R0 表示的器地址开始的字符串 1 与寄存器 R1 表示的器地址开始的字符串 2 相比较。每比较一个字符之前先检测字符串 1 是不是结束,若不是则检测字符串 2 是否结束,若字符串 1 和字符串 2 都未结束,则比较字符串 1 和字符串 2 的当前字符是否相同,若相同则继续比较下一个字符;不论字符串 1 还是字符串 2 结束,都转向 return,计算字符串 1 和字符串 2 当前字符的差,并通过 R0 返回。6. 简述微处理器体系结构的分类及各种体系结构的优缺点。(8 分)7. 在有 16 根地址总线的微机系统中,若采用 8K4 位址译码和连接图。(8 分),形成 32KB器,要求超始地址为 8000H,试画出器的地得 分类型优点缺点随机逻辑针对指令硬件做了专门的优化,所用的逻辑门数少,制造费用低。指令集设计与硬件电路设计紧密相关,设计过程复杂,难以实现复杂指令,设计难以重用。微码体系结构相比于硬件,微代码不容易出错,建立微代码比较省时,改动微代码更为容易,CPU版本

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论