中国矿业大学数电实验精选_第1页
中国矿业大学数电实验精选_第2页
中国矿业大学数电实验精选_第3页
中国矿业大学数电实验精选_第4页
中国矿业大学数电实验精选_第5页
已阅读5页,还剩123页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 数字(shz)电子技术实验中国矿业大学电工电子(dinz)教学实验中心共一百二十八页一、课程的性质(xngzh)、目的及任务通过实验:1.巩固(gngg)和加深对数字电子技术理论知识的理解;2.能综合运用所学知识进行数字电路的综合设计和实践;3.进一步培养学生独立分析问题和解决问题的能力、创新研究能力和严谨的科学作风;4.为毕业设计及工程实践打下良好的基础。 数字电子技术实验是继数字电子技术课程之后而开设的独立实验课程,是理论教学的深化和补充,是一门重要的专业基础课,具有较强的实践性。共一百二十八页二、本课程(kchng)的基本要求通过本课程的学习,学生应达到下列基本要求:1.正确使用电子仪

2、器及设备。2.能独立(dl)设计电路、操作及完成实验。3.能准确的读取实验数据,测绘波形曲线,分析实验结果,编写完整的实验报告。4.能独立分析问题和解决问题,具有严谨的科学作风。共一百二十八页三、实验(shyn)方式 本课程是以实验为主的独立课程,实验采用三种方式:第一种方式:在实验室利用实验箱进行硬件电路实验,重点培养学生掌握实验仪器设备的使用,设计电路并付诸实践的方法(fngf)、步骤;第二种方式:在机房利用EWB软件进行仿真实验,使学生了解、熟悉数字电子技术先进的设计手段和方法;第三种方式:开放式实验,学生领用简易实验箱及实验元器件,课内外相接合,完成课程指定实验内容,在指定时间演示实验

3、结果,鼓励学生完成自主设计的创新研究型实验。共一百二十八页说明: 1本课程以设计性实验(shyn)为主,实验(shyn)前学生必须进行预习,预习报告经批阅后,方可进行实验(shyn)。 2实验1人1组,在规定的时间内,由学生独立完成。 3. 本次实验交上次实验报告。共一百二十八页四、实验报告要求(yoqi)1每个实验完毕后,学生应认真写出一份简洁、规范、有见解的实验报告.2.实验报告内容包括:实验名称、实验目的、设计电路、简要原理、实验结果与分析,总结和讨论。3课程结束时,学生需写出一份课程小结,内容包括对课程的评价、建议(jiny)和要求,自己的收获和体会。 共一百二十八页五、实验(shyn

4、)安排:序号实 验 内 容学时注11.实验仪器的使用及集成门电路参数测试 2.组合逻辑电路设计:数字密码锁电路设计42组合逻辑电路设计:三种方法设计全减器43集成触发器及其应用:三人智力抢答器, 序列信号产生电路。 34移位寄存器及其应用:八位彩灯双向移动控制电路设计, 串行加法器(Ja+Jb=Jc) 。45计数、译码及显示电路:60进制,24进制,12归1电路设计。 36综合实验:题目自拟及555定时器应用。57实验考试(硬件操作、软件上机)。1注:实际电路操作,在实验室完成(wn chng)。 :计算机仿真,在机房完成(wn chng)。共一百二十八页六、评价(pngji)方式 本课程采用

5、(ciyng)平时考核、期末考试来综合评定学生成绩。 1.基础实验占3040%; 2.自拟题目设计性实验占20%; 3.期末考试占4050% 。 共一百二十八页七、主要(zhyo)参考书数字电路与逻辑设计 曹国清 中国矿业大学出版社数字(shz)电子技术实验指导书 电工电子教学实验中心电子线路设计实验测试谢自美主编 华中科技大学出版社电子电路实验与仿真路勇主编 清华大学出版社TTL、COMS集成电路手册共一百二十八页八、实验(shyn)注意事项 遵守学生实验守则。 服从指导老师的管理和安排。 注意用电安全,确保(qubo)人身、设备不出意外。 爱护实验设施及实验器件,人为损坏按价赔偿。 保持实

6、验环境的整洁,每次实验完成后整理现场。共一百二十八页第一次实验(shyn)数字实验逻辑(lu j)箱的使用TTL集成门电路参数测试及功能检测数字密码锁的设计共一百二十八页S3S0:有原、反两种信 号输出(shch)S7S4:仅有原变量(binling)输出数字实验逻辑箱的使用220V 电源区 信号源区导线放置区实验区辅助区AC220V 显示区L1L8 L6L5L4L3L7L2 由面包板组成 K1K2K3K4K5K6K7K8 CH1CH2 +5V GND +5V9V 9V +9V 数据开关 上:1 下:0 连续脉冲源 10K470 数据灯:高电平点亮 总电源开关5V电源开关输入代码:41-41-

7、41-4455周期调节:1T 增加 0T 减少Vp内容:测试+5V电源;测试数据开关;测试数据灯;测试脉冲源。共一百二十八页面包(minbo)板简介列内已相连(xin lin)段内内部相连引电源(5V)引地线(GND)集成电路段内内部相连共一百二十八页2. TTL集成门电路参数测试(csh)及功能检测标志(biozh)GNDVCC(5V)74系列集成电路使用注意:了解各引脚的逻辑功能。 正确施加电源(5V、GND)。 !双列直插式封装28 DIP123141528共一百二十八页参数(cnsh)测试及功能检测具体(jt)电路参考实验讲义内容:测输出高电平;测输出低电平;与非逻辑功能测试;用与非门

8、实现异或门。共一百二十八页3. 数字(shz)密码锁的设计数字锁A B C D输入密码E使能控制KZ开锁报警密码锁模型设输入(shr)密码ABCD1101时:解:使能E1时: 密码正确,开锁 K1 。 密码错误,报警 Z1 。EA B C DKZ00010 0 0 0011 0111 1 0 11011 1 1 00 111 1 1 101简化真值表使能E0时:不开锁,不报警 。共一百二十八页化简与变换(binhun)共一百二十八页电路(dinl)全部(qunb)原变量输入(6个门)允许反变量输入(5个门)共一百二十八页第二次实验预习(yx)要求任务:用三种方法实现全减器 异或门(74LS86

9、) 译码器(74LS138) 数据(shj)选择器(74LS153) 可用辅助门:74LS00、 74LS20预习要求:有完整的电路设计步骤: 变量设定、真值表、降维卡诺图、 表达式、电路图(表达式和电路一致)。 简述工作原理。共一百二十八页第二次实验(shyn)EWB软件(Electronic Workbench)在数字电路中的应用简介。Electronic Workbench 使用练习(linx):用三种方法设计全减器。共一百二十八页1.EWB软件(Electronic Workbench)在数字电路中的应用(yngyng)简介。共一百二十八页参考(cnko)电路1用异或门用集成(j ch

10、n)芯片用门电路输入用开关输出用探针共一百二十八页参考(cnko)电路2用译码器输入(shr)用逻辑字发生器输出用探针。共一百二十八页参考(cnko)电路3用数据(shj)选择器输出用逻辑分析仪。输入用逻辑字发生器ABCSnCn共一百二十八页第三次实验预习(yx)要求任务(rn wu):1.三人抢答器电路设计 器件选用74LS74(D触发器)和少量门2.“111 1000 1001 1010”序 列信号发生器电路设计共一百二十八页1.三人抢答器电路设计要求:设置1个主持人开关,3个抢答人开关。 主持人开关能清除以前的抢答结果。 一人抢答成功(chnggng)后,其他人再抢无效。预习要求:设计3

11、种抢答器电路,分别叙述抢答的工作 原理,绘制电路图,比较各种( zhn)电路的特性。 共一百二十八页三人抢答器参考(cnko)电路1共一百二十八页三人抢答器参考(cnko)电路2共一百二十八页2.“111 1000 1001 1010”序列(xli)信号发生器电路设计预习要求:有完整的设计过程(列移位状态表、 求D0、画电路); 具有(jyu)自启动能力。 共一百二十八页参考(cnko)电路1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 共一百二十八页第三次实验(shyn)要求任务(rn wu):1.三人抢答器电路设计 器件选用74LS74(D触发器)和少量门2.“111 10

12、00 1001 1010”序 列信号发生器电路设计共一百二十八页1.三人抢答器电路设计实验任务:设置1个主持人按键,3个抢答人按键。 主持人按键能清除以前的抢答结果。 一人(y rn)抢答成功后,其他人再抢无效。设计要求(yoqi):设计3种抢答器电路,分别叙述抢答的工作 原理,绘制电路图,比较各种电路的特性。注:原理叙述时要注明主持人按键和抢答人按键的逻辑值,即 主持人按键在清0和不清0时,分别处在什么电平位置; 抢答人按键平时处在什么电平位置,抢答时处在什么电 平位置。共一百二十八页三人抢答器参考(cnko)电路1共一百二十八页三人抢答器参考(cnko)电路2共一百二十八页三人抢答器参考(

13、cnko)电路3共一百二十八页三人抢答器参考(cnko)电路4原理: 抢答者合上抢答开关(1),同时产生(chnshng)数据D和CP脉 冲。同时封锁其他抢答人的CP脉冲。设计缺点:第一个抢答人合上开关后,不能拉下来,否则其他 人能再次抢答。主持人开关共一百二十八页三人抢答器参考(cnko)电路5原理: 抢答者合上抢答开关(1),产生CP脉冲。抢答成功后 Q0封锁(fn su)其他抢答人的CP脉冲。共一百二十八页2.“111 1000 1001 1010”序列(xli)信号发生器电路设计要求:有完整的设计过程(guchng)(列移位状态表、 求D0、画电路); 具有自启动能力。 共一百二十八页

14、4 1 0 0 0 1 05 0 0 0 1 0 06 0 0 1 0 0 17 0 1 0 0 1 115 0 1 1 1 1 08 1 0 0 1 1 09 0 0 1 1 0 110 0 1 1 0 1 011 1 1 0 1 0 112 1 0 1 0 1 113 0 1 0 1 1 114 1 0 1 1 1 1列移位(y wi)状态表确定(qudng)D0的取值序列信号:111 1000 1001 1010态序序列Q3Q2Q1Q0D00 1 1 1 1 01 1 1 1 1 0 02 1 1 1 0 0 03 1 1 0 0 0 1111110111111010010110100Q

15、3Q2Q1Q0D0在0000状态能自启动时,Do表达式为:共一百二十八页4 1 0 0 0 1 05 0 0 0 1 0 06 0 0 1 0 0 17 0 1 0 0 1 115 0 1 1 1 1 08 1 0 0 1 1 09 0 0 1 1 0 110 0 1 1 0 1 011 1 1 0 1 0 112 1 0 1 0 1 113 0 1 0 1 1 114 1 0 1 1 1 1列移位(y wi)状态表确定(qudng)D0的取值序列信号:111 1000 1001 1010态序序列Q3Q2Q1Q0D00 1 1 1 1 01 1 1 1 1 0 02 1 1 1 0 0 03

16、1 1 0 0 0 1111110111111010010110100Q3Q2Q1Q0D0在0000状态能自启动时,Do表达式为:1化简:0 0 0 01求自启动:共一百二十八页参考(cnko)电路1 1 1 1 0 0 0 1 0 0 1 1 0 1 0 1 共一百二十八页第四次实验(shyn)预习要求任务:移位寄存器及应用 设计双向八位(b wi)彩灯控制电路 4位串行加法电路设计选用器件:74LS194(双向移位寄存器) 74LS74(D触发器)和少量门共一百二十八页(1)74LS194:输入输出12345678011111111 1 11 01 00 10 10 0 1 0 1 0 D

17、0 D1 D2 D30 0 0 0Q00 Q10 Q20 Q30D0 D1 D2 D3Q1n Q2n Q3n 1Q1n Q2n Q3n 01 Q0n Q1n Q2n0 Q0n Q1n Q2nQ00 Q10 Q20 Q30左移,右移(yu y),并入,保持4种功能,双变量控制S1、S0。(功能表P146)功能(gngnng): 双向八位彩灯控制电路设计共一百二十八页174LS194DLDRS1 S074LS194DLDRS1 S01DD&CPFF1FF2(2)彩灯(ci dn)控制电路 由2片74LS194、2个D触发器和1个与门组成。Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页1

18、74LS194DLDRS1 S01CP1. 两片74LS194级联成8位移(wiy)位寄存器。Q0 Q1 Q2 Q374LS194DLDRS1 S0Q0 Q1 Q2 Q3共一百二十八页174LS194DLDRS1 S074LS194DLDRS1 S01CP2. 彩灯(ci dn)移位非左即右,即S1S001或S1S010,由D触发器构成的T触发器控制(FF2)。DFF2Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页174LS194DLDRS1 S074LS194DLDRS1 S01DCP3. 设S1S010(194的Q3从DL接收数据,从Q0移出数据),在CP作用(zuyng)下彩

19、灯依次点亮。10FF2Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页174LS194DLDRS1 S074LS194DLDRS1 S01DD&CP4. 在8个CP过后,彩灯全亮,反馈(fnku)信号送至D触发器(FF1)。1FF1FF210Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页174LS194DLDRS1 S074LS194DLDRS1 S01DD&CP4. 第9个CP,使FF1置1,其/Q0,将74LS194清0,彩灯(ci dn)全灭; 熄灭后反馈信号由1 0。10FF2FF10101Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页174LS194

20、DLDRS1 S074LS194DLDRS1 S01DD&CP5. 同时(tngsh),FF1的Q端由01,产生FF2的CP信号,使FF2翻转,S1S001。01 00 1FF2FF110Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页174LS194DLDRS1 S074LS194DLDRS1 S01DD&CP6. 第10个CP,使FF1重新(chngxn)置0,Q端由10 ,/Q端由01,解除对74LS194的清0,使74LS194可以进行反向移位。001FF2FF11 00 1Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页174LS194DLDRS1 S074LS1

21、94DLDRS1 S01DD&CP7. 第11个CP开始,彩灯反向逐个(zhg)点亮。 由此电路实现彩灯逐个点亮全亮后熄灭再反向逐个点亮全亮后熄灭的循环控制。001FF2FF101Q0 Q1 Q2 Q3Q0 Q1 Q2 Q3共一百二十八页 双向八位彩灯(ci dn)控制电路设计(EWB)共一百二十八页波形(b xn)11189101918实验报告回答问题(wnt):1.画输出波形(需包含19个CP)。2.如cp1到来使第一个灯亮,并说明CP8、CP9、CP10、CP11 时电路的工作状态。预习报告要求:1.设计电路。2.简述工作原理。共一百二十八页 4位串行加法(jif)电路设计需解决的问题(

22、wnt):1.进行一位全加 用一位全加器;2.被加数、加数的移位输出 移位寄存器(并入串出);3.一位全加和的保存 移位寄存器(串入并出);4.低位进位的保存并参与高位的相加 触发器。串行加法:即利用一位全加器进行多位二进制数相加。一位全加器加 数被加数01100111本位和进位低位进位共一百二十八页 4位串行加法(jif)电路设计194(1):被加数,低位串出。194(2):加数(ji sh),低位串出。194(3):最终和,高位串入。:1位全加器,进行1位加法。D:寄存本位进位,使之参与高 位相加。N控制S1,N1S1S011置数 N0S1S001右移M控制脉冲:上升沿194、d触发器工作

23、共一百二十八页被加数(ji sh)和加数(ji sh)设置如执行:67共一百二十八页第1拍:194置数,0110,0111,0000 全加器:010 本位(bnwi)和1 本位(bnwi)进位0置数N控制S1,N1S1S011置数 N0S1S001右移(yu y)M控制脉冲:上升沿194、d触发器工作共一百二十八页第2拍:194右移,0011,0011,1000 全加器:110 本位(bnwi)和0 本位(bnwi)进位1011001111 0000右移(yu y)N控制S1,N1S1S011置数 N0S1S001右移M控制脉冲:上升沿194、d触发器工作共一百二十八页第3拍:194右移(yu

24、 y),0001,0001,0100 全加器:111 本位和1 本位进位1001100110 1000低位进位(jnwi)经D锁存参与相加。N控制S1,N1S1S011置数 N0S1S001右移M控制脉冲:上升沿194、d触发器工作共一百二十八页第4拍:194右移,0000,0000,1010 全加器:001 本位(bnwi)和1 本位(bnwi)进位0000100011 0100低位进位(jnwi)经D锁存参与相加。N控制S1,N1S1S011置数 N0S1S001右移M控制脉冲:上升沿194、d触发器工作共一百二十八页第5拍:194右移,0000,0000,1101 全加器:000 本位(

25、bnwi)和0 本位(bnwi)进位0000000001 10105拍后完成(wn chng)运算。N控制S1,N1S1S011置数 N0S1S001右移M控制脉冲:上升沿194、d触发器工作共一百二十八页有关向高位(o wi)的进位:如进行(jnxng)136运算:110101101 0011第5拍之后:最终和:0011 在194(3)中; 向高位的进位可从D的Q端(或194(3) 的SR端)取得。向高位的进位N控制S1,N1S1S011置数 N0S1S001右移M控制脉冲:上升沿194、d触发器工作共一百二十八页可以(ky)用开关进行被加数和加数的设置。被加数ASDF,加数ZXCVN控制S

26、1,N1S1S011置数 N0S1S001右移M控制脉冲:上升(shngshng)沿194、d触发器工作共一百二十八页预习(yx)要求: 设计电路,叙述工作原理(yunl), 举例说明每个CP电路的工作状态。 能否改进电路,使之4拍之后就完成运算。共一百二十八页2片74LS194级联成8位左移或右移(yu y)电路,SR2=QD1,SL1=QA2。2. 为使灯点亮,总的移入数据(shj): SR1=SL2=1。(1)(2)FF1FF2CP1CPD2参考电路 双向八位彩灯控制电路设计共一百二十八页参考(cnko)电路3. FF1的输出(shch)控制74LS194的移位方向,FF1构成了T触发器

27、,当有CP1时FF1翻转使74LS194换向移位。(1)(2)FF1FF2CP1CPD2共一百二十八页参考(cnko)电路(1)(2)FF1FF2CP1CPD24.当8个灯未全亮时(D2=0),每个CP的到来(doli)使 Q2=0; 当8个灯全亮时(D2=1),下个CP来时Q2 =0 灯全灭。 同时: Q2=1产生CP1使FF1触发翻转控制换向。 Q2Q2共一百二十八页参考(cnko)电路(1)(2)FF1FF2CP1CPD25.当8个灯被熄灭后(D2=0),下个CP来时 Q2=0,使CP1回到0态。 Q2 =1,释放74LS194的清0端,使之可以移位(y wi)。 以后,每来一个CP,等

28、按新的方向逐个点亮。 Q2Q2共一百二十八页波形(b xn)实验报告回答问题:1.画输出波形(需包含19个CP)。2.如cp1到来使第一个灯亮,并说明(shumng)CP8、CP9、CP10、CP11 时电路的工作状态。预习报告要求:1.设计电路。2.简述工作原理。11189101918共一百二十八页第四次实验(shyn)任务:移位寄存器及应用(yngyng) 设计双向八位彩灯控制电路 4位串行加法电路设计选用器件:74LS194(双向移位寄存器) 74LS74(D触发器)和少量门共一百二十八页2片74LS194级联成8位左移或右移(yu y)电路,SR2=QD1,SL1=QA2。2. 为使灯

29、点亮,总的移入数据(shj): SR1=SL2=1。(1)(2)FF1FF2CP1CPD2参考电路 双向八位彩灯控制电路设计共一百二十八页参考(cnko)电路3. FF1的输出(shch)控制74LS194的移位方向,FF1构成了T触发器,当有CP1时FF1翻转使74LS194换向移位。(1)(2)FF1FF2CP1CPD2共一百二十八页参考(cnko)电路(1)(2)FF1FF2CP1CPD24.当8个灯未全亮时(D2=0),每个CP的到来使 Q2=0; 当8个灯全亮时(D2=1),下个CP来时Q2 =0 灯全灭。 同时: Q2=1产生CP1使FF1触发(chf)翻转控制换向。 Q2Q2共一

30、百二十八页参考(cnko)电路(1)(2)FF1FF2CP1CPD25.当8个灯被熄灭后(D2=0),下个CP来时 Q2=0,使CP1回到0态。 Q2 =1,释放74LS194的清0端,使之可以(ky)移位。 以后,每来一个CP,等按新的方向逐个点亮。 Q2Q2共一百二十八页波形(b xn)实验报告回答问题:1.画输出波形(需包含19个CP)。2.如cp1到来使第一个灯亮,并说明CP8、CP9、CP10、CP11 时电路(dinl)的工作状态。预习报告要求:1.设计电路。2.简述工作原理。11189101918共一百二十八页 4位串行加法(jif)电路设计194(1):被加数,低位串出。194

31、(2):加数(ji sh),低位串出。194(3):最终和,高位串入。:1位全加器,进行1位加法。D:寄存本位进位,使之参与高 位相加。共一百二十八页被加数(ji sh)和加数(ji sh)设置如执行(zhxng):67共一百二十八页第1拍:置数置数=011 0=011 1 + 0 01=0000共一百二十八页=001 1=001 1 + 0 10=1000第2拍:右移(yu y)右移(yu y)=011 0=011 1 + 0 01=0000第1拍:置数共一百二十八页=001 1=001 1 + 0 10=1000第3拍:右移(yu y)右移(yu y)=011 0=011 1 + 0 01

32、=0000第1拍:置数第2拍:右移=000 1=000 1 + 1 11=0100低位进位经D锁存参与相加。共一百二十八页低位进位(jnwi)经D锁存参与相加。=001 1=001 1 + 0 10=1000第4拍:右移(yu y)右移=011 0=011 1 + 0 01=0000第1拍:置数第2拍:右移=000 1=000 1 + 1 11=0100第3拍:右移=000 0=000 0 + 1 01=1010共一百二十八页=001 1=001 1 + 0 10=1000第5拍:右移(yu y)右移(yu y)=011 0=011 1 + 0 01=0000第1拍:置数第2拍:右移=000

33、1=000 1 + 1 11=0100第3拍:右移=000 0=000 0 + 1 01=1010第4拍:右移=000 0=000 0 + 0 00=11015拍后完成运算共一百二十八页有关向高位(o wi)的进位:如进行136运算(yn sun):110101101 0011第5拍之后:最终和:0011 在194(3)中; 向高位的进位可从D的Q端(或194(3) 的SR端)取得。向高位的进位共一百二十八页可以用开关进行被加数(ji sh)和加数(ji sh)的设置。共一百二十八页第五次实验预习(yx)要求任务:集成(j chn)计数器及其应用 设计24进制、60进制计数电路 设计12归1计

34、数设计选用器件:74LS290(2-5-10计数器) 74LS161(16进制计数器) 门电路共一百二十八页24进制参考(cnko)电路 QD2QC2QB2QA2 QD1QC1QB1QA1 =0 0 1 0 0 1 0 0共一百二十八页60进制参考(cnko)电路 QD2QC2QB2QA2 QD1QC1QB1QA1 =0 1 0 1 1 0 0 110010101共一百二十八页讨论(toln)60进制10010101共一百二十八页12归1计数器设计(shj) 要求:用2位十进制数BCD码表示计数(j sh)状态。 计数状态:十位 个位0000 00010000 00100000 0011000

35、0 01000000 01010000 01100000 01110000 10000000 10010001 00000001 00010001 0010十位 个位 0 0001 0 0010 0 0011 0 0100 0 0101 0 0110 0 0111 0 1000 0 1001 1 0000 1 0001 1 0010或者译码电路74LS48212归1计数器十进制计数便于译码显示输出。共一百二十八页290:2510异步计数器 异步清0,异步置数。1、用74LS290实现(shxin)12归1 Q3 Q2 Q1 Q0CP2 CP1 RO1RO2 SO1SO2二进制五进制组成十进制也

36、可组成(z chn)十进制 Q3 Q2 Q1 Q0CP2 CP1 RO1RO2 SO1SO2二进制五进制290(1)290(2)10CP入CP1Q0二进制CP2Q3 Q2 Q1五进制CP1Q0二进制当Q21Q18Q14Q12Q11 =1 0011时, (2)片清0 、(1)片保持不变,仍为1, 结果使 Q21Q18Q14Q12Q11 =0 0001,实现12归1的计数。当Q18Q14Q12Q11 组由1001 0000时,产生十位的计数脉冲,Q21由01。由Q21和Q18Q14Q12Q11 组成十位和个位。上电后全为0。12归1电路分析:Q18 Q14 Q12 Q11个位组成个位组成十位&Q2

37、1十位共一百二十八页74LS290实现(shxin)12归1电路共一百二十八页2、用74LS163实现(shxin)12归174LS163: 16进制计数器,同步(tngb)清零,同步(tngb)置数; ETEP1时计数。74LS161功能表CP Cr LD ET EP Q3Q2Q1Q0 0 1 0 1 0 置数 1 1 1 1 计数 0 保持 QC=ET Q3 Q2 Q1 Q0共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 由两片74LS163分别组成个位和十位的同步计数电路。Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74

38、LS163实现(shxin)12归1原理(yunl):11 0 0 1 个位ET1EP11进行十进制计数(09), 当计数到1001时CR1=0, 同时使ET2EP21 ,允许十位开始计数。&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 当第10个CP到来后,个位清0,十位计1。0 0 0 00 0 0 11&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl):0 0 1 00 0 0 1 当第12个CP到来后,即计

39、数到1 0010时,使 LD1LD20,准备置数。 十位置0000,个位置0001。&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 当第13个CP到来后完成置数,计数器归1 ,完成12归1计数。0 0 0 10 0 0 0&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 不用的输入端子CR2接1。10 0 0 10 0 0 0&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十

40、位cp共一百二十八页2、用74LS163实现(shxin)12归1归纳(gun):个位74LS163有计数、清0和置数三种工作方式; 十位74LS163有可控计数、置数两种工作方式。十位74LS163的归0也可用清0实现。1&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页共一百二十八页3、用74LS161实现(shxin)12归1选自电子线路设计(shj)实验测试(谢自美)分析:两片161构成同步计数电路(片高位、片低位), 由使能端控制级联计数。161异步清零(片有清零,片无清零), 同步置数(片置1,片置0) 。计数到0 1001后,片可以计数,再来C

41、P,十位加1, 个位变为1010后立即清0。总计数值为1 0000。计数到1 0010(12个脉冲)后,LD1LD20,第13个脉冲来后, 片置0,片置1。总计数值为0 0001。Q20Q13Q12Q11Q10共一百二十八页预习(yx)要求:1、设计电路(dinl),叙述工作原理。2、根据发放的计数集成芯片, 课下进行电路插接和调试。共一百二十八页共一百二十八页第五次实验(shyn) 集成计数器及其应用任务(rn wu): 设计24进制、60进制计数电路 设计12归1计数设计 设计含有小时及分钟显示的数字钟选用器件:74LS290(2-5-10计数器) 74LS163(16进制计数器) 门电路

42、共一百二十八页24进制参考(cnko)电路 QD2QC2QB2QA2 QD1QC1QB1QA1 =0 0 1 0 0 1 0 0共一百二十八页60进制参考(cnko)电路 QD2QC2QB2QA2 QD1QC1QB1QA1 =0 1 0 1 1 0 0 110010101共一百二十八页讨论(toln)60进制10010101共一百二十八页12归1计数器设计(shj) 要求(yoqi):用2位十进制数BCD码表示计数状态。 计数状态:十位 个位0000 00010000 00100000 00110000 01000000 01010000 01100000 01110000 10000000

43、10010001 00000001 00010001 0010十位 个位 0 0001 0 0010 0 0011 0 0100 0 0101 0 0110 0 0111 0 1000 0 1001 1 0000 1 0001 1 0010或者译码电路74LS48212归1计数器十进制计数便于译码显示输出。共一百二十八页290:2510异步计数器 异步清0,异步置数。1、用74LS290实现(shxin)12归1 Q3 Q2 Q1 Q0CP2 CP1 RO1RO2 SO1SO2二进制五进制组成十进制也可组成(z chn)十进制 Q3 Q2 Q1 Q0CP2 CP1 RO1RO2 SO1SO2二

44、进制五进制290(1)290(2)10CP入CP1Q0二进制CP2Q3 Q2 Q1五进制CP1Q0二进制当Q21Q18Q14Q12Q11 =1 0011时, (2)片清0 、(1)片保持不变,仍为1, 结果使 Q21Q18Q14Q12Q11 =0 0001,实现12归1的计数。当Q18Q14Q12Q11 组由1001 0000时,产生十位的计数脉冲,Q21由01。由Q21和Q18Q14Q12Q11 组成十位和个位。上电后全为0。12归1电路分析:Q18 Q14 Q12 Q11个位组成个位组成十位&Q21十位共一百二十八页74LS290实现(shxin)12归1电路共一百二十八页2、用74LS1

45、63实现(shxin)12归174LS163: 16进制计数器,同步清零(qn ln),同步置数; ETEP1时计数。74LS163功能表CP Cr LD ET EP Q3Q2Q1Q0 0 1 0 1 0 置数 1 1 1 1 计数 0 保持 QC=ET Q3 Q2 Q1 Q0共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 由两片74LS163分别组成个位和十位的同步计数电路。Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl):11 0 0 1 个位ET1EP11进行十进制计数

46、(09), 当计数到1001时CR1=0, 同时使ET2EP21 ,允许十位开始计数。&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 当第10个CP到来后,个位清0,十位计1。0 0 0 00 0 0 11&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl):0 0 1 00 0 0 1 当第12个CP到来后,即计数到1 0010时,使 LD1LD20,准备置数。 十位置0000,个位置0001。&0011&Q13Q

47、12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 当第13个CP到来后完成置数,计数器归1 ,完成12归1计数。0 0 0 10 0 0 0&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1原理(yunl): 不用的输入端子CR2接1。10 0 0 10 0 0 0&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页2、用74LS163实现(shxin)12归1归纳(gun):个位74LS163有计

48、数、清0和置数三种工作方式; 十位74LS163有可控计数、置数两种工作方式。十位74LS163的归0也可用清0实现。1&0011&Q13Q12Q11Q10Q23Q22Q21Q20个位十位cp共一百二十八页共一百二十八页3、用74LS161实现(shxin)12归1选自电子线路设计实验(shyn)测试(谢自美)分析:两片161构成同步计数电路(片高位、片低位), 由使能端控制级联计数。161异步清零(片有清零,片无清零), 同步置数(片置1,片置0) 。计数到0 1001后,片可以计数,再来CP,十位加1, 个位变为1010后立即清0。总计数值为1 0000。计数到1 0010(12个脉冲)后,LD1LD20,第13个脉冲来后, 片置0,片置1。总计数值为0 0001。Q20Q13Q12Q11Q10共一百二十八页第六次 综合设计实验(shyn)预习设计(shj)注意事项: 设计题目自选。 选用Workbench含

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论