数据采集及处理系统的设计(共28页)_第1页
数据采集及处理系统的设计(共28页)_第2页
数据采集及处理系统的设计(共28页)_第3页
数据采集及处理系统的设计(共28页)_第4页
数据采集及处理系统的设计(共28页)_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、武汉理工大学计算机控制技术课程设计说明书附件1:学 号: 课 程 设 计题 目数据采集及处理系统的设计学 院自动化学院专 业自动化班 级姓 名指导教师2015年月日 课程设计任务书学生(xu sheng)姓名: 专业(zhuny)班级: 自动化1205班 指导(zhdo)教师: 李道远 工作单位: 自动化学院 题 目: 数据采集及处理系统的设计初始条件: 设计一个64路巡回数据采集及处理系统,系统循环周期为1秒,16路模拟信号输入,16路开关信号输入,16路模拟输出,16路数字输出,模拟信号采用数字滤波去掉干扰信号, 数字信号采用光耦隔离,将采集数据循环显示在LED或LCD上。要求完成的主要任

2、务:输入通道及输出通道设计(020MV输入),(010V输出)每周期内各通道采样10次;采用各种(三种)数字滤波算法并比较结果; 软件流程及各程序模块设计并用仿真软件演示;完成符合要求的设计说明书。时间安排:2015年7月1日2015年7月8日指导教师签名: 年 月 日系主任(或责任教师)签名: 年 月 日 摘要(zhiyo)数据(shj)采集(DAQ),是指从 HYPERLINK /doc/5344478.html t /doc/_blank 传感器和其它(qt)待测设备等 HYPERLINK /doc/4646960.html t /doc/_blank 模拟和数字被测单元中自动采非电量或

3、者电量信号,送到上位机中进行分析,处理。数据采集系统是结合基于计算机或者其他专用测试平台的测量软硬件产品来实现灵活的、用户自定义的 HYPERLINK /doc/6936994.html t /doc/_blank 测量系统。数据采集和处理是计算机控制系统的重要组成部分,在工业控制机和生产过程之间,要对生产过程进行实时控制,就要实时的了解生产状态,这就要求采集大量的模拟信号或数字信号进行分析,并输出有一定意义的、更直观和易于理解的模拟量或数字量,以对控制进行指导,调整控制方案。针对目前实时存盘采集系统存在体积大、设计复杂、成本较高等不足之处,本课题设计了一种基于高速串行总线和数字信号处理器的多

4、路数据采集系统,具有成本较低、集成度较高等特点,同时具有一定数字处理能力。关键词:数据采集和处理,A/D转换,D/A转换,采样保持目录(ml) TOC o 1-3 h z u HYPERLINK l _Toc5946 1 设计任务(rn wu)及要求的分析 PAGEREF _Toc5946 4 HYPERLINK l _Toc4094 2 方案比较(bjio)及认证 PAGEREF _Toc4094 4 HYPERLINK l _Toc18968 3 硬件电路原理 PAGEREF _Toc18968 5 HYPERLINK l _Toc26762 3.1 模拟输入输出通道 PAGEREF _T

5、oc26762 5 HYPERLINK l _Toc14632 3.1.1模拟输入通道 PAGEREF _Toc14632 5 HYPERLINK l _Toc19682 3.1.2三种数字滤波算法及其比较选择 PAGEREF _Toc19682 6 HYPERLINK l _Toc9379 3.2 数字输入输出通道及处理 PAGEREF _Toc9379 8 HYPERLINK l _Toc14720 3.2.1 数字输入通道 PAGEREF _Toc14720 8 HYPERLINK l _Toc26557 3.3数字量的输出电路 PAGEREF _Toc26557 11 HYPERLIN

6、K l _Toc14877 4 软件设计及程序 PAGEREF _Toc14877 12 HYPERLINK l _Toc10777 4.1 软件思想 PAGEREF _Toc10777 12 HYPERLINK l _Toc18967 4.2 流程图 PAGEREF _Toc18967 12 HYPERLINK l _Toc31162 4.2.1 模拟通道系统框图 PAGEREF _Toc31162 12 HYPERLINK l _Toc23980 4.2.2 数字通道系统框图 PAGEREF _Toc23980 13 HYPERLINK l _Toc22687 5 仿真 PAGEREF _

7、Toc22687 14 HYPERLINK l _Toc9658 7参考资料 PAGEREF _Toc9658 16 HYPERLINK l _Toc14369 附录一 芯片资料 PAGEREF _Toc14369 17 HYPERLINK l _Toc22962 附录二 硬件电路图 PAGEREF _Toc22962 21 HYPERLINK l _Toc22750 附件三 程序清单 PAGEREF _Toc22750 211 设计任务及要求(yoqi)的分析数据采集系统的任务,具体地说,就是传感器从被测对象获取有用信息,并将其输出信号转换为计算机能识别的数字信号,然后送入计算机进行相应的处

8、理,得出所需的数据。同时,将计算得到的数据进行显示、储存或打印,以便实现对某些物理量的监视,其中一部分数据还将被生产过程中的计算机控制系统(kn zh x tn)用来进行某些物理量的控制。 数据采集系统一般由数据输入通道、数据存储与管理、数据处理、数据输出及显示这五个部分组成。输入通道要实现对被测对象的检测、采样和信号转换等工作。数据处理就是从采集到的原始数据中,删除干扰噪声(zoshng)、无关信息和不必要的信息,提取出反映被测对象特征的重要信息。另外,就是对数据进行统计分析,以便于检索;或者把数据恢复成原来的物理量形式,以可输出的形态在输出设备上输出,如打印、显示、绘图等。数据输出及显示就

9、是把数据以适当的形式进行输出和显示。 数据采集及数据处理的过程,可以理解为先采集数据,然后将数据输入到CPU,最后输出数据。在这一过程中,还要选择数据通道。为了适应芯片的电压值,还可能需要把传入的模拟电压放大或缩小,转换成模拟信号后,驱动相应的执行机构,达到控制的目的。在输出过程中,芯片输出可能为电流信号,也可能为电压信号。根据本题目的要求,需将电流信号转换成电压信号。2 方案比较及认证数据采集系统主要需要解决的是模拟量输入通道问题,在众多的模拟量输入中,需要确定模拟量输入通道的结构。模拟量通道结构有两种,一种是每路模拟量均有各自独立的A/D转换器、采样/保持器,另一种是多路模拟量共用一套采样

10、/保持器、A/D转换器。在两种结构中,前者电路结构简单,程序设计方便。由于每路模拟量均需各自独立的A/D转换器,因此尽管只有一个处理器,但A/D转换是并行的,具有很快的转换速度。由于使用的A/D转换器数量多,故总体成本高昂,仅在高速数据采集系统中采用;后者具有经济实用等良好特点,在性能指标要求许可的情况下,一般采用该方案(fng n)。尤其高性能的A/D转换器件不断推出,选择一种A/D转换器满足多路数据采集还是比较容易的。因此,设计中选择了多路选择开关4067。D/A转换部分主要解决(jiju)数字到模拟的功能,最常用的数模转换器为DAC0832,将输入的数字量转换成差动的输出。为了使其能变成

11、电压输出,又要经过运算放大器。模拟输出通道有两种基本结构形式:一个通道设置一个数/模转换,速度快,工作可靠,缺点是使用了较多的D/A转换器;多个通路共用一个数/模转换器,即转换成模拟电压后,通过多路模拟开关(kigun)传送给输出采样保持器。这种结构形式的优点是节省了数/模转换器,但因为分时工作,只适用于通路数量多且速度要求不高的场合。还要用多路开关,且要求输出采样保持器与采样时间之比较大。3 硬件电路原理3.1 模拟输入输出通道3.1.1模拟输入通道本模块使用MC14067B芯片,通过ABCD端口选择输入路,再将此路信号处理后输入到AD0808中转换为数字信号,输入单片机。各通道的模拟信号经

12、过差分电路和采样保持电路输入到0808 的输入端,根据模拟输入通道的地址,CPU向ADC0808发转换启动指令,在START和ALE的输入端即出现一个正脉冲, 在其上升沿锁存其通道选择信号, 下降沿启动A/D转换,经过大约64个时钟周卿,A/D转换结束。在转换开始时EOC输出端即由高电平变为低电平,待转换结束它又自动由低电平变为高电平。CPU发出转换启动信号后, 即通过OB 口(IC)不断查询EOC的输出端是否-已变成高电平,若EOC已变为高电 ,就表示A/D转换已经完成,这时CPU可以发读指令, 以使OE端出现正脉冲,打开ADC0808的三态数据输出锁存器,读取A/D变换后的数据,这样即完成

13、了一次从模拟量到数字量的转换。 图1 模拟(mn)输入通道3.1.2三种(sn zhn)数字滤波算法(sun f)及其比较选择在模拟信号中常带有高低频干扰信号,它们将直接影响转换精度,使采集的数据不可信。这些干扰信号一般在A/D转换前用RC滤波器加以过滤,但由于滤波电容C不能取得太大,而难以滤去频率较低的干扰。为此,在硬件滤波的基础上还需加上软件滤波,软硬兼施,方能有效的将模拟信号中的干扰信号降到最低限度。一阶滞后(zh hu)滤波 公式(gngsh)为YK =(X1+X2+X3+XN)/N,在一个周期(zhuq)内的不同时间点取样,然后求其平均值,这种方法可以有效的消除周期性的干扰。同样,这

14、种方法还可以推广成为连续几个周期进行平均。中位值滤波这种方法的原理是将采集到的若干个周期的变量值进行排序,然后取排好顺序的值得中间的值,这种方法可以有效的防止受到突发性脉冲干扰的数据进入。在实际使用时,排序的周期的数量要选择适当,如果选择过小,可能起不到去除干扰的作用,选择的数量过大,会造成 HYPERLINK /view/420730.htm t _blank 采样数据的时延过大,造成系统性能变差。限幅滤波法由于大的随机干扰或采样器不稳定,是的采集数据偏离实际值太原,为此采用上、下限幅,当大于上限值时取上限值,小于下限值时取下限值,当处于上限值和下限值中间的时候,取值本身。对于变化较缓慢的一

15、次参数,可使用一阶滞后滤波,而对于变化较快的参数,可使用算数平均值滤波。本段通过将每一路的值输入后除以10,然后相加,得到每一路通道的平均值为算数平均值数字滤波算法 。同时也减少了存储单元的个数,仅用16个,70H到7FH。MOV A,R0 ;本模块为数字滤波MOV B,#10 ;将转换后的数字量除以10DIV ABADD R0,A INC R0 ;指向下一个存储单元POP ACC3.1.3模拟输出通道(tngdo)为了用DAC0832进行数/模转换(zhunhun),可以使用两种方法对数据进行锁存。使输入寄存器工作在不锁存状态,而使DAC寄存器工作在锁存状态。就是(jish)使WR1为底电平

16、,CS为低电平而ILE为高电平,这样,输入寄存器的锁存信号处于无效状态;另外,WR2和XFER端输入一个负脉冲,从而使DAC寄存器工作在锁存状态。这样做,也可以达到锁存目的。当DAC0832工作在单缓冲寄存器方式下,即当信号来时,D0D7数据线送来的数据直接进行D/A转换,当变高时,则此数据便被锁存在输入寄存器中,因此D/A转换的输出也保持不变。DAC0832将输入的数字量转换成差动的电流输出,为了使其能变成电压输出,所以又经过运算放大器,形成单极性电压输出。然后通过十六选一的通道反向使用,输出各通道的模拟量。 图2 模拟输出通道3.2 数字(shz)输入输出通道及处理3.2.1 数字输入(s

17、hr)通道为方便起见,本次采用(ciyng)通道0为例,实际上由A/D转换器将连续变化的模拟电压或电流转换为数值上等效的数字信号,以便计算机可以识别和接收。ADC0808是采用CMOS工艺的多路8位逐次比较型A/D转化器,芯片内包括8通道多路模拟开关、8位A/D转化器和一个8位的数据输出锁存器。8通道多路模拟开关由8通道模拟开关及地址译码器组成,主要功能是为多路A/D转换提供方便,允许8路模拟量输入使用同一个A/D转化器。ADC0809采用单一的+5V电源供电,允许的模拟量输入范围为0-5V的单极性,无须进行零位和满度调整。 图3 数字(shz)输入通道有一路(yl)信号(0V5V)从ADC0

18、809的IN0通道(tngdo)输入,地址输人端A、B、C均接地,这时IN0的通道地址为OOH。0808是8位ADC,对0V-5V的信号,其转换精度为20mV级。P2.4和、共同组成ADC0809的口地址和启动转换控制信号。当P2.4=0时,指定ADC0808的口地址为0EFFFH;当8051的来到时,0809的ALE在脉冲的上升沿锁存地址信号,START在脉冲的高电平启动A/D转换。A/D转换流程图: 图4 AD转换(zhunhun)流程图3.3数字量的输出(shch)电路将上一段存储的数据通过十六选一的多路开关输出,为了减小误差(wch),采用光电耦合器,将输出和输入隔离开,输出的电压为1

19、0V。 图5 数字(shz)量输出通道4 软件设计及程序(chngx)4.1 软件(run jin)思想本设计由模拟通道(tngdo)与数字通道组成,两个系统完全独立,二者之间没有软件和硬件的联系,所以两个流程图之间没有逻辑关系。4.2 流程图输入10次通过MC14057B和片选将结果输出通过DAC0832进行DA转换数字滤波是否输入16路转换后的八位数值存入单片机RAM中通过AD0809进行AD转换通过片选选择一路输入调理电路将20mv按标度,升到10V十六路通道模拟输入是4.2.1 模拟通道系统框图图6模拟通道系统框图4.2.2 数字(shz)通道系统框图开关量通过十六选一多路开关输入对开

20、关量进行调理,将20mv调理到5V将调理后的电压输入单片机RAM存储是否输入16路将每一路信号加在一起存入RAM中是否输入10次判断和是否大于5本路信号为“1”本路信号为“0” 通过MC14057B和片选将结果输出是否否否开关量通过十六选一多路开关输入图7 数字(shz)通道系统框图5 仿真(fn zhn)图8 液晶屏显示(xinsh)图图9 数字(shz)输出为了仿真方便起见我们用一路输入进行仿真为例由液晶屏显示模拟输入20mv数字量为1时数字输出为9.95v基本符合要求6 总结(zngji) 本次(bn c)课程设计来的十分突然,我们要在几天时间内完成一个课题的设计。本次题目刚拿到手时,我

21、觉得有些无从下手。在查阅了不少资料后,终于有了一定(ydng)的方向。由于仿真要使用16选1模拟开关MC14067B,而我们使用的protues中没有这一芯片,不得不寻找其他办法代替。于是,就出现了如今这张电路图。虽然十分简陋,但也算是一个较为合理的解决办法。总之,在这次课程设计过程中,我既学习到了计算机控制技术的知识,又学到了许多书本之外宝贵的分析动手能力。与其临渊羡鱼,不如退而结网。这次课程设计给我的最大的印象就是如果自己有了兴趣,就动手去做,困难在你的勇气和毅力下是抬不了头的。在设计过程中遇到的问题是很多的,但我想难免会遇到这样或那样的问题,同时在设计的过程中发现了自己的不足之处,对以前

22、所学过的知识理解得不够深刻,掌握得不够牢固。通过这次课程设计之后,一定把以前所学过的知识重新温故。 7参考资料1 于海生,等. 计算机控制技术. 北京(bi jn):,机械工业出版社,2007.2 彭虎,周佩玲,傅忠谦编著. 微机原理(yunl)与接口技术. 北京:电子工业出版社,2008.3 陈立周,陈宇编. 单片机原理及其应用. 北京:机械(jxi)工业出版社,2006.4 徐爱钧编著.单片机高级语言C51应用程序设计. 电子工业出版社,2002.5 康华光,邹寿彬,秦臻编著.电子技术基础数字部分. 高等教育出版社,2006.附录一 芯片(xn pin)资料(1) 多路转换器数据采集端口为

23、16路多路开关,可以按照需要选定其中1路端口,为实现此功能,采用了MC14067B芯片,MC14067B用来切换(qi hun)信号的传输十分方便。此芯片可以正反两用。MC14067B芯片具备1个使能端,4路地址码端,构成16状态,控制16路信号的输入(shr)。根据要求,输入模拟信号为020mV,而A/D转换芯片0808输入为-5V+5V,为了提高分辨率,我们将输入信号进行放大,采用了同相比例放大电路。图8 MC14067B的管脚图和通道选择通过ABCD,的值可以选择十六路通道中的某一路输入到AD0809中,进行AD转换。也可以将DA0832转换后的数据输出。(2) A/D转换器实现模拟量变

24、换成数字量的设备(shbi),ADC0808/0809是带有8:1多路模拟开关的8位A/D转换单片CMOS芯片,由芯片的A,B,C三个引脚来选择模拟通道中的一个,但我们仅适用0通道来进行转换把转换后的数字值存入单片机的RAM里。ADC0808/0809内无时钟,必须靠外部提供时钟,在进行应用设计时,推荐使用640KHz左右(zuyu)的时钟频率。图10 ADC0809芯片(xn pin)ADC0809各引脚的功能说明如下:、:3位通道地址输入端,为三位二进制码。由000111,分别选中。:8路模拟信号输入通道。:地址锁存允许输入端(高电平有效),当为高电平时,允许、所示的通道被选中;(该信号的

25、上升沿使多路开关的地址码、锁存到地址寄存器中)。:启动信号输入端,此输入信号的上升(shngshng)沿使内部寄存器清零,下降沿使A/D转换器开始转换;:A/D转换结束(jish)信号,它在A/D转换开始(kish)时由高电平变为低电平,转换结束后,由低电平变为高电平,此信号的上升沿表示A/D转换完毕,常用做中断申请信号。:输出允许信号,高电平有效,用来打开三态输出锁存器,将数据送到数据总线。:外部时钟信号输入端,改变外接RC元件,可改变时钟频率,从而决定A/D转换的速度。A/D转换器的转换时间TC等于64个时钟周期,CP的频率范围为101280kHz。当时钟脉冲频率为640kHz时,TC为1

26、00us。和:基准电压输入端,它们决定了输入模拟电压的最大值和最小值。:地线。(3) D/A转换器实现数字量转换成模拟量的设备,DAC0832是美国国家半导体公司生产的8位D/A芯片,共有20个引脚。它具有与微机连接简单、转换控制方便、价格低廉等特点,微机系统中得到广泛的应用。 图11 0832功能(gngnng)示意图0832各主要(zhyo)引脚功能: 8位数据(shj)输入端。 ILE: 输入寄存器允许信号, 输入,高电平有效。 CS:片选信号,输入,低电平有效。 :输入寄存器写信号,输入,低电平有效。由ILE、CS、的逻辑组合产生输入寄存器控制信号 。 当为低电平时,输入寄存器内容随数

27、据线变化,的正跳变将输入数据锁存。 XFER : 数据传送信号, 输入, 低电平有效。 : DAC寄存器的写信号, 输入, 低电平有效。 由XFER、组成DAC寄存器的控制信号。 的正跳变将输入数据锁存到DAC寄存器。:电流输出1。当DAC寄存器中全为“1”时,输出电流最大,当DAC寄存器中全为“0”时,输出电流最小。:电流(dinli)输出2。它与的关系(gun x)是:+=常数(chngsh)Rfb:内部反馈电阻引脚,该电阻在芯片内,Rfb端可以直接接到外部运算放大器的输出端。这样,相当于将一个反馈电阻接在运算放大器的输入端和输出端。VREF:参考电压输入端,可接正电压,也可接负电压,范围

28、为-10V+10V。DAC0832内部有两个寄存器,能实现三种工作方式: 双缓冲、 缓冲和直通方式,直通方式是将两个寄存器的五个控制端预先置为有效,两个寄存器都开通只要有数字信号输入就立即进入D/A转换。单缓冲方式使DAC0832的两个输入寄存器中有一个处于直通方式,另一个处于受控方式,可以将WR2和Xfer相连在接到地上,并把WR1接到80C51的WR上,ILE接高电平,CS接高位地址或地址译码的输出端上。双缓冲方式把DAC0832的输入寄存器和DAC寄存器都接成受控方式,这种方式可用于多路模拟量要求同时输出的情况下。本次设计采用单缓冲方式。0832是电流型,可用运算放大器将电流信号转换成电

29、压信号。附录二 硬件电路图 图12 硬件(yn jin)电路图附件(fjin)三 程序清单#include#defineuchaunsignedchar#defineuintunsignedintuchacodelcd1=AI:20mV;uchacodelcd2=DI:1;sbiten=P07;sbitrs=P04;sbitda_wr=P01;uchanum;voiddelay(uintx)uinti,j;for(i=x;i0;i-)for(j=110;j0;j-);voidwritecom(uchay)rs=0;P2=y;delay(5);en=1;delay(5);en=0;voidwritedata(uchaz)rs=1;P2=z;delay(5);en=1;delay(5);en=0;voidinit()en=0;writecom(0 x38);writecom(0 x0c);writecom(0 x06);writecom(0 x01);voidmain()init();da_wr=0;while(1)writecom(0 x80); /lcdfor(num=0;num7;num+)writedata(lcd1num

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论