触发器(Flip-Flop)能存储一位二进制信号(信息)的基本_第1页
触发器(Flip-Flop)能存储一位二进制信号(信息)的基本_第2页
触发器(Flip-Flop)能存储一位二进制信号(信息)的基本_第3页
触发器(Flip-Flop)能存储一位二进制信号(信息)的基本_第4页
触发器(Flip-Flop)能存储一位二进制信号(信息)的基本_第5页
已阅读5页,还剩30页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第五章第五章 触发器触发器5.1 概述概述触发器触发器:(Flip-Flop)能存储一位二进制信号能存储一位二进制信号(信息信息)的基本单元的基本单元, 缩写为缩写为FF.特点:特点:1.可以自行保持两个稳定状态,分别表示可以自行保持两个稳定状态,分别表示0和和1;2.输入信号可改变其状态输入信号可改变其状态,且输入信号撤消后且输入信号撤消后,状态可保留下来。状态可保留下来。学习要点:学习要点:掌握掌握触发器逻辑功能;触发器逻辑功能;动作特点以及与电路结构的关系。动作特点以及与电路结构的关系。对触发器电路,除了基本对触发器电路,除了基本SRFF,其他的了解一下就可以了。,其他的了解一下就可以了

2、。按逻辑功能分类:按逻辑功能分类:SR触发器,触发器,D触发器,触发器,JK触发器,触发器,T触发器,触发器,T触发器触发器按电路结构分类(按动作特点分类):按电路结构分类(按动作特点分类):基本结构触发器(简称基本触发器)基本结构触发器(简称基本触发器)同步结构触发器(简称同步触发器)同步结构触发器(简称同步触发器)主从结构触发器(简称主从触发器)主从结构触发器(简称主从触发器)边沿结构触发器(简称边沿触发器)边沿结构触发器(简称边沿触发器)分类:分类:5.2 SR锁存器锁存器 (基本结构的基本结构的SR触发器触发器)一、电路结构与工作原理一、电路结构与工作原理S: Set,置,置1端端R:

3、 Reset,置,置0端端/清清0端端1. 电路结构电路结构2. 工作原理工作原理保持保持置置1(存(存1)置置0/清清0(存(存0)约束约束1100111101010111100010100001 *0011 * *DDSRQQ3. 逻辑功能的描述逻辑功能的描述(1)特性表(真值表特性表(真值表/状态转换表)状态转换表)(2)特性方程特性方程/状态方程状态方程*Q= S + R QSR = 0 触触发发( (计计算算) )条条件件 : : 任任时时刻刻何1X 1X 1 1 010110100SRQ1100111101010111100010100001 *0011 * *DDSRQQ二、动作

4、特点二、动作特点例例5.2.1CLK=0时:状态保持不变时:状态保持不变,Q*=QCLK=1时:时:*Q = S+R QSR = 0 5.3 电平触发的触发器电平触发的触发器 (同步触发器同步触发器)CLK (Clock Pulse)/CP一、同步一、同步SRFF电路结构与工作原理电路结构与工作原理0 XX000 XX111 00001 00111 10011 10111 01001 01101 1101*1 1111* CLK S R Q Q*触发条件触发条件:CLK=1带异步控制端的同步带异步控制端的同步SR触发器触发器为解决约束,设计出了为解决约束,设计出了DFF(黑板黑板)D触发器触发

5、器/DFF0XX000XX1110000100111100111011101001011011101*11111* *CLK SRQQQ* = D 触发条件触发条件 CLK=1二、动作特点二、动作特点在在CLK=1期间期间, Q和和Q可能随可能随S、R变化多次变化多次, 这是缺点这是缺点例例5.3.15.4 脉冲触发的触发器脉冲触发的触发器 (主从触发器主从触发器)1. 主从主从SR触发器触发器CLK=1 时时:主触发器接收外部输入主触发器接收外部输入*,Q = Q 保保持持CLK=0 到来之后到来之后(clk下降沿之后下降沿之后):* Q = S+R QSR = 0主从触发器符号问题主从触发

6、器符号问题:CLK输入端符号解释有多输入端符号解释有多种种,比较合理的解释是没有比较合理的解释是没有小圈表示高电平数据输入,小圈表示高电平数据输入,下 降 沿 时 状 态 输 出下 降 沿 时 状 态 输 出 .CLK下降沿下降沿特点特点无直接控制,翻转分两步走;无直接控制,翻转分两步走;在整个在整个CLK=1期间输入信号都控制主触发器的状态;期间输入信号都控制主触发器的状态;例例5.4.12.主从主从JK触发器触发器* Q= JQ + K QCP下下降降沿沿XX X X00000011100110110100011011011110 *CLKJKQQ*Q保持保持置置1 1置置0 0翻转翻转&

7、amp;JK例例5.4.2说明主从说明主从JKFF动作特点动作特点例例5.4.3说明主从说明主从JKFF一次变化问题一次变化问题5.5 边沿触发器边沿触发器一、电路结构与工作原理一、电路结构与工作原理边沿边沿D触发器触发器Q*= D 触发条件触发条件 CP上升沿时刻上升沿时刻例例5.5.1说明边沿说明边沿DFF的动作特点的动作特点触发器结构总结触发器结构总结结构名称结构名称动作特点(触发条件)动作特点(触发条件)备备 注注基本基本任何时刻任何时刻抗干扰能力很差抗干扰能力很差,可控性差可控性差同步同步CP= 1或或0期间期间一般一般,可能多次变化可能多次变化主从主从CP的边沿的边沿较好较好,主触

8、发器抗干扰能力差主触发器抗干扰能力差边沿边沿CP的边沿的边沿:上升上升/下降沿下降沿 抗干扰能力强抗干扰能力强,可控性最好可控性最好*Q = S+R QSR = 0SRFF、JKFF、DFF、TFF、TFF。一、触发器的逻辑功能的分类一、触发器的逻辑功能的分类5.6 触发器的逻辑功能及描述方法触发器的逻辑功能及描述方法0000001110011011010001101100 *1110 * *SRQQ*QJQK QJKFFDFF0 0 00 1 01 0 11 1 1*QQD*QDTFF和和TFF0 0 00 1 01 0 11 1 0*QQT*QTQT QTQ当当TFF的输入端的输入端T=1

9、时构成时构成TFF, 功能是翻转功能是翻转*TFF :Q = Q(TFF :T = 1)二、触发器逻辑功能的相互转换二、触发器逻辑功能的相互转换2. JKFF转换为转换为DFF1. DFF转换为转换为JKFF题题5.1 两种情况:不考虑延迟;考虑延迟,假两种情况:不考虑延迟;考虑延迟,假设,每个门的延迟相等,为设,每个门的延迟相等,为tpd第第5章章 习习 题题基本基本RSFF补充练习题补充练习题题题5.4 防抖动开关。防抖动开关。题题5.9 主从主从RS触发器触发器,设起始为设起始为0状态状态题题5.10题题5.11时钟输入端有小圈应该是上升沿状态刷新!时钟输入端有小圈应该是上升沿状态刷新!题题5.12带异

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论