第五章触发器(数电教材PPT)_第1页
第五章触发器(数电教材PPT)_第2页
第五章触发器(数电教材PPT)_第3页
第五章触发器(数电教材PPT)_第4页
第五章触发器(数电教材PPT)_第5页
已阅读5页,还剩65页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第五章第五章 触发器触发器内容介绍内容介绍 本章介绍构成时序逻辑电路的最基本部件双稳本章介绍构成时序逻辑电路的最基本部件双稳态触发器,重点介绍各触发器的结构、工作原理、动态触发器,重点介绍各触发器的结构、工作原理、动作特点,以及触发器从功能上的分类及相互间的转换。作特点,以及触发器从功能上的分类及相互间的转换。 首先从组成各类触发器的基本部分首先从组成各类触发器的基本部分SR锁存器锁存器入手,介绍触发器的结构、逻辑功能、动作特点,在入手,介绍触发器的结构、逻辑功能、动作特点,在基础上介绍基础上介绍JK触发器、触发器、D触发器、触发器、T触发器等,给出触发器等,给出触发器的描述方程。触发器的描述

2、方程。 本章重点是各触发器的功能表、逻辑符号、触发本章重点是各触发器的功能表、逻辑符号、触发电平、状态方程的描述等。电平、状态方程的描述等。本章的内容本章的内容5.1 概述概述5.2 SR锁存器锁存器5.3 电平触发的触发器电平触发的触发器5.4 脉冲触发的触发器脉冲触发的触发器5.5 边沿触发的触发器边沿触发的触发器5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法*5.7 触发器的动态特性触发器的动态特性5.1 概述概述能够存储能够存储1位二值信号的基本单元电路。位二值信号的基本单元电路。b.根据不同的输入信号可以置根据不同的输入信号可以置1或或0.3. 分类:分类:2.触发

3、器的特点触发器的特点:1.触发器触发器:a.具有两个能自行保持的稳定状态,用来表示逻辑状具有两个能自行保持的稳定状态,用来表示逻辑状态的态的0和和1,或二进制数的或二进制数的0和和1 ; 按触发方式:电平触发器、脉冲触发器和边沿触发器按触发方式:电平触发器、脉冲触发器和边沿触发器按结构:基本按结构:基本SR锁存器、同步锁存器、同步SR触发器、主从触发器、触发器、主从触发器、维持阻塞触发器、边沿维持阻塞触发器、边沿触发器等触发器等按逻辑功能方式:按逻辑功能方式:SR锁存器、锁存器、JK触发器、触发器、D触发器、触发器、T触发器、触发器、T 触发器触发器5.1 概述概述根据存储数据的原理:静态触发

4、器和动态触发器,晶根据存储数据的原理:静态触发器和动态触发器,晶态触发器是靠电路的自锁来存储数据的,动态触发器态触发器是靠电路的自锁来存储数据的,动态触发器是靠电容存储电荷来存储数据的。是靠电容存储电荷来存储数据的。本章讲静态触发器,按照触发方式先介绍基本本章讲静态触发器,按照触发方式先介绍基本SR锁存锁存器,再介绍电平触发的触发器、脉冲触发的触发器和器,再介绍电平触发的触发器、脉冲触发的触发器和边沿触发的触发器。边沿触发的触发器。5.2 SR锁存器锁存器 SR锁存器(又叫基本锁存器(又叫基本RS触发器)是各种触发器构触发器)是各种触发器构成的基本部件,也是最简单的一种触发器。它的输入成的基本

5、部件,也是最简单的一种触发器。它的输入信号直接作用在触发器,无需触发信号信号直接作用在触发器,无需触发信号一一 、电路结构与工作原理、电路结构与工作原理1.由或非门构成由或非门构成:其电路及图形符号如图:其电路及图形符号如图4.2.1所示。所示。图图4.2.1工作原理工作原理5.2 SR锁存器锁存器a . RD0,SD1图图4.2.1Q 0SD1RD0Q 0Q1b . RD1,SD0Q0RD1SD0Q = 0Q 1锁存器的锁存器的1态态锁存器的锁存器的0态态置位端或置置位端或置1输入端输入端复位端或置复位端或置0输入端输入端c . RD0,SD0Q*0SD0Q =0Q * 1若若Q0图图4.2

6、.15.2 SR锁存器锁存器Q-原态,原态,Q*-新态新态Q*1RD0Q* =0Q * 0若若Q1Q*Q 保持原态保持原态d . RD1,SD15.2 SR锁存器锁存器图图4.2.1QQ = 0,为禁态,为禁态,也称为不定态,即也称为不定态,即RD和和SD同时去掉高同时去掉高电平加低电平,输电平加低电平,输出状态不定,故输出状态不定,故输入端应该遵循入端应该遵循RDSD00000其特性表如表其特性表如表5.2.1所示所示2.由与非门构成由与非门构成:其电路及图形符号如图:其电路及图形符号如图4.2.2所示。所示。图图5.2.2 由与非门构成的由与非门构成的SR锁存器的电路及符号锁存器的电路及符

7、号 5.2 SR锁存器锁存器二、动作特点二、动作特点5.2 SR锁存器锁存器在任何时刻,输入都能直接改变输出的状态。在任何时刻,输入都能直接改变输出的状态。例例5.2.1 已知已知由与非门构由与非门构成的成的SR锁存锁存器输入端的器输入端的波形,试画波形,试画出输出端出输出端Q和和Q 的波形的波形解:波形如解:波形如图图5.2.3所示所示图图5.2.310同为同时为和QQRSDD,5.3 电平触发的触发器电平触发的触发器 在数字系统中,常常要求某些触发器在同一时刻在数字系统中,常常要求某些触发器在同一时刻动作,这就要求有一个同步信号来控制,这个控制信动作,这就要求有一个同步信号来控制,这个控制

8、信号叫做时钟信号(号叫做时钟信号(Clock),简称时钟,用),简称时钟,用CLK表示。表示。这种受时钟控制的触发器统称为时钟触发器。这种受时钟控制的触发器统称为时钟触发器。一、电路结构与工作原理一、电路结构与工作原理 图图5.3.1所示为电平触发所示为电平触发SR触发器(同步触发器(同步SR触发触发器)的基本电路结构及图形符号。器)的基本电路结构及图形符号。图图5.3.1基本基本SR锁存器锁存器输入控制门输入控制门只有在只有在CLK1时,时,SR才能起作用才能起作用二、工作原理二、工作原理5.3 电平触发的触发器电平触发的触发器1. CLK0此时门此时门G3和和G4被封锁,输被封锁,输出为高

9、电平。出为高电平。0对于由对于由G1和和G2构成的构成的SR锁存器,触发器保持原锁存器,触发器保持原态,即态,即Q * = Q112. CLK1 此时门此时门G3和和G4开启,开启,触发器输出由触发器输出由S 和和R决定。决定。a. S=0 , R=010011Q * = Qb. S=0 , R=15.3 电平触发的触发器电平触发的触发器0111010Q * = 0c. S=1 , R=01101010Q * = 1d. S=1 , R=11110011Q * = Q * = 1(禁态)禁态)其功能如表其功能如表5.3.1所示所示5.3 电平触发的触发器电平触发的触发器00XX011XX011

10、00110011011*1111*01101110011110110010001*QQRSCLK 在某些应用场合,有时需要在时钟在某些应用场合,有时需要在时钟CLK到来之前,到来之前,先将触发器预置成制定状态,故实际的同步先将触发器预置成制定状态,故实际的同步SR触发器触发器设置了异步置位端设置了异步置位端S D 和异步复位端和异步复位端R D ,其电路及图,其电路及图形符号如图形符号如图5.3.2所示所示5.3 电平触发的触发器电平触发的触发器图图5.3.2当当CLK0情况下,情况下,S D 0, R D 1,Q1; S D 1, R D 1,Q0。不用设置初态时,。不用设置初态时, S D

11、 R D 1小圆圈表示低小圆圈表示低电平有效电平有效无小圆圈表示高无小圆圈表示高电平控制电平控制三、三、 电平触发方式的动作特点:电平触发方式的动作特点: 在在CLK1期间,期间,S和和R的信号都能通过引导门的信号都能通过引导门G3和和G4门,从而引起门,从而引起SR锁存器的变化,从而使得触发器置锁存器的变化,从而使得触发器置成相应的状态;成相应的状态;5.3 电平触发的触发器电平触发的触发器在在CLK1的全部时间里的全部时间里S和和R的变化都将引起触发的变化都将引起触发器输出端状态的变化。器输出端状态的变化。这种在这种在CLK由由“0”到到“1”整个正脉冲整个正脉冲期间触发器动作的期间触发器

12、动作的控制方式称为控制方式称为电平电平触发方式触发方式例例5.3.1 对于同步对于同步SR触发器,电路、时钟及输入端波触发器,电路、时钟及输入端波形如图形如图5.3.3所示,若所示,若Q 0 ,试画出,试画出Q和和 Q 的波形的波形 。 5.3 电平触发的触发器电平触发的触发器解:输出波形如图解:输出波形如图5.3.3所示所示图图5.3.3例例5.3.2电路如图电路如图5.3.4所示,已知所示,已知S、R、R D和和CLK的的波形波形,且且S D=1,试画出试画出Q和和Q 的波形。的波形。 5.3 电平触发的触发器电平触发的触发器图图5.3.4解:其输出波形如图解:其输出波形如图5.3.5所示

13、所示5.3 电平触发的触发器电平触发的触发器变化多次翻转、可能随和期间,在RSQQCLK1 由此例题可以看出,这种同步由此例题可以看出,这种同步RS触发器在触发器在CLK1期间,输出状态随输入信号期间,输出状态随输入信号S、R的变化而多次翻转,的变化而多次翻转,即存在空翻现象,降低电路的抗干扰能力。而且实际即存在空翻现象,降低电路的抗干扰能力。而且实际应用中要求触发器在每个应用中要求触发器在每个CLK信号作用期间状态只能信号作用期间状态只能改变一次。另外改变一次。另外S和和R的取值受到约束,即不能同时为的取值受到约束,即不能同时为1.5.3 电平触发的触发器电平触发的触发器 为了适应单端输入为

14、了适应单端输入信号的需要,有时将信号的需要,有时将S通通过反相器接到过反相器接到R上,如上,如图图5.3.5所示,这就构成所示,这就构成了电平触发的了电平触发的D触发器触发器图图5.3.5D触发器的真值表如表触发器的真值表如表5.3.2所示所示此电路称为此电路称为D锁存器,其图锁存器,其图形符号如图形符号如图5.3.6所示,其特所示,其特点是在点是在CLK的有效电平期间的有效电平期间输出状态始终跟随输入状态输出状态始终跟随输入状态变化,即输出与输入状态相变化,即输出与输入状态相同。同。图图5.3.5表表5.3.25.3 电平触发的触发器电平触发的触发器5.4 脉冲触发的触发器脉冲触发的触发器

15、为了避免空翻现象,提高触发器工作的可靠性,希为了避免空翻现象,提高触发器工作的可靠性,希望在每个望在每个CLK期间输出端的状态只改变一次,则在电期间输出端的状态只改变一次,则在电平触发的触发器的基础上设计出脉冲触发的触发器。平触发的触发器的基础上设计出脉冲触发的触发器。一一 、电路结构与工作原理、电路结构与工作原理 脉冲触发的脉冲触发的SR触发器是由两个同样的电平触发触发器是由两个同样的电平触发SR触发器组成触发器组成1.脉冲触发的脉冲触发的SR触发器(主从触发器(主从SR触发器)(触发器)(MasterSlave SR FlipFlop):):典型电路结构形式如图典型电路结构形式如图5.4.

16、1所示。所示。5.4 脉冲触发的触发器脉冲触发的触发器图图5.4.1图图5.4.2由由G5G8构成主触发器,由构成主触发器,由G1G4构成从触发器,它们通过构成从触发器,它们通过时钟连在一起,时钟连在一起,CLK从从CLK ,其其图形符号如图图形符号如图5.4.2所示所示工作原理工作原理:5.4 脉冲触发的触发器脉冲触发的触发器图图5.4.1在在CLK1时,主触发器按时,主触发器按S、R变化变化,而从触发器保而从触发器保持状态不变;持状态不变;在在CLK由由1 0(下降沿),主触发器保持,从触发(下降沿),主触发器保持,从触发器随主触发器的状态翻转,故在器随主触发器的状态翻转,故在CLK的一个

17、周期内,的一个周期内,触发器的输出状态之可能改变一次触发器的输出状态之可能改变一次 主从主从SR触发器的触发器的特性表如表特性表如表5.4.1所示,所示,和电平触发的和电平触发的SR触发触发器相同,只是器相同,只是CLK作作用的时间不同用的时间不同图图5.4.25.4 脉冲触发的触发器脉冲触发的触发器表示延表示延迟输出迟输出例例5.4.1 图图5.4.3为主从型为主从型SR触发器输入信号波形,试画触发器输入信号波形,试画出输出端出输出端Q 和和Q 的波形,设的波形,设初态为初态为“0”。5.4 脉冲触发的触发器脉冲触发的触发器图图5.4.2解:其输出波形如图解:其输出波形如图5.4.4所示所示

18、注:主从注:主从RS触发器克服了同步触发器克服了同步RS触发器在触发器在CP1期间期间多次翻转的问题,但在多次翻转的问题,但在CLK1期间,主触发器的输出期间,主触发器的输出仍会随输入的变化而变化,且仍存在不定态,输入信号仍会随输入的变化而变化,且仍存在不定态,输入信号仍遵守仍遵守SR0.2 主从主从JK触发器:触发器: 为了使主从为了使主从SR触发器在触发器在SR1时也有确定的状态,时也有确定的状态,则将输出端则将输出端 Q 和和 Q 反馈到输入端,这种触发器称为反馈到输入端,这种触发器称为JK触发器(简称触发器(简称JK触发器)。实际上这对反馈线通常在触发器)。实际上这对反馈线通常在制造集

19、成电路时内部已接好。制造集成电路时内部已接好。5.4 脉冲触发的触发器脉冲触发的触发器图图5.4.5 为主从为主从JK触发器电路及其图形符号触发器电路及其图形符号5.4 脉冲触发的触发器脉冲触发的触发器工作原理:工作原理:5.4 脉冲触发的触发器脉冲触发的触发器 JK000主触发器保持原态,主触发器保持原态,则触发器(从触发则触发器(从触发器)也保持原态。器)也保持原态。即即Q*Q J0,K101若若Q0, Q 15.4 脉冲触发的触发器脉冲触发的触发器S主主0R主主0主触发器保持原主触发器保持原态态Q*主主= Q主主 = 0在在CLK的的 ,从触发器也保持状态不变,即,从触发器也保持状态不变

20、,即Q*= Q = 0若若Q1, Q 0S主主0R主主1在在CLK1时,主触时,主触发器翻转为发器翻转为“0”,即,即Q*主主= 0在在CLK的的 ,从触发器由,从触发器由“1”翻转为翻转为“0”,即,即Q*= 0 , Q* = 1Q*= 0 J1,K010若若Q0, Q 15.4 脉冲触发的触发器脉冲触发的触发器S主主1R主主0在在CLK1时,时, Q*主主= 1,Q主主* = 0在在CLK的的 ,从触发器由,从触发器由“0 ”翻转为翻转为“1”,即,即Q*= 1若若Q1, Q 0S主主0R主主0Q*主主= Q*主主1在在CLK的的 ,即,即Q*= 1 , Q* = 0Q*= 1J1,K11

21、1若若Q0, Q 15.4 脉冲触发的触发器脉冲触发的触发器S主主1,R主主0在在CLK1时,主时,主触发器翻转为触发器翻转为“1”即即 Q*主主= 1在在CLK的的 ,从触发器由,从触发器由“0 ”翻转为翻转为“1”,即,即Q*= 1若若Q1, Q 0S主主0R主主1在在CLK1时,主触时,主触发器翻转为发器翻转为“0”,即即 Q*主主= 0在在CLK的的 ,即,即Q*= 0, Q* = 1Q*= Q 其功能表如表其功能表如表5.4.2所示所示5.4 脉冲触发的触发器脉冲触发的触发器表表5.4.2注:在有些集成触发器中,输注:在有些集成触发器中,输入端入端J和和K不止一个,这些输不止一个,这

22、些输入端是与的关系。如图入端是与的关系。如图5.4.6为为其逻辑符号图。其逻辑符号图。5.4 脉冲触发的触发器脉冲触发的触发器二、脉冲触发方式的动作特点二、脉冲触发方式的动作特点1.分两步动作:第一步在分两步动作:第一步在CLK1时,主触发器受输入时,主触发器受输入信号控制,从触发器保持原态;第二步在信号控制,从触发器保持原态;第二步在CLK 到达到达后,从触发器按主触发器状态翻转,故触发器输出状后,从触发器按主触发器状态翻转,故触发器输出状态只能改变一次;态只能改变一次;2.主从主从JK触发器在触发器在CLK1期间,主触发器只可能翻转期间,主触发器只可能翻转一次,因为收到反馈回来的输出端的影

23、响,故在一次,因为收到反馈回来的输出端的影响,故在CLK1期间若输入发生变化时,要找出期间若输入发生变化时,要找出CLK 来到前的来到前的Q 状态,决定状态,决定Q*的信号进入主触发器时,只允许的信号进入主触发器时,只允许1110KQJQ例例5.4.2 如图如图5.4.7所示的主从所示的主从JK触发器电路中,已知触发器电路中,已知CLK、J、K的波形如图的波形如图5.2.8所示,试画出输出端所示,试画出输出端Q和和 的波的波形。形。解:输出波形如图解:输出波形如图5.4.7所示所示5.4 脉冲触发的触发器脉冲触发的触发器图图5.4.7例例5.4.3 已知主从已知主从JK触发器触发器的输入及时钟

24、波形如图的输入及时钟波形如图5.4.9所示,试画出输出端所示,试画出输出端Q和和Q 波形波形5.4 脉冲触发的触发器脉冲触发的触发器解:其输出波形如图解:其输出波形如图5.4.9所示所示11011100010图图5.4.9一次变一次变化问题化问题例例5.4.4电路如图电路如图5.4.10所示,触发器为主从型所示,触发器为主从型JK触发触发器,设其初态为器,设其初态为0。试画出电路在。试画出电路在CLK信号的作用下,信号的作用下,Q、 P1、P2的波形。的波形。解:其输出波形如图解:其输出波形如图5.4.10所示所示5.4 脉冲触发的触发器脉冲触发的触发器5.5 边沿触发器的电路结构与动作特点边

25、沿触发器的电路结构与动作特点 由于由于JK触发器存在一次变化问题,所以抗干扰能触发器存在一次变化问题,所以抗干扰能力差。为了提高触发器工作的可靠性,希望触发器的力差。为了提高触发器工作的可靠性,希望触发器的次态(新态)仅决定于次态(新态)仅决定于CLK的下降沿(或上升沿)到的下降沿(或上升沿)到达时刻的输入信号的状态,与达时刻的输入信号的状态,与CLK的其它时刻的信号的其它时刻的信号无关。这样出现了各种边沿触发器。无关。这样出现了各种边沿触发器。 现在有利用现在有利用CMOS传输门的边沿触发器、维持阻传输门的边沿触发器、维持阻塞触发器、利用门电路传输延迟时间的边沿触发器以塞触发器、利用门电路传

26、输延迟时间的边沿触发器以及利用二极管进行电平配置的边沿触发器等等几种。及利用二极管进行电平配置的边沿触发器等等几种。一、电路结构和工作原理一、电路结构和工作原理1、用两个电平触发、用两个电平触发D触发器组成的边沿触发器触发器组成的边沿触发器5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点 电路如图电路如图5.5.1所示,其中所示,其中FF1和和FF2都是电都是电平触发的平触发的D触发触发器,它们之间也器,它们之间也是通过时钟相连。是通过时钟相连。 图图5.5.1图图5.3.5工作原理:工作原理:5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点当当CLK0

27、,触发器状态不变,触发器状态不变,FF1输出状态与输出状态与D相同;相同; 图图5.5.1010101当当CLK1,即,即 ,触发器,触发器FF1状态与前沿到来之前状态与前沿到来之前的的D状态相同并保持(因为状态相同并保持(因为CLK10) 。而与此同时,。而与此同时, FF2输出输出Q的状态的状态被置成前沿到来之前的被置成前沿到来之前的D的状态的状态,而,而与其它时刻与其它时刻D的状态无关。的状态无关。2. 利用利用CMOS传输门的边沿触发器传输门的边沿触发器电路如图电路如图5.5.2所示所示5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点图图5.5.2反馈通路接通,自锁

28、保持通断,而变化随着断通,时,,0) 1 (431121QTGTGDQDQTGTGCLK01001010101DD D反馈不通断通,“主”保持此前的状态通断,后,,)2(*4321DQTGTGDTGTGCLK5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点图图5.5.210110101010DD D D故这是一个上升沿触发的故这是一个上升沿触发的D触发器触发器后,输出才能变化。直到下个反馈通路接通保持通断,接收新的输入断通,CLKQTGTGDQTGTGCLK,) 3(431215.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点图图5.5.2其真值表如表其真

29、值表如表5.5.1所示所示5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点1X10X0XXX*QQDCLKQ 为了实现异步置位和复位功能,则为了实现异步置位和复位功能,则引入了引入了SD和和RD置位端和复位端,其电置位端和复位端,其电路如图路如图5.5.3所示,其逻辑符号如图所示,其逻辑符号如图5.5.4所示。当所示。当 SD1,RD0时,时,Q1(置(置位);当位);当 SD0,RD1时,时,Q0(复(复位)。正常工作加低电平位)。正常工作加低电平图图5.5.3图图5.5.4二、动作特点:二、动作特点: 输出端状态的转换发生在输出端状态的转换发生在CLK的上升沿到来时刻,

30、的上升沿到来时刻,而且触发器保存下来的状态仅仅决定而且触发器保存下来的状态仅仅决定CLK上升沿到达上升沿到达时的输入状态,而与此前后的状态无关时的输入状态,而与此前后的状态无关5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点例例5.5.1 试画出图试画出图5.5.4(a)所示电路的所示电路的Q1和和Q2的波形。的波形。设各触发器初态为设各触发器初态为0解:解:注:注:1. 边沿触发器也有边沿触发器也有JK触发器,如利用传输时间的触发器,如利用传输时间的边沿触发器就是边沿边沿触发器就是边沿JK触发器,它是在触发器,它是在CLK的下降沿的下降沿动作的。其逻辑符号和特性表如图动作

31、的。其逻辑符号和特性表如图5.5.6所示。所示。2.边沿触发器边沿触发器的共同动作特的共同动作特点是触发器的点是触发器的次态仅取决于次态仅取决于CP信号的上升信号的上升沿或下降沿到沿或下降沿到达时输入的逻达时输入的逻辑状态,故有辑状态,故有效地提高了触效地提高了触发器的抗干扰发器的抗干扰能力。能力。5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点三、三、 维持阻塞维持阻塞触发器触发器*(自学)自学) 维持阻维持阻塞触发器是另塞触发器是另一种边沿触发一种边沿触发器,其内部门器,其内部门电路主要为电路主要为TTLTTL电路。电路。维持阻塞结构维持阻塞结构的的D触发器如触发器如图

32、图5.5.5所示。所示。5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点1.电路结构及电路结构及功能表:功能表:功能表如表功能表如表5.5.2所示。所示。 表表5.5.25.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点其中:其中:线为置线为置1线;线;为置为置0维持线和置维持线和置1阻塞线;阻塞线;置置0阻塞线。阻塞线。S D置位端,低电平有置位端,低电平有效;效;R D复位端,也复位端,也是低电平有效。正常工是低电平有效。正常工作时接高电平作时接高电平2. 工作原理:工作原理:;触发器保持原态,即被封锁,输出高电平,门和时,当QQGG0C.*43LKa

33、触发器的逻辑功能;合,符触发器输出为,门输出为,输出为门,则门输出为,门输出为前沿到来时,即脉冲变为由当DDQDGDGDGDG, 10C.4356LKb5.5 边沿触发器的电路结构与动作特点边沿触发器的电路结构与动作特点. 1Q1Q, 0QDG, 0G; 0Q, 1QDGG, 0GGG1CP.6445343,保持同时线阻止数据进不来,使得门被封锁,则输出为若通过线阻止维持数据进不来,通过线门封锁,、则将为输出一个为低电平。若有但输出互为取反,即必开启,、时,当c四、四、 利用传输延迟时间的利用传输延迟时间的边沿触发器边沿触发器(不讲,自学)不讲,自学)5.5 边沿触发器的电路结构与动作特点边沿

34、触发器的电路结构与动作特点5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法5.6.1 触发器按逻辑功能的分类触发器按逻辑功能的分类(时钟触发器)时钟触发器)一一 、SR触发器触发器 按照逻辑功能触发器可分为按照逻辑功能触发器可分为SR触发器、触发器、JK触发器、触发器、D触发器、触发器、T 触发器和触发器和T 触发器触发器 凡在时钟信号作用下,具有如表凡在时钟信号作用下,具有如表5.6.1的功能的触发器称为的功能的触发器称为SR触发器触发器表表5.6.12.约束条件约束条件0SR1.定义:定义:5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法3. 特性方程:特性

35、方程: 由特性表和约束条件画出输出由特性表和约束条件画出输出端端Q*的卡诺图为的卡诺图为表表5.6.11110*SRQRSQSR触发器的特性方程。触发器的特性方程。图图5.6.1被称为称为被称为称为SR触发器的状态转换图。触发器的状态转换图。注:描述触发器逻辑功能的方法有注:描述触发器逻辑功能的方法有特性表、特性方程和状态转换图。特性表、特性方程和状态转换图。4.状态转换图:状态转换图:5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法 将触发器的特性表用图形方式表现出来,即为状将触发器的特性表用图形方式表现出来,即为状态转换图态转换图图图5.6.15. 逻辑符号逻辑符号5.6

36、触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法 图图5.6.2为为SR触发器的逻辑符触发器的逻辑符号,触发器在时钟脉冲的下降沿号,触发器在时钟脉冲的下降沿动作动作图图5.6.2二二 、 JK触发器触发器1.定义:定义: 凡在时钟信凡在时钟信号作用下,具有号作用下,具有如表如表5.6.2的功能的功能的触发器称为的触发器称为JK触发器触发器表表5.6.22.特性方程:特性方程:由特性表可得输出端卡诺图为由特性表可得输出端卡诺图为5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法表表5.6.21111QKQJQ*3.状态转换图:状态转换图:5.6 触发器的逻辑功能及其描述方法

37、触发器的逻辑功能及其描述方法 由特性表可得状态转换图如图由特性表可得状态转换图如图5.6.3所示所示图图5.6.3表表5.6.24. 逻辑符号:逻辑符号: 逻辑符号如图逻辑符号如图5.6.4所示,主从结构的触发器是在时所示,主从结构的触发器是在时钟的下降沿动作钟的下降沿动作图图5.6.45.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法三三 、T 触发器触发器2.特性方程:特性方程:QTQTQ*5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法 凡在时钟信号作用下,具有表凡在时钟信号作用下,具有表5.6.3所示功能的触所示功能的触发器称为发器称为T 触发器触发器1.

38、定义:定义:由特性表可得由特性表可得其逻辑符号如图其逻辑符号如图5.6.6所示,为所示,为边沿触发器,时钟下降沿触发边沿触发器,时钟下降沿触发5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法3.状态转换图:状态转换图: 由特性表可得状态转换图如图由特性表可得状态转换图如图5.6.5所示所示图图5.6.54. 逻辑符号:逻辑符号:图图5.6.6四四 、D触发器触发器DQ *5.6 触发器的逻辑功能及其描述方法触发器的逻辑功能及其描述方法2.特性方程:特性方程: 凡在时钟信号作用下,具有表凡在时钟信号作用下,具有表5.6.4所示功能的触所示功能的触发器称为发器称为T 触发器触发器1.定义:定义:由特性表可得由特性表可得3.状态转换图:状态转换图:其逻辑符号如图其逻辑符号如图5.6.8所示,为

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论