PROTEL99SE检查原理图及生成网络表_第1页
PROTEL99SE检查原理图及生成网络表_第2页
PROTEL99SE检查原理图及生成网络表_第3页
PROTEL99SE检查原理图及生成网络表_第4页
PROTEL99SE检查原理图及生成网络表_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第四单元 检查原理图及生成网络表1. 检查原理图第1步:打开第三单元画好的原理图文件x3-01a.sch,如图41a所示。 文件 bdi tfltt y* 视 si flectlttjb计 "o"工貝仿真 pld r«p«rts)$9 |ia4o«v 口 恥1"(舫阳pp® u zi:j 久+曲戲 7 v is o n. ?ex0cw*f bwwm sch j3«i99seixei*答u)nr3u)ar3 d桃un1t3 血 dooanwntieg xrlaxh |:»w:a 工jk.iiib xi

2、87;mxsuu kwhm>ra "1 文件 fditfltt y»«v视s)u«sigr»ift计 loolsta 打仿真 pld r«p«rtsj|b jimowol ?uz s i:iliirnttbiowm schbdmllig九i kb “m errtedd-d 11(19321 ki irmmey lb inmfwwalfc1inm processors 111332 ib hd ptoceskms ii (19921 ttt lantcentt bb 333305333 jj browwfito8hu0r

3、 12 header 1grn4crn 50rn xw m2 battery bell bmc bridge1d phe«find1234unit3 d±> documanbtr«£«r<a<«i ttq9y:find c鉀pwt童按元件up/dw trirchy xr®次 cot.plto sinple 复奈3wdtltbwte ludki 戲据庠谨接 froctss containers 过移容it qrw frb交£rc.电吒規dj检查nnolttt 注fl gtek annot.q.反两注

4、h p afr»u199seixglwsv>qct坯b>o±j<1>r xh50y580i i0e hde - t»4dy lor command图41a第2步:选择tools(工具)丨erc(电气规则检杳)命令,如图4ib所示。打开setup electricalm wsicn expl«r«rl x27t«0t jtd - ndy for conatuadq perform g eltzk&l rah; check on th* cunwntox project图4jbrule check对话框,如

5、图41c所示。图 4-1c第3步:按照图4-1d设置电气规则检查选项,单击0k按钮,对该原理图进行电气规则检 查。错误标记如图41e所示,错误报告如图41f所示。图 4-1dsi-s.gtlnli aitt1t n h图41eun1t3 4a | docmmnti | x3*01a”h tb x3-o1a erc |error report for : x3-01a sch 17-sep-200416 07 59#1 error multiple net identifiers : x3-01a sch +5 at (890.490) and x3-01a.sch ea at (1070,27

6、( #3 error floating input pins on net netu4_8pin x3-01a.sch(u4-8 0310,120)error floating input pins on net hetu4_10pin x3-01a.sch(u4-10 ©480.130)end report图 4-1f第4步:针对图4-1f所示的检查报告中的错误修改原理图。错谋 1#1 error multiple net identifiers: x3-01a.sch +5 at (890, 490) and x3-01a.sch ea at (1070, 270)原理图中有一个

7、网络两个名称。错i吴 3 #3 error floating input pins on net netu4_8pin x3-01a.sch (u4_8 310,120)输入管脚悬空。(设计中没用,不算错误,不需更改)。 错误 5 #5 error floating input pins on net nctu4_10pin x3-01a.sch (u4_10 480,130)输入管脚悬空。(设计中没用,不算错误,不需更改)。 笫5步:在原理图中修改上述错误后,重复第2步操作,再进行一次drc,将最终的电气 规则检查文件保存到用户文件中。最终的电气规则检査结果如图4-1g所示。图 4-1g第6

8、步:将第4步修改后的原理图文件保存到用户文件屮。2. 生成网络表第7步:选择design (设计)| create netlist (生成网络表)命令,如图4th所示。 打开netl ist creation对话框,如图4tt所示。第8步:按照图4-11设置各选项,单击0k按钮,生成格式为protel2的网络表,如图4- 1j所示。第9步:将第8步生成的网络表文件保存到用户文件屮。6 zxplortr弋a 0"文件 iditjbs viewle pl<cefi5s qe、id设计 toolsxa simul<t«t5m pld吿 yiadovfi口 ydp帮助恼

9、3逮昌qq回*cr«<t« hetlist.创9fwwcretlt shttl fro* symbol 从create snbol fron sh««t 从e)i&生成符号匕update pcb.更新pcbbiowm schexplonxunit3 0 doctd:protel99sjadd/reoove ubrwy 添加/1h城元件庠 mk« project library生成方宴库update prts in cache更新缓存中部件lnuwsbxw>eintel embedded 1(1992) tt> ml i

10、ntd embedded ii |1992lj i riel memory lb irtolperohmalkblr*d rooetwxi i (1992) lb irtd pro8t$oalld992比 mdm(n t tanscetvei bbfilttv |-l x320 y760options.选项datafkvlg«neiatt 占 netlut from the current document or project一二二e三三三三三=bed|厂l idk - ndy fox consundzj凶图 4-1hnetlist creationpreferences trac

11、e optionsoutput fomutnet identifier scopei sheet symbol f port cormections |sheets to netlist | active project厂 append sheet nuinbers to local nets厂 descend into sheet parts厂 include un-named single pin netsok | cancel i help图 4-11f e"文件 z<ht如 yib視田 loolslr pld kindle口 mjp帘肋 i% 32 八find厂 whofe woid厂 reulax £xpr»»oxi r all text doclocation mtfken6 7 8 910 厂厂厂厂厂 厂厂厂厂厂1 2 3 4 5omtoiuefmnc” i ttmphlwmproq :l99sewu!ifkumit3v

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论