第三章:TI的TMS320系列DSP处理器介绍_第1页
第三章:TI的TMS320系列DSP处理器介绍_第2页
第三章:TI的TMS320系列DSP处理器介绍_第3页
第三章:TI的TMS320系列DSP处理器介绍_第4页
第三章:TI的TMS320系列DSP处理器介绍_第5页
已阅读5页,还剩74页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、聯孝专耶X佑O07£SJUL虫三劣Y纟誓占黔祿转WQOSJVJL丛二劣转轩知诞的x冈302£SKL虫一劣2?"緒註 WdSQI宴07£SILL牺茁丢三蕊nu26 puv X6oiouqo»i jo X)H>j»A|un mquy环"“E済Si.Anhwi Unl««r»4ly of Tchnoloy And Soienae第一节 TMS320C54x的硬件结构思考题1. C54x DSP芯片的CPU主要由哪几个部分组成?2. 简述VC5402的功能结构和主要特点。3. 处理器模式状态寄存器

2、(PMST)中的MP/MC、OVLY 和DROM比特位是如何影响DSP存储器结构的?4. C54x DSP芯片完整的片上外设有哪些?5. C54x DSP复位有几种方式,各有什么特点?时钟发生电路提供C54XDSP所需的时钟信号,其时钟 发生器要求一个参考时钟输入,可以由两种方式提供,311 TMS320C54X的特点和硬件组成框图312 TMS320C54X的总线结构313 TMS320C54X的存储器分配314中央处理单元(CPU )315 TMS320C54X片内外设简介316硬件复位操作317 TMS320VC5402引脚及说明3.1.1 TMS320C54x的特点和硬件组成框图TMS

3、320C54x的主要特性如下所示:1. CPU先进的多总线结构。40位算术逻辑运算单元(ALU) o17位x 17位并行乘法器与40位专用加法器相连。比较、选择、存储单元(CSSU ) o指数编码器可以在单个周期内计算40位累加器中数 值的指数。双地址生成器包括8个辅助寄存器和两个辅助寄存 器算术运算单元(ARAU) oAnhui University of Tchnoioy And 3oi«nco2. 存储器64 K字程序存储器、64 K字数据存储器以及64 K字I/O 空间。在 C548、C549、C5402、C5410 和 C5420 中程序存储器可以扩展。周硝 妄徵工程科牧学

4、配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco3. 指令系统单指令重复和块指令重复操作。块存储器传送指令。 32位长操作数指令。同时读入两个或3个操作数的指令。并行存储和并行加载的算术指令。条

5、件存储指令。从中断快速返回指令。周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco4. 在片外围电路软件可编程等待状态发生器。可编程分区转换逻辑电路。带有内部振荡器。 外部总线

6、关断控制,以断开外部的数据总线、地址 总线和控制信号。数据总线具有总线保持器特性。可编程定时器。并行主机接口(HP1)。周硝 妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«nco5. 电源 可用IDLE1 > IDLE2和IDLE3指令控制功耗,以工作 在堵电方式。可以控制关断CLKOUT输出信号。周硝妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«nco6. 在片仿真接口 具有符合IEEE1149.1标准的在片仿真接口(JTAG) o速度单周期定点指令的执行时间

7、为25/20/15/12.5/10- ns(40 MIPS/50 MIPS/66 MIPS/80 MIPS/100 MIPS)。周硝 妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«ncoProgram address gentjratanDatd address generationSy&lein cofiVdIEBOP&nptieral inieriaeeMemar4fj and vz externalinlerface图31 TMS320C54x DSP的内部硬件组成框图13荒献工a科技惜歹 Anhui Uni

8、versity of Technology And ScienceCSign cir/Sign cty S<gn ctr/Multplier (17 x 17)Barrel shifler0AJLU|40|I日芦如iaT|MUXSAAleri:4D:iX1< MUXDTS>an ctr/T reacsterH.HrZERO | 5AT | ROUNDU B11Legend:A Accumdataf A B Accumulator BC C8 data bus DB data bus E E目 dsia busM MAC unitP PB prcgram tsu$ $ Barr

9、el sMer1 T regi&terU ALUAl BCOMPMSMV/LSWselectTRNTO图31 TMS320C54x DSP的内部硬件组成框图2区回耆页周硝 妄徵工程科牧学配电毛工程糸Anhwi Unl««r»4ly of Tchnoloy And Soienae3.1.2 TMS320C54x的总线结构©周硝 妄徵工程科牧学配电毛工程糸周硝 妄徵工程科牧学配电毛工程糸 TMS320C54x DSP采用先进的哈佛结构并具有八组总线,其独立的程序总线和数据总线允许同时读取指 令和操作数,实现高度的并行操作。采用各自分开的数据总线分别用

10、于读数据和写数据,允许CPU在同一个机器周期内进行两次读操作数和一次写操作数。独立的程序总线和数据总线允许 CPU同时访问程序指令和数据。区回耆页Anhwi Unl««r»4ly of Tchnoloy And Soienae3.1.3 TMS320C54x的存储器分配一、存储器空间二、程序存储器三、数据存储器四、I/O存储器区回耆页周硝 妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«ncor 存储器空间TMS320C54x存储器由3个独立的可选择空间组成: 程序空间、数据空间和I/O空间。程序存储器

11、空间包括程序指令和程序中所需的常数 表格;数据存储器空间用于存储需要程序处理的数 据或程序处理后的结果;I/O空间用于与外部存储器映象的外设接口,也可以用于扩展外部数据存储空 间。周硝 妄徵工程科牧学配电毛工程糸OOOOH007FH0080H3FFFH4000H歹 Anhui UnU«r»4ly of Tochnoioy And 3ai«nco程序空间:页0程序空间:页0数据空间保留(OVLY=1) 外部(OVLWO)片内DRAM: 16K (OVLl) 外部(OVLWO)片外FF7FHFF80HFFFFHMI7MC=1(微处理器模式)中断矢最(外部)0000H0

12、07FH0080H3FFFH4000HEFFFHF000HFEFFHFF00HFF7FHFF80HFFFFH0000H保留(OVLW1) 外部(OVLWO)片内DRAM: 16K (OVLW1) 外部(OVLY=0)片外片内ROM:4K保留中断矢量(片内)MI7MOO(微型计算机模式)005FH0060H007FH0080H3FFFH4000HEFFFHFOOOHFEFFHFF00HFF7FHFF80HFFFFH存储器映彖寄存器暂存器SPRAM片内DRAM:16K片外ROM(DROM=1 )外部(DROWO)保留(DROM=1)外部(DROM=0)图32 TMS320VC5402存储器分配图A

13、nhui University of Tchnoioy And 3oi«ncoAnhui University of Tchnoioy And 3oi«ncoAnhui University of Tchnoioy And 3oi«nco1 OOOOHPage 1: 低16K 1 3FFFH 外部1 4000H2 00C2 3FF2 40C0 0000H03-3 C5402扩展程序存储器图Anhui University of Tchnoioy And 3oi«ncoAnhui University of Tchnoioy And 3oi«nc

14、oPage 064K返回本节Anhui University of Tchnoioy And 3oi«nco程序存储器周硝 妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«nco通过MP/MC#和OVLY位的设置,可以实现对片内存 储器(ROM、RAM)的配置,即哪些片内存储器映 象在程序存储器空间。器件复位时,复位、中断和陷阱中断的向量映象在 地址FF80H开始的程序存储器空间。然而,复位后这 些向量可以被重新映象在程序存储器空间任何12 8字 页的开始。这样,可以把*向量表移出引导ROM,并 重新配置其地址。区回本节周

15、硝 妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«nco三.数据存储器通过对处理器方式状态寄存器PMST的DROM位的设 置,将片内ROM配置在数据存储器空间(DROM=1 ),这样,可以用指令将片内ROM作为 数据存储器中的数据ROM来读取。复位时,DROM 位被清0。 64K字的数据存储器空间包括数据存储器映象寄存 器,0000H001FH是常用的CPU寄存器地址, 0020H005FH是片内外设寄存器的地址。表3-1周硝 妄徵工程科牧学配电毛工程糸Anhwi um««r»4ly of Tchno

16、loy And Soienae*3-1存储器映象寄存器名称地址说明IMR0中断屏蔽寄存器IFR1中断标志寄存器STO6状态寄存器0STI7状态寄存器1名称地址说明AL8累加器A低16位AH9累加器A高16位AGAH累加器A最高8位BLBH累加器B低16位BHCH累加器B高16位BGDH累加器B最高8位TREGEH暂存器TRNFH状态转移寄存器ARO710H 17H辅助寄存器SP18H堆栈指针BK19H循环缓冲大小BRC1AH块重复计数器RSA1BH块重复起始地址寄存器名称地址说明REA1CH块重复终止地址寄存器PMST1DH处理器方式状态寄存器XPC1EH扩展程序计数器TIM24H定时器0寄存

17、器PRD25H定时器0周期寄存器TCR26H定时器0控制寄存器SWWSR28H软件等待状态寄存器BSCR29H分区转换控制寄存器SWCR2BH软件等待状态控制寄存器HPIC2CH主机接口控制寄存器TIM130H定时器1寄存器PRD131H定时器1周期寄存器TCR132H定时器1控制寄存器GPIOCR3CH通用I/O控制寄存器,控制主机接口和TOUT1GPIOSR3DH通用I/O状态寄存器,主机接口作通用I/O时有返回本节3荒献工a科技惜此/ Anhwi Univ«r»4iy of Technology And ScienceAnhwi Unl««r

18、87;4ly of Tchnoloy And SoienaeI/O存储器除程序存储器空间和数据存储器空间外,C54x系列 器件还提供了 I/O存储器空间,利用I/O空间可以扩展 外部存储器。I/O存储器空间为64K字(OOOOh FFFFh ),有两条指令PORTR和PORTW可以对I/O存 储器空间操作,读写时序与程序存储器空间和数据 存储器空间有很大不同。区回本节周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜此/ Anhwi Univ«r»4iy of Technology And Science31彳 中央处理单元(CPlJ)CPU的基本组成如下: CPU状态和控制

19、寄存器 40位算术逻辑单元(ALU) 40位累加器A和B桶形移位寄存器乘法器/加法器单元比较、选择和存储单元(CSSU )指数编码器Anhui University of Tchnoioy And 3oi«nco1. 算术逻辑单元(ALU)和累加器TMS320C54x使用40位算术逻辑单元(ALU )和两 个40位累加器(ACCA和ACCB)来完成算术运算和 逻辑运算,且大多数都是单周期指令。ALU功能框 图如图3-4所示。周硝 妄徵工程科牧学配电毛工程糸40CBis-CBaDB15-DEWTCBTD40MUXtiAA M4D MUX r SXM-T Sign7tFShdter ou

20、tput (40)SXF-1MAC outputACC/ MUXOVMC16COWOVBWZBTC曲 tmd:Aocumulakir A AacurnuUiiar B CB dsis bus 口B data busi M4C unr &anr«i tfHltfif r r与如 ALUBeDM图3-4 ALU功能框图2. 桶形移位寄存器如图3-5所示为桶形移位寄存器的功能框图。桶 形移位寄存器的输入可以为:从DB获得的16位操作数;从DE和CB获得的32位操作数;从累加 器A或B获得的40位操作数。桶形移位寄存器的输出连到ALU或经过MSW/LSW (最高有效字/最低有效 字)

21、写选择单元至EB总线。图3-5桶形移位器的功能框图3. 乘法器/加法器单元 C54x CPU有一个17*17位的硬件乘法器,与40位的 专用加法器相连,可以在单周期内完成一次乘法累 加运算。其功能框图如图3-6所示。乘法器的输出经 小数/整数乘法(FRCT)输入控制后加到加法器的 一个输入端,加法器的另一个输入端来自累加器A 或B。加法器还包括零检测器、舍入器(二进制补码)及 溢出/饱和逻辑电路。AeW University or TGhnoloy And 3ai«naeBH 亠A TAnhui University of Tchnoioy And 3oi«nco4. 比较

22、、选择和存储单元(CSSU)比较、选择和存储单元(CSSU )是专门为Viterbi算 法设计的加法/比较/选择(ACS)操作的硬件单 元,其功能框图如图3-7所示。 CSSU支持均衡器和信道译码器所用的各种Viterbi# 法。Viterbi算法示意图如图3-8所示。From accumulator AFrom accumulator B 厂cssu图37比较、选择和存储单元(CSSU)功能框图Old state2J (Met1)2J + 1(Met2)New stateJ(New_Met1)If (Met1 +D1)>(Met2 + D2) then New_Met1 = Met1

23、+ D1 elseNew_Met1 = Met2 + D2J + STNB/2(New_Met2)(Old metrics)(New metrics)图38 Viterbi算法示意图3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco周硝妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology And Scienco周硝妄徵工程科牧学配电毛工程糸3荒献工a科技惜t歹 Anhwi Univ«r»4iy of Technology A

24、nd Scienco5. 指数编码器指数编码器用于支持单周期指令EXP的专用硬件。 在EXP指令中,累加器中的指数值能以二进制补码 的形式(-831)存储在T寄存器中。指数值定义为的冗余位数减8的差值,即累加器中为消除非有效符号位所需移动的位数。当累加器中的值超过32 位时,指数为负值。周硝妄徵工程科牧学配电毛工程糸Anhui University of Tchnoioy And 3oi«nco6. CPU状态和控制寄存器 TMS320C54x有三个状态和控制寄存器,分别为状 态寄存器ST0、状态寄存器ST1和处理器方式状态寄 存器PMSTo ST0和ST1包括各种工作条件和工作方

25、式的状态,PMST包括存储器配置状态和控制信息。状态寄存器ST0的位结构如图3-9所示,表3-2所示是 ST0的说明。周硝 妄徵工程科牧学配电毛工程糸15RPTCCOVAOV BDPAnhwi um««r»4ly of Tchnoloy And Soienae图39状态寄存器STO位结构Anhwi Unl««r»4ly of Tchnoloy And Soienae表3-2状态寄存器STO名称寢也值说胡1513ARP0辅助寄存器指针口在兼容複式间接寻址单个数据存储器操作数 时.S3位用于选择辅助寄存器号AIb

26、c. x=0-7q当DSP工作 在标准模式时(CWT=0 ) > ARP总为012TC1测试丿控制标志位° TC保存ALU測试位操作的结果受指令 BITs BITFs BHT、CMPM、CMPE, CMPS 和 SFTC 指令的影 响。可以由TC的状态(1或CD决定条件分支.子程序调用及 返回指令是否执行。当满足下列条件之一时TCF BIT或BITT指令测试的位为1- CMFDZL IVIPR或CIVIPS比较指令条件成心时口 SFTC指令测试累加器的第31位和第30位彼此不同时。11C1进位位。加法运算产生进位时置为1,减法运算产生借位时清为 0o否则加法后被复位亠减法后被置

27、位带移位的加5减除外口 进位和惜位都是指ALU的运算 > 且定义在第32位的位置上。 移位和循环指令也影响进位位10VA0累加器A溢出标志。当ALU或乘功|运宜的仙法器发生溢出> 且运算结果在累加器A中时,OVA置1且一直保持1直到复 位或利用AOV和ANOV条件执行BC D、CC D、RC D 或XC指令为止。RSBX指令能清O¥A位9OVB0累加器B镒出标志DF09位页指针形成数据空间的高9位地址以进行直接寻址1514131211109876540BRCPXFHIN0OVSXClFRCMASAFLMTMMM6CTPTM图3J0状态寄存器ST1的位结构Anhwi Uni

28、w«r»4iy of Technology And SoienacrAnhwi Uniw«r»4iy of Technology And Soienacr15表33状态寄存器ST1G名琛 复包値BRAF 014CPL 013XF 1HM11INTM 110 0说明块重复操作标志.BRAF=0.表示块重复操作无散,当块H复计数 器(BRC) 栅低于0时,BRAF被清零? BRAF=1,表示正在进疔块重复操作,当执行RPTB指令时,ERAF被自动置位编辑方式.CPL=0,直接寻址时DP作页指针? CPL=1,直接寻址时 SP作页指针XF引脚赠位.表示夕潘XF

29、引创的t烤保持方式位.当处理器昭应罰信号时,HM指示处理器是否继续 执行内艇作.HM=0.继续执行内瞬作,夕卜藹接口直成高阻状 态? HM=1.暂停内勰作全局中断屏赴.1为荼止(关闭所有中断刁D为开旅中断.INTM 可分别由EEEX和RSBX指令置位和复位总是读为0Anhwi Uniw«r»4iy of Technology And Soienacr90VM 0溢出方式位.OVM=0 HJ. ALU或乗加运算曲加法器的镒出结果像 正常情况一样加到目册累加鵠0VMJ时,发主溢出,目05累加器 萱成正的最大值(00 7FFF FFFFh)或负的最大值(FFSOOO OOOOh)

30、CTVM可分别由SSEX和RSEX指令置位雨复位Anhwi Uni««r»ity of Technology And ScienceSXMC16FRCT 0CMPT 0ASM*3-3状态寄存器ST1(2)符费展方式位.SXM=0,禁止符爭门 SXM=1.議据进入ALU之前进行符号扩展.SXM可分别由SSBXS1 RSBX指令葩和复位双字岡蒂匪算方式仏C16=D. ALU工作于确度算术运算芳式? C16=l, ALU工作于双场位算术运算方式小数右式位.FRCT=1,小数右式,瑟器输出左移一位,消去相 乗时产生的冗余符号位兼容(GmqjaLtibility)方式位.C

31、MPT=0 (标谁方式),在间接寻 址单个数据存儈器拯修时,ARP值不进行矽h在这种工作方式 时,ARP必须曹(fe CMPT=1僅容方式),在I題寻址单个軽 存储器操虑时,ARP值随康用辅助寄存器的不同而进行商修正, 当指令卿 AR0时险卜累加器移位方式,取15 (2的补码值)Anhwi Unl««r»4ly of Tchnoloy And Soienae1576543210IPTRMP/ MCOV LYAVISDROMCLKO FFtSMULtss Tt3-11处理器方式状态寄存器PMST的位结构Anhwi Uniw«r»4iy of Te

32、chnology And Soienac表34状态寄存器PMST名称复值值说朋157IPTR1FFH中断矢星页地址(16位地址的高9位),复位值为1FFH彳目当于指向FF80H6MP/MCX微处理器徽计篡机工作方式位0 MP/MC=1时DSP从片外执行; MP/MC=0DSP调用片内引导程序5OVLY0片內RAM是否映射到程序空间1为片內RAM同时映射到程序和数据 空间4AVIS0地址可见位。片内程序地址是否输出到芯片管脚AVIS=1 ,内部程序地 址输出到芯片首脚;AVIS=Ch外部地址线不能随內部程序地址变化3DROM0数据ROM位。DROM=1触射片内部分ROM映射到数据空间QRQM=0

33、 , 片内ROM不能映射到数据空间2CLKOFF0CLKOUT输出关断位。CLKOFF=1,关闭CLKOUT管脚输出保持高电 平1SMUL+保留0SST+保留区回耆页3荒献工a科技惜t/ Anhwi Univ«r»4iy of Technology And Scienco龌二3.1.5 TMS320C54x片内外设简齐味1. 通用I/O引脚2. 定时器3. 时钟发生器4. 主机接口(HPI)5. 串行口6. 软件可编程等待状态发生器7. 可编程分区转换逻辑区回耆页周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t/ Anhwi Univ«r»4iy of

34、 Technology And Scienco316硬件复位操作复位期间,处理器进行以下操作: PMST中的中断向量指针IPTR设置成1FFH。 PMST中的MP/MC #位设置成与引脚MP/MC #状态相 同的值。 PC设置为FF80H。扩展程序计数器XPC清0。无论MP/MC#状态如何,将FF80H加到地址总线。Anhui University of Tchnoioy And 3oi«nco数据线变为高阻态,控制线处于无效状态。产生信号。 ST1中的中断方式位INTM置1,关闭所有可屏蔽中 断。中断标志寄存器IFR清0。产生同步复位信号,初始化外围电路。下列状态位置成初始值HM

35、= OSXM= 1ASM = 0 CMPT = 0INTM = 1 TC= 1AVIS = 0 CPL = 0OVA = 0 XF= 1BRAF=ODP=0OVB = 0C=1DROM = 0OVLY = 0ARP = 0 CLKOFF = 0周硝 妄徵工程科牧学配电毛工程糸3荒献工a科技惜t/ Anhwi Univ«r»4iy of Technology And SciencoOVM = 0C16 = 0 FRCT = 0如果MP/MC#二0,程序从片内ROM开始执行,否 则,从片外程序存储器开始执行。区回耆页周硝 妄徵工程科牧学配电毛工程糸Anhui Universit

36、y of Tchnoioy And 3oi«nco3. 1. 7TMS320VC54025I脚及说明NC 1 ONC(Vss(Wco【A1Q(H07 AH A12A13A14CAl 5 ( NCRAS(VsslNCCVoot HCSHRjV? READY PSPS( 21 叩 RW MSTRB IOSTRB 2223243590HS3ON o苦0二z二e<SIs<94g<6<8S6L<0N 诃罗Q0>0R_园3107 106 105 A1BA17畑A16 D$103 041021011009998D3D2DIDO期筈« 沁94】X2

37、9;CLKINX1HD3CLKOUT92919089M§7J HPIENA CVDQNCIMSTCKTR5TTDI85 TOOM 1 EMU1QFF图312 TMS320VC5402的引脚 1aSTREM5CXFHP:I亍QDc<8®312 TMS320VC5402SS一S237第3SdOng q NC uHCNTLO I vssflBCIKRO qBCLKR1 IBFSRO qBFSR1 j BDRO UHCNTL1 JBDR1 DBCLKXO DBCLKX1 0 _ Vss j HINTiTOUT 1 CVdd BFSXO IBFSX1 HRDY I DVqd I

38、 VSS I HOQ I BDXD IBDX1IackHBJLinTTINT3CVD0HD1VSS NCNCEMUeorpceDTOUTOHD2NCj CLKMD3 j CLKMCH-<8口 口说明Anhwi Unl««r»4ly of Tchnoloy And Soienae表3-5 TMS320VC5402引脚说明 1数据信号A0A1P0/Z地址总纬只有对程序片外空间寻址时,A16-A19才空数据空间 和I/O空间仅用A0A15.当DSP进入HOLD模式或丽“0时,地址 绕变为誣XiDOD15I/O/ZDSJP和片外的程序、数据、I/O空间徵时,会SS些

39、数据线为&入(逮) 或输出(写),不进行片夕爆柞时,反有效,HOLD模式及時胡都 宜鯉勒高阻表35 TMS320VC5402引脚说明2初始化、中断和复谊信号IACKO/Z当DSP响应一个中断时,此信号为低,丽时变为高阻INTO 3I外詔中断,可屏蔽NMII不可屏蔽中断RSI复位,强令DSP终止当前操作,从地址EFSOH开始执行,那多种寄 存翻畑位K4P/MCIDSP在复位时采样此管脚电平,若为低,则为徽机摸式,DSP将片内 4KROM映射到程序地址高简 若为高,DSP不进行这种映射,PMST 寄存器记录了这一位且可被修改国垦里朗i迪fR群卑Z/0JXI019£昭誤嘲1立0西o

40、/o龙si/i丄g七峯4WlltPW X6o|OUM»1 jo X)F«J»A|un IftquvAnhwi Unl««r»4ly of Tchnoloy And Soienaer表金5 TMS320VC5402引脚说明4存餾控躺号DS0/Z对数据空间片外访月时为低否!助高 0FF=0时为高阻对程旋间片外访冃时为低否JI1为高.0FW 时为高阻Anhwi Unl««r»4ly of Tchnoloy And SoienaerIS0/Z对PO諌访问时为低 > 否則为高.0FF=0时为高阴MSTF

41、63;对片外艇呦味 数斑问访问时为低否脑高,0FF=0WgffiAnhwi Unl««r»4ly of Tchnoloy And SoienaerAnhwi Unl««r»4ly of Tchnoloy And SoienaerREADY雜&好,表明不再需要1慶件等蒔,MP可束当前片外访冋”若IOSTRB0/ZDSP进石I/O访问时为低 > 但其低电平般丽比茂短R/W0/Z为謎示DSP从片外读制俵示自片外写平时总为高.丽丸时用于请求DSP进入HOLD 竝> DSP若養受这>将KQS对片外HOLD访冋总般胫制枳

42、即令其菅辭上的抽1矢DO-氐、MSTRJB. IOSTRB. R/W等信号为直阻HOLDADSP 啊RSED信号Jf褛弗,置比§曲为低,并进A HOLD 竝.0FF=0Rf»sffiMSC0/Z曲潜等持期内”此管脑低,平时为高,丽前时为高阴IAQo/z当按m址出現在删裁上时为低”丽=»时为高阻READY为低M MP将葩本次访同在T一个时酮錨检测READ Y表35 TMS320VC5402引脚说明5Anhwi Unl««r»4ly of Tchnoloy And SoienaerAnhwi Unl««r»4ly of Tchnoloy And Soienaer名称说明Anhwi Unl««r»4ly of Tchnoloy And Soienaer振荡器症时器信号CLKOUTCLKMD13X2/CLKIN主时钟输出,厉司时为高I时钟模式S癖,决定DSP内部主时臧何由外时钟删或分频而得毎时钟

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论