120道填空题参考答案 数字逻辑要点_第1页
120道填空题参考答案 数字逻辑要点_第2页
120道填空题参考答案 数字逻辑要点_第3页
120道填空题参考答案 数字逻辑要点_第4页
120道填空题参考答案 数字逻辑要点_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 120余道填空题参考答案(*号的不作要求) 一、数制和码制 1. 十进制数254.75的二进制编码 11111110.11 ,十六进制编码 FE.C 。 2. 将(459)编成(010001011001 ), ( 011110001100 )38421BCD10 码余 3.下列数中,哪个数最大 D (A、B、C、D)。 A、二进制111 B、八进制110 C、十进制101 D、十六进制100 4.下列哪个数是合法的8进制数 B (A、B、C、D)。 A、128 B、120 C、912 D、1A2 5、已知N=10100101,则其N= 11011011 。 原补 5-1、余3码1000100

2、0对应的2421码为 C 。 A01010101 B.10000101 C.10111011 D.11101011 5-2在计算机中进行加减运算时常采用 D 。 、 A ASCII B 原码 C 反码 D 补码 5-3、二进制小数-0.0110的补码表示为 1.1010 。 5-4、0的原码有 2 形式,反码有 2 形式,补码有 1 形式。 二、门电路 6、CMOS电路不用的输入端 不能 (能、不能)悬空。 7、CMOS“与非”门用的多余输入端的处理方法有: A 。 A、接逻辑“1” B、接逻辑“0” C、悬空 8、CMOS门电路的功耗比TTL门电路的功耗 小 (大、小)。 9、TTL门电路的

3、速度比CMOS门电路速度 高 (高、低)。 10、与普通门电路不同,OC门在工作时需要外接 上拉电阻 和 电源 。 1 11、 OC 门的输出端相连可以实现线与。 *12、有两个TTL与非门,它们的关门电平分别为V=1.1V,V=0.9V;开门OFFBoffA电平分别为V=1.3V,V=1.7V。它们输出的高低电平均相同, A (A、onBonA B)门的抗干扰能力强。 13、一片与非门芯片具有三个三输入端与非门,该芯片引脚数至少要 14 。 (14、16、18、20)。 14、三态门除了具有高电平和低电平两种状态外,还有第三种状态叫 高阻状 态 。 15、三极管作为开关器件“非门”时,不能工

4、作在 放大 状态。 16、将2输入端与非门当作非门使用时,则另一输入端接 1 (0,1);将2 输入端或非门当作非门使用时,则另一输入端接 0 (0,1)。 17、74LS00是 TTL电路 (TTL电路、CMOS电路)。74HC00是CMOS电 路 (TTL电路、CMOS电路)。 18、TTL门电路主要外部特性参数有标称电平、开门电平、关门电平 延时 、 功耗 、 扇入系数、噪声容限 等等。 *19、NMOS门电路如图19所示,输入变量为A、B,输出函数L= 。 图19 20、一片芯片具有四个两输入端或非门,该芯片引脚数至少14 (14、16、 18、20)。 21、74LS00和74HC0

5、0芯片, 74LS00 芯片速度更快。 2 22 图 L=低电平)(H=高电平、22、上图中,Y1= L , Y2= L 。 V,最大输入低max=0.1V*23、某集成电路芯片,查手册知其最大输出低电平OLVVV,最小输入高电平max=1.5V,最小输出高电平max=3.5Vmax=4.9V电平IHILOHV 则其低电平噪声容限。= B NL A 2.0V B 1.4V C 1.6V D 1.2V 。23-1、下列真值表完成的逻辑函数为 C F=A+B B D、F=A-B C、F= AA、F=AB B 、 1。0= 23-2X011 。 B 、下列逻辑函数中,与23-3相等的是AF? 0?1

6、A?F?F?AA?F?A1F1)D(A)()B()C2143 三、逻辑函数化简和冒险 。= 0 ,m= 0 =1A、三变量、B、C,最小项m,m24210 X是一位二进制数)1= x 10。(25、x0 有 (有,无)险象。 26、由函数构成的逻辑电路 AC?AEF?CDE 27、逻辑函数 无(有、无)构成的逻辑电路, 逻辑冒险。 3 28、说法“一个没有冒险现象的逻辑表达式是最简逻辑表达式” 错误 。(正确、 错误) 29、说法“用卡诺图简化逻辑函数时,从没有多种入圈方式的1开始画卡诺圈,这样将不会产生多余圈” 正确 。(正确、错误) 30、说法“卡诺圈中1的个数应该为2的整数倍,如2、4、

7、6个1” 错误 。 (正确、错误) 31、逻辑函数的表达方法有 表达式、电路图、真值表 等。 32、竞争冒险是由于 门电路延时 产生的。 四、组合逻辑电路 33、常用MSI组合逻辑电路有编码器、 译码器 、 数据选择器 等。 、 全加器 数值比较器 34、说法“组合逻辑电路的输出只和即时输入有关,与过去的输入和输出无关” 正确 。(正确、错误) 35、与门、或门和非门是 组合逻辑电路 的基本单元。 36、奇偶校验器只能检测 奇次 (奇次、偶次)数据传输错误。 37、数据选择器的功能是 C (A、B、C、D)。 A、从两路输入信号中选一路输出。 B、把一路信号分时从几路输出。 C、从多路输入信号

8、中选一路输出。 D、根据控制信号,决定是输出输入信号,还是输出处于高阻状态。 38、数据比较器如图所示,如果引脚234分别接“100”;9、11、14、1脚接“1001”;10、12、13、15接“1001”。 那么567脚分别输出 001 。 39、超前进位加法器与串行进位加法器相比,速度 更快 。 4 ,则、若要某共阴极数码管显示数字“3”63 。 显示代码abcdefg为 ) (00000001111111 ,则3”64、若要某共阳极数码管显示数字“ 。1111001 显示代码abcdefg为 )(00000001111111 五、时序电路 是时序逻辑电路的基本单元。 40、 触发器 次

9、, 1 CP的一个变化周期中,它的状态改变了 41、就总体而言,主从触发器在 现象。 空翻 克服了 D)克服了空翻现象。B、C、 C (A、42、 JK触发器A、基本 JK触发器)B、时钟JK触发器(即电平 JK触发器C、主从 RS触发器D、时钟 性能更好。、与主从触发器相比,边沿触发器 抗干扰43 、钟控触发器 、 44、触发器按结构可分为 基本触发器 等。 、 边沿触发器 主从触发器 触发器、 D JK 触发器、 触发器、45、触发器按功能可分为RS 触发器等。Tn+1n=1, Q触发器的状态由Q=0转换到46、JK D)。B、C、J和K端正确而又完整的控制状态是 A (A、 0) 或(X

10、表示1X 1 D、X 0 、 A、1 X B、0 X C 个触发器。 4 47、某同步时序电路有9个状态,该电路需要 个触发器。 4 48、要设计一个14进制加法计数器,该电路至少需要 状态表 状态图、 、 49、时序电路的逻辑功能可以用 特征方程、驱动方程 、 等方式描述。时序图 。 寄存器 计数器 50、请列举两种常用集成时序逻辑部件 、 5 51、两片十进制计数器级联后,最多可构成 100 进制计数器。 52、状态编码时,状态表中出现次数最多的次态应分配逻辑 0 (0、1)。 53、异步时序电路中,触发器状态的变化 不是 (是、不是)同时发生的。 54、下面哪种说法正确 B (A、B、C

11、)。 A、同样的输入,对于RS边沿触发器与RS主从触发器,输出状态相同。 B、同样的输入,对于RS边沿触发器与RS主从触发器,输出状态未必相同。 C、同样的输入,对于RS时钟触发器与RS主从触发器,输出状态相同。 55、图示电路是(同步时序电路,异步时序电路) 异步时序电路 。 、某同步时序电路,状态转移图如图所示,其功能56 。 具有自启动功能的模5二进制加法同步计数器 是 某自动饮料售卖机连续投入两个一元硬币时,给出一瓶饮料,给饮料控制信、57 时序逻辑电路(组合逻辑电路、时序逻辑电路)产生。 号应该用 ”键时,密码箱打开,密码箱1”键,再按一次“258、某密码箱当连续按两次“ 产生。(组

12、合逻辑电路、 时序逻辑电路 时序逻辑电路)开启控制信号应该用 、某同步时序电路,状态转移图如图所示,其功能59 。 序列检测器 是 111 6 、 I IN/OUT 。D)、B、C、 60、时序逻辑电路设计步骤是: A (A 题意画出状态转换图,列状态表,简化状态表,状态编码,画激励和输出依、 A卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式 画电路图。题意画出状态转换图,列状态表,状态编码,简化状态表,画激励和输出依、 B卡诺图,得到激励函数和输出函数表达式,依据激励函数和输出函数表达式 画电路图。、依题意画出状态转换图,进行状态编码,画电路图,得到激励函数和输出函C 数

13、表达式。题意画出状态转换图,简化状态图,得到激励函数和输出函数表达式,进 依D、 行状态编码,画电路图。 n?1nQQ?的是 BD 。61、下列电路中,实现逻辑功能 Q CP CP Q K1 Q )(B(A) N1Q 0 D1Q ?C1CP ?C1CP (D) )C( Q Q 62、某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要 B 时间。 7 A.10S B.80S C.100S D.800ms 63、异步时序电路分为脉冲异步时序电路和电位异步时序电路。 六、存储器和可编程器件 、用ROM实现的逻辑函数如上图右所示,写出逻辑函数(不用简化)。64

14、。 ,为不丢失信息电容 存储信息的65、动态MOS存储单元(DRAM)是利用 电路。 DRAM工作时必须辅以 刷新必须定期刷新,所以 , PROM 、根据写入的方式不同,只读存储器66ROM分为MROM , 2 。PROM EPROM , E 10 。 条数据线,该储存器的容量是 2 字节67、某存储器有10条地址线和8 、存储器的存储矩阵由与阵列和或阵列组成。68 等种类。、FPGA、PAL、GAL、可编程逻辑器件有69PLA 。 ,输出 可组态 可编程 ,或阵列 固定GAL70、与阵列 七、其他 ,下面环形多谐振荡器的振、平均延迟时间为t*70、若传输门电路的个数为Npd。 为荡周期 多谐

15、振荡、单稳态触发 *71、555定时器可构施密特触发 电路。 无关)。 (有、*72、单稳态触发器的暂稳态维持时间与触发脉冲的宽度和幅度 适触发, *73、施密特触发器与双稳态触发器的区别为施密特触发器是靠 不适合于慢变的信号。而双稳态触发器是 触发,用于慢变化的信号, 编程实现的户根据自己需要来设计并通过的器件是用功能、74逻辑可由 )、(组合逻辑器件、时序逻辑器件、 PLD 。A/DD/APLD 8 *75、要保证采样后的信号能反映原来的模拟信号,若A/D转换器输入模拟信号最高变化频率为1MHz,取样频率的下限是 。 *76、 8位ADC输入满量程为10V,当输入5V电压值,数字输出量为

16、10000000 。 *77、A/D转换要经过 采样 、 保持 、 量化 、 编码 等步骤。 78、双踪示波器可以 C (A、B、C、D)。 A、 能观测两路信号的电压,只能显示一路信号的波形。 B、 能观测一路信号的电压,显示两路信号的波形。 C、 能观测两路信号的电压,显示两路信号的波形。 D、 能观测两路信号的电流,显示两路信号的波形。 79、要测量12K的电阻阻值,应把量程打到 C (A、B、C、D)。 A、1K档 B、10K档 C、20K档 D、1M档 80、74LS00芯片应用时,电源引脚应接 A (A、B、C、D)。 A、5V B、10V C、12V D、220V 81、做数字电

17、路实验时, C (A、B、C、D)。 A、 开电源时:先开实验箱的电源,再开芯片工作电源(如+5V);关电源时:先关实验箱的电源,再关芯片工作电源(如+5V)。 B、 开电源时:先开芯片工作电源(如+5V),再开实验箱的电源;关电源时:先关实验箱的电源,再关芯片工作电源(如+5V)。 C、 开电源时:先开实验箱的电源,再开芯片工作电源(如+5V);关电源时:先关芯片工作电源(如+5V),再关实验箱的电源。 D、 开电源时:先开芯片工作电源(如+5V),再开实验箱的电源;关电源时: 9 先关芯片工作电源(如+5V),再关实验箱的电源。 82、判断门电路芯片引脚号, D (A、B、C、D)。 A、

18、 缺口朝左,脚朝下,右下脚第1脚的引脚就是1脚。 B、 缺口朝右,脚朝下,左下脚第1脚的引脚就是1脚。 C、 缺口朝左,脚朝下,左上脚第1脚的引脚就是1脚。 D、 缺口朝左,脚朝下,左下脚第1脚的引脚就是1脚。 83、EEPROM是 电可擦 ROM。 *84、A/D表示 模拟信号转换成数字信号 功能。 85、数字电路的开发步骤是: B (A、B、C、D)。 A、购买元器件,再进行仿真实验,然后制作印刷电路板,最后把器件焊接 到电路板上,进行调试。 B、进行仿真实验,再购买元器件,然后制作印刷电路板,最后把器件焊接 到电路板上,进行调试。 C、制作印刷电路板,再购买元器件,然后进行仿真实验,最后

19、把器件焊接 到电路板上,进行调试。 D、制作印刷电路板,再购买元器件,然后把器件焊接到电路板上,进行调 试。最后进行仿真实验。 86、“对于EWB仿真实验,观察实验结果时,只能看波形,发光元件不能模拟发光,发声元件不能模拟发出声音”,这种说法 错 (对、错)。 87、“对于EWB仿真实验,数字逻辑器件引脚号和真实器件引脚号不相对应”, 这种说法 错 (对、错)。 88、数字逻辑课程主要内容有 逻辑函数简化 、 组合逻辑电路的分析与设计 、 时序逻辑电路分析与设计 、存储器和可编程器件、(常用中大规模集成 电路与应用) 。 89、RAM又分为: DRAM 和 SRAM 等种类。 90、存储器必须

20、有控制线、地址线和 数据 线。 91、EWB仿真时,通过修改元件 属性 可以改变元件值。 92、用示波器观察1K的矩形波信号,“扫描时间/分度”旋纽应该打到 D , 使得波形清晰可辨,且便于读出信号周期。 10 A、5ms/分度 B、0.05ms/分度 C、50ms/分度 D、0.5ms/分度 11 字节,数据宽度为 8 位。属于CY7C128A-15的容量 2 93、存储器 RAM 。(RAM、ROM) 。D 94、实验时,TTL芯片发烫,不可能的原因是 插反芯片A、 12V 源使用、 电B 源与地短路、 电C4V 电源使用D、 。 矩形波 、 锯齿波 、 、实验用信号发生器可产生95 正弦

21、波 等电路参数。 电阻 电流 、 、96、万用表可测量 电压 。F= 97、用与非门实现逻辑函数F=AB+CD,逻辑函数应该改成 、AB) A 。( 码转换成余98、将84213码,应该使用 B、时序逻辑电路 、 组合逻辑电路 A 大规模集成、LSI指的是 电路。99 。 D/A*100、指的是 将数字信号转换成模拟信号的芯片 0、逻辑代数又称布尔代数,它的值为 或1 。101 1n102、对于输入端的与非门,要使输出为,则必有一输入端取值为 0 。 11 103、芯片54LS00与74LS00相比,温度范围更 宽 。 104、从某迷宫走出,要经历9道关口,9道关口的输入密码分别是“10,00,01,11,01,10,11,11

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论